chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

芯片設(shè)計流程概述

FPGA設(shè)計論壇 ? 來源:未知 ? 2023-05-22 19:30 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群



點擊上方藍字關(guān)注我們






芯片設(shè)計流程概述



芯片設(shè)計分為前端設(shè)計和后端設(shè)計,前端設(shè)計(也稱邏輯設(shè)計)和后端設(shè)計(也稱物理設(shè)計)并沒有統(tǒng)一嚴(yán)格的界限,涉及到與工藝有關(guān)的設(shè)計就是后端設(shè)計。

1. 規(guī)格制定
芯片規(guī)格,也就像功能列表一樣,是客戶向芯片設(shè)計公司(稱為Fabless,無晶圓設(shè)計公司)提出的設(shè)計要求,包括芯片需要達到的具體功能和性能方面的要求。

2. 詳細(xì)設(shè)計
Fabless根據(jù)客戶提出的規(guī)格要求,拿出設(shè)計解決方案和具體實現(xiàn)架構(gòu),劃分模塊功能。

3. HDL編碼
使用硬件描述語言(VHDL,Verilog HDL,業(yè)界公司一般都是使用后者)將模塊功能以代碼來描述實現(xiàn),也就是將實際的硬件電路功能通過HDL語言描述出來,形成RTL(寄存器傳輸級)代碼。

4. 仿真驗證
仿真驗證就是檢驗編碼設(shè)計的正確性,檢驗的標(biāo)準(zhǔn)就是第一步制定的規(guī)格??丛O(shè)計是否精確地滿足了規(guī)格中的所有要求。規(guī)格是設(shè)計正確與否的黃金標(biāo)準(zhǔn),一切違反,不符合規(guī)格要求的,就需要重新修改設(shè)計和編碼。設(shè)計和仿真驗證是反復(fù)迭代的過程,直到驗證結(jié)果顯示完全符合規(guī)格標(biāo)準(zhǔn)。
仿真驗證工具Synopsys的VCS,還有Cadence的NC-Verilog。

5. 邏輯綜合――Design Compiler
仿真驗證通過,進行邏輯綜合。邏輯綜合的結(jié)果就是把設(shè)計實現(xiàn)的HDL代碼翻譯成門級網(wǎng)表netlist。綜合需要設(shè)定約束條件,就是你希望綜合出來的電路在面積,時序等目標(biāo)參數(shù)上達到的標(biāo)準(zhǔn)。邏輯綜合需要基于特定的綜合庫,不同的庫中,門電路基本標(biāo)準(zhǔn)單元(standard cell)的面積,時序參數(shù)是不一樣的。所以,選用的綜合庫不一樣,綜合出來的電路在時序,面積上是有差異的。一般來說,綜合完成后需要再次做仿真驗證(這個也稱為后仿真,之前的稱為前仿真)。
邏輯綜合工具Synopsys的Design Compiler。

6. STA
Static Timing Analysis(STA),靜態(tài)時序分析,這也屬于驗證范疇,它主要是在時序上對電路進行驗證,檢查電路是否存在建立時間(setup time)和保持時間(hold time)的違例(violation)。這個是數(shù)字電路基礎(chǔ)知識,一個寄存器出現(xiàn)這兩個時序違例時,是沒有辦法正確采樣數(shù)據(jù)和輸出數(shù)據(jù)的,所以以寄存器為基礎(chǔ)的數(shù)字芯片功能肯定會出現(xiàn)問題。
STA工具有Synopsys的Prime Time。

7. 形式驗證
這也是驗證范疇,它是從功能上(STA是時序上)對綜合后的網(wǎng)表進行驗證。常用的就是等價性檢查方法,以功能驗證后的HDL設(shè)計為參考,對比綜合后的網(wǎng)表功能,他們是否在功能上存在等價性。這樣做是為了保證在邏輯綜合過程中沒有改變原先HDL描述的電路功能。
形式驗證工具有Synopsys的Formality。

前端設(shè)計的流程暫時寫到這里。從設(shè)計程度上來講,前端設(shè)計的結(jié)果就是得到了芯片的門級網(wǎng)表電路。

Backend design flow :

1. DFT
Design For Test,可測性設(shè)計。芯片內(nèi)部往往都自帶測試電路,DFT的目的就是在設(shè)計的時候就考慮將來的測試。DFT的常見方法就是,在設(shè)計中插入掃描鏈,將非掃描單元(如寄存器)變?yōu)閽呙鑶卧jP(guān)于DFT,有些書上有詳細(xì)介紹,對照圖片就好理解一點。
DFT工具Synopsys的DFT Compiler

2. 布局規(guī)劃(FloorPlan)
布局規(guī)劃就是放置芯片的宏單元模塊,在總體上確定各種功能電路的擺放位置,如IP模塊,RAM,I/O引腳等等。布局規(guī)劃能直接影響芯片最終的面積。
工具為Synopsys的Astro

3. CTS
Clock Tree Synthesis,時鐘樹綜合,簡單點說就是時鐘的布線。由于時鐘信號在數(shù)字芯片的全局指揮作用,它的分布應(yīng)該是對稱式的連到各個寄存器單元,從而使時鐘從同一個時鐘源到達各個寄存器時,時鐘延遲差異最小。這也是為什么時鐘信號需要單獨布線的原因。
CTS工具,Synopsys的Physical Compiler

4. 布線(Place & Route)
這里的布線就是普通信號布線了,包括各種標(biāo)準(zhǔn)單元(基本邏輯門電路)之間的走線。比如我們平常聽到的0.13um工藝,或者說90nm工藝,實際上就是這里金屬布線可以達到的最小寬度,從微觀上看就是MOS管的溝道長度。
工具Synopsys的Astro

5. 寄生參數(shù)提取
由于導(dǎo)線本身存在的電阻,相鄰導(dǎo)線之間的互感,耦合電容在芯片內(nèi)部會產(chǎn)生信號噪聲,串?dāng)_和反射。這些效應(yīng)會產(chǎn)生信號完整性問題,導(dǎo)致信號電壓波動和變化,如果嚴(yán)重就會導(dǎo)致信號失真錯誤。提取寄生參數(shù)進行再次的分析驗證,分析信號完整性問題是非常重要的。
工具Synopsys的Star-RCXT

6. 版圖物理驗證
對完成布線的物理版圖進行功能和時序上的驗證,驗證項目很多,如LVS(Layout Vs Schematic)驗證,簡單說,就是版圖與邏輯綜合后的門級電路圖的對比驗證;DRC(Design Rule Checking):設(shè)計規(guī)則檢查,檢查連線間距,連線寬度等是否滿足工藝要求, ERC(Electrical Rule Checking):電氣規(guī)則檢查,檢查短路和開路等電氣 規(guī)則違例;等等。
工具為Synopsys的Hercules

實際的后端流程還包括電路功耗分析,以及隨著制造工藝不斷進步產(chǎn)生的DFM可制造性設(shè)計)問題,在此不說了。

物理版圖驗證完成也就是整個芯片設(shè)計階段完成,下面的就是芯片制造了。物理版圖以GDS II的文件格式交給芯片代工廠(稱為Foundry)在晶圓硅片上做出實際的電路,再進行封裝和測試,就得到了我們實際看見的芯片。







往期推薦
  • 至芯科技-FPGA就業(yè)培訓(xùn)來襲!你的選擇開啟你的高薪之路!5月6號北京中心開課、歡迎咨詢!

  • 淺析如何評估FPGA的資源

  • 使用FPGA設(shè)計數(shù)字電路時的綜合工具介紹



掃碼二維碼

獲取更多精彩

FPGA設(shè)計論壇


喜歡就點個在看再走吧







原文標(biāo)題:芯片設(shè)計流程概述

文章出處:【微信公眾號:FPGA設(shè)計論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1655

    文章

    22277

    瀏覽量

    629924

原文標(biāo)題:芯片設(shè)計流程概述

文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設(shè)計論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    使用6e00系列的芯片,clc計算流程求解?

    大家好,請教個問題,我在使用6e00系列的芯片,調(diào)試時遇到了疑惑:clc單元,設(shè)置所有的系數(shù)為0,pwm_period為0x13870, 反饋值也是0,期望值也是0,此時應(yīng)該輸出0才對,但是此時
    發(fā)表于 11-09 23:06

    ADI Power Studio工作流程與工具概述

    ADI Power Studio是一套面向應(yīng)用工程師及高級電源設(shè)計用戶的綜合性產(chǎn)品系列,能夠有效簡化整個電源系統(tǒng)的設(shè)計流程,提供從初步概念到測量和評估的全程支持。Power Studio提供統(tǒng)一
    的頭像 發(fā)表于 10-22 09:38 ?591次閱讀

    芯片開封(Decap)的流程

    在集成電路分析領(lǐng)域,芯片開封(Decapsulation,簡稱Decap)是一項至關(guān)重要的技術(shù)環(huán)節(jié)。無論是進行失效分析還是反向工程研究,芯片開封都是打開微觀世界大門的第一把鑰匙。這項技術(shù)旨在精確移除
    的頭像 發(fā)表于 09-27 00:11 ?619次閱讀
    <b class='flag-5'>芯片</b>開封(Decap)的<b class='flag-5'>流程</b>

    霍爾芯片鹽霧試驗測試流程

    霍爾芯片鹽霧試驗的測試流程涵蓋預(yù)處理、試驗箱配置、樣品放置、參數(shù)控制、周期測試、結(jié)果評估及報告生成等關(guān)鍵環(huán)節(jié),具體流程如下: 1、樣品準(zhǔn)備與預(yù)處理: 清潔:使用乙醇或氧化鎂溶液等非研磨性清潔劑徹底
    的頭像 發(fā)表于 09-12 16:52 ?596次閱讀

    一文看懂芯片的設(shè)計流程

    引言:前段時間給大家做了芯片設(shè)計的知識鋪墊(關(guān)于芯片設(shè)計的一些基本知識),今天這篇,我們正式介紹芯片設(shè)計的具體流程。芯片分為數(shù)字
    的頭像 發(fā)表于 07-03 11:37 ?1784次閱讀
    一文看懂<b class='flag-5'>芯片</b>的設(shè)計<b class='flag-5'>流程</b>

    Thread標(biāo)準(zhǔn)認(rèn)證概述

    本篇知識庫文章概述了開發(fā)人員如何將其Thread物聯(lián)網(wǎng)設(shè)備進行Thread Group認(rèn)證所需的步驟,并重點介紹使用Silicon Labs(芯科科技)的EFR32無線射頻器件的相關(guān)流程。
    的頭像 發(fā)表于 06-04 10:10 ?656次閱讀
    Thread標(biāo)準(zhǔn)認(rèn)證<b class='flag-5'>概述</b>

    芯知識|廣州唯創(chuàng)電子語音芯片開發(fā)全流程解析:從選型到量產(chǎn)的實踐指南

    一、語音芯片開發(fā)的核心邏輯與價值定位在智能化設(shè)備井噴式發(fā)展的背景下,語音交互已成為人機界面的重要入口。廣州唯創(chuàng)電子作為國內(nèi)領(lǐng)先的語音芯片方案商,其開發(fā)流程設(shè)計始終圍繞功能適配性、開發(fā)效率和量產(chǎn)可靠性
    的頭像 發(fā)表于 05-13 08:19 ?557次閱讀
    芯知識|廣州唯創(chuàng)電子語音<b class='flag-5'>芯片</b>開發(fā)全<b class='flag-5'>流程</b>解析:從選型到量產(chǎn)的實踐指南

    芯片制造流程,探尋國產(chǎn)芯片突圍之路

    。從沙子到芯片,需歷經(jīng)數(shù)百道工序。下面,讓我們深入了解芯片的制造流程。 一、從沙子到硅片(原材料階段) 沙子由氧和硅組成,主要成分是二氧化硅。芯片制造的首要步驟就是將沙子中的二氧化硅還
    的頭像 發(fā)表于 04-07 16:41 ?1088次閱讀
    從<b class='flag-5'>芯片</b>制造<b class='flag-5'>流程</b>,探尋國產(chǎn)<b class='flag-5'>芯片</b>突圍之路

    基于ISO 26262的汽車芯片認(rèn)證流程解讀

    通過一系列嚴(yán)格的車規(guī)認(rèn)證才能應(yīng)用于汽車制造。ISO 26262標(biāo)準(zhǔn)是汽車功能安全領(lǐng)域的權(quán)威標(biāo)準(zhǔn),它為汽車芯片的設(shè)計、開發(fā)和認(rèn)證提供了全面的指導(dǎo)。本文將詳細(xì)介紹基于ISO 26262標(biāo)準(zhǔn)的汽車芯片認(rèn)證流程,并以國科安芯的AS32A
    的頭像 發(fā)表于 03-21 23:00 ?1131次閱讀

    深入解析硅基光子芯片制造流程,揭秘科技奇跡!

    特性,在高速通信、高性能計算、數(shù)據(jù)中心等領(lǐng)域展現(xiàn)出巨大的應(yīng)用潛力。本文將深入探討硅基光子芯片制造技術(shù),從其發(fā)展背景、技術(shù)原理、制造流程到未來展望,全方位解析這一前沿
    的頭像 發(fā)表于 03-19 11:00 ?2254次閱讀
    深入解析硅基光子<b class='flag-5'>芯片</b>制造<b class='flag-5'>流程</b>,揭秘科技奇跡!

    芯片失效分析的方法和流程

    ? 本文介紹了芯片失效分析的方法和流程,舉例了典型失效案例流程,總結(jié)了芯片失效分析關(guān)鍵技術(shù)面臨的挑戰(zhàn)和對策,并總結(jié)了芯片失效分析的注意事項。
    的頭像 發(fā)表于 02-19 09:44 ?2441次閱讀

    詳解晶圓的劃片工藝流程

    在半導(dǎo)體制造的復(fù)雜流程中,晶圓歷經(jīng)前道工序完成芯片制備后,劃片工藝成為將芯片從晶圓上分離的關(guān)鍵環(huán)節(jié),為后續(xù)封裝奠定基礎(chǔ)。由于不同厚度的晶圓具有各異的物理特性,因此需匹配不同的切割工藝,以確保切割效果與
    的頭像 發(fā)表于 02-07 09:41 ?2718次閱讀
    詳解晶圓的劃片工藝<b class='flag-5'>流程</b>

    hdmi連接器生產(chǎn)流程

    HDMI連接器的生產(chǎn)流程涉及多個步驟,這些步驟共同確保了連接器的質(zhì)量和性能。以下是一個典型的HDMI連接器生產(chǎn)流程概述
    的頭像 發(fā)表于 01-28 13:44 ?1420次閱讀

    ARM主板定制流程與成本

    ,企業(yè)往往需要對ARM主板進行定制。本文將探討ARM主板的定制流程、影響定制成本的因素以及定制周期與時間成本。一、定制流程概述ARM主板的定制流程通常包括需求分析、設(shè)
    的頭像 發(fā)表于 01-06 13:21 ?869次閱讀
    ARM主板定制<b class='flag-5'>流程</b>與成本

    芯片封測架構(gòu)和芯片封測流程

    在此輸入導(dǎo)芯片封測芯片封測是一個復(fù)雜且精細(xì)的過程,它涉及多個步驟和環(huán)節(jié),以確保芯片的質(zhì)量和性能。本文對芯片封測架構(gòu)和芯片封測流程進行
    的頭像 發(fā)表于 12-31 09:15 ?2757次閱讀
    <b class='flag-5'>芯片</b>封測架構(gòu)和<b class='flag-5'>芯片封測流程</b>