chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

虹科干貨 | 使用JESD204串行接口高速橋接模擬和數(shù)字世界

虹科智能自動化 ? 2022-05-24 16:42 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

High-speed serial interface

JESD204

JESD204標(biāo)準(zhǔn)專用于通過串行接口傳輸轉(zhuǎn)換器樣本。2006年,JESD204標(biāo)準(zhǔn)支持單通道上的多個數(shù)據(jù)轉(zhuǎn)換器。以下修訂版本:A、B、C相繼增加了支持多通道、確定性延遲、錯誤檢測和糾正等功能,并不斷提高通道速率。JESD204的應(yīng)用十分廣泛,包括電信(無線、波束賦形、5G),航空航天(衛(wèi)星通信、成像)和其他使用告訴ADCDAC的行業(yè)。

1

JESD204的發(fā)展歷史

2006年,轉(zhuǎn)換器分辨率和速度的提高推動了對用于處理轉(zhuǎn)換器數(shù)據(jù)的高效串行接口的需求。JESD204A增加了對多通道和鏈路的使用以實現(xiàn)通道/器件同步。JESD204B允許單獨的時鐘驅(qū)動系統(tǒng)設(shè)備并引入確定性延遲。在8b10b編碼下,建議的最大速度增加到12.5Gbps。JESD204C將通道速率提高到32Gbps,并改為使用CRC和FEC的64b66b編碼。新的JESD204D目前正在開發(fā)中,該版本將使用帶有RS-FEC的PAM 4將通道速率提高到116G。

e0ba55d8-da9f-11ec-b80f-dac502259ad0.png

2

轉(zhuǎn)換器面向數(shù)據(jù)的框架

01 JESD輸入?yún)?shù)數(shù)據(jù)

?M - 每個鏈接的轉(zhuǎn)換器

? S - 每個轉(zhuǎn)換器的樣本

? N - 每個樣本的位數(shù)(分辨率)

? CS - 每個樣本的控制位

? N' - 樣本容器 N' >= N+CS

02 JESD成幀參數(shù)

? L - 每個鏈路的通道

? F - 每通道幀中的8位字節(jié)

? K - MultiFrame (204B) 中的幀

? E - 擴展多塊中的多塊 (204C)

? HD - 高密度(允許樣品拆分)

? CF - 控制幀(幀末尾的 CS)

e0ead212-da9f-11ec-b80f-dac502259ad0.png

轉(zhuǎn)換器樣本連續(xù)組合成一個幀,然后跨通道拆分

e1466e9c-da9f-11ec-b80f-dac502259ad0.png

3

確定性延遲

JESD204B中引入的確定性延遲允許系統(tǒng)在整個復(fù)位、上電周期以及重新初始化事件中保持恒定的系統(tǒng)延遲。在大多數(shù)情況下,這是通過提供一個系統(tǒng)參考信號 (SYSREF) 來實現(xiàn)的,該信號在發(fā)送器和接收器之間建立一個公共時序參考,并允許系統(tǒng)補償任何延遲可變性或不確定性。

e179db88-da9f-11ec-b80f-dac502259ad0.png

4

主要陷阱和隱患

圍繞JESD204標(biāo)準(zhǔn)進行系統(tǒng)設(shè)計的主要陷阱和隱患將涉及子類1中的系統(tǒng)時鐘,其中確定性延遲是通過使用SYSREF實現(xiàn)的,SYSREF的生成和在不同系統(tǒng)條件下的利用也很關(guān)鍵。選擇正確的幀格式和SYSREF類型來匹配系統(tǒng)時鐘的穩(wěn)定性和鏈路延遲十分具有挑戰(zhàn)性。

規(guī)范對處理CRC和FEC的比特順序并不總是很清楚,技術(shù)圖紙與真值表不匹配,這種差異會導(dǎo)致不同的實現(xiàn)方式,造成不兼容問題。虹科合作伙伴Comcores已經(jīng)采取了措施來防止這些陷阱和隱患,如位的交換。如果需要這方面的技術(shù)支持,歡迎聯(lián)系虹科技術(shù)工程師。

為什么選擇

虹科JESD204 IP?

/ Comcores

虹科Comcores JESD204 IP已在所有主要代工廠和低至5nm的工藝中進行了多次流片。此外,該JESD IP已通過與所有主要數(shù)據(jù)轉(zhuǎn)換器和SerDes/PHY的互操作性測試,從而實現(xiàn)了高度兼容的設(shè)計。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 轉(zhuǎn)換器
    +關(guān)注

    關(guān)注

    27

    文章

    9282

    瀏覽量

    154322
  • 模擬
    +關(guān)注

    關(guān)注

    7

    文章

    1441

    瀏覽量

    84979
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    LMK04828 超低噪聲JESD204B兼容時鐘抖動清除器技術(shù)手冊

    LMK0482x 系列是業(yè)界性能最高的時鐘調(diào)節(jié)器,支持 JEDEC JESD204B。 PLL2 的 14 個時鐘輸出可配置為使用器件和 SYSREF 時鐘驅(qū)動 7 個 JESD204
    的頭像 發(fā)表于 09-15 10:10 ?506次閱讀
    LMK04828 超低噪聲<b class='flag-5'>JESD204</b>B兼容時鐘抖動清除器技術(shù)手冊

    FPGA與高速ADC接口簡介

    本文介紹FPGA與高速ADC接口方式和標(biāo)準(zhǔn)以及JESD204與FPGA高速串行接口
    的頭像 發(fā)表于 06-12 14:18 ?2464次閱讀
    FPGA與<b class='flag-5'>高速</b>ADC<b class='flag-5'>接口</b>簡介

    JESD204B生存指南

    實用JESD204B來自全球數(shù)據(jù)轉(zhuǎn)換器市場份額領(lǐng)導(dǎo) 者的技術(shù)信息、提示和建議
    發(fā)表于 05-30 16:31 ?0次下載

    JESD204B IP核的配置與使用

    物理層的位置,一種是物理層在JESD204 IP里;另外一種是物理層在JESD204 IP外部,需要再配置JESD204 phy IP核進行使用。
    的頭像 發(fā)表于 05-24 15:05 ?1291次閱讀
    <b class='flag-5'>JESD204</b>B IP核的配置與使用

    替代HMC7044超低噪高性能時鐘抖動消除器支持JESD204B

    1. 概述PC7044是一款高性能雙環(huán)路的整數(shù)時鐘抖動消除器,可以為具有并行或JESD204B型)接口高速數(shù)據(jù)轉(zhuǎn)換器執(zhí)行參考時鐘選擇和超低噪聲頻率的生成。 PC7044具有兩個整
    發(fā)表于 05-08 15:57

    一文詳解JESD204B高速接口協(xié)議

    JESD204B是邏輯器件和高速ADC/DAC通信的一個串行接口協(xié)議,在此之前,ADC/DAC與邏輯器件交互的接口大致分為如下幾種。
    的頭像 發(fā)表于 04-24 15:18 ?3475次閱讀
    一文詳解<b class='flag-5'>JESD204</b>B<b class='flag-5'>高速</b><b class='flag-5'>接口</b>協(xié)議

    LTC6953具有11個輸出并支持JESD204B/JESD204C協(xié)議的超低抖動、4.5GHz時鐘分配器技術(shù)手冊

    C subclass 1 器件時鐘 / SYSREF 對以及一個通用輸出,或者就是 11 個面向非 JESD204B/JESD204C 應(yīng)用的通用時鐘輸出。每個輸出都有自己的可個別編程分頻器和輸出驅(qū)動器。所有輸出也可以采用個別的粗略半周期
    的頭像 發(fā)表于 04-16 14:28 ?778次閱讀
    LTC6953具有11個輸出并支持<b class='flag-5'>JESD204</b>B/<b class='flag-5'>JESD204</b>C協(xié)議的超低抖動、4.5GHz時鐘分配器技術(shù)手冊

    AD9680 JESD204B接口的不穩(wěn)定會導(dǎo)致較大的電流波動,怎么解決?

    AD采集芯片為AD9680-1000,時鐘芯片為AD9528。當(dāng) AD 采樣時鐘為 500MHz 時,jesd204B (串行線速 = 5 Gbps) 穩(wěn)定。但是,當(dāng) AD 采樣時鐘為 800MHz
    發(fā)表于 04-15 06:43

    使用jesd204b IP核時,無法完成綜合,找不到jesd204_0.v

    這是我的工程結(jié)構(gòu),其中jesd204部分在一開始運行綜合的時候就出錯了,報錯如下 * Synthesis * synth_1 * [Synth 8-6104] Input port
    發(fā)表于 03-12 22:21

    JESD204B有專用于ADC/DAC和FPGA或ASIC的接口嗎?

    請問各位大俠:JESD204B專用于ADC/DAC和FPGA或ASIC的接口嗎,該接口同Rapid/PCIe的物理層Serdes接口有何區(qū)別,謝謝!
    發(fā)表于 02-08 09:10

    JESD204B使用說明

    能力更強,布線數(shù)量更少。 本篇的內(nèi)容基于jesd204b接口的ADC和FPGA的硬件板卡,通過調(diào)用jesd204b ip核來一步步在FPGA內(nèi)部實現(xiàn)高速ADC數(shù)據(jù)采集,
    的頭像 發(fā)表于 12-18 11:31 ?2171次閱讀
    <b class='flag-5'>JESD204</b>B使用說明

    DAC38J82在沒有jesd輸入的情況下,能單獨NCO輸出嗎?

    DAC38J82在沒有jesd輸入的情況下,能單獨NCO輸出嗎?還是說必須先通過JESD204接口,才能輸出,謝謝大家!
    發(fā)表于 12-09 07:47

    調(diào)試ADS52J90板卡JESD204B接口遇到的問題求解

    我在調(diào)試TI ADS52J90板卡JESD204B接口遇到的問題: 1、目前在應(yīng)用手冊中能看到LVDS的詳細說明,但是缺少關(guān)于JESD204B的相關(guān)資料,能否提供相關(guān)JESD204B
    發(fā)表于 11-28 06:13

    使用JESD204B接口,線速率怎么計算?

    使用JESD204B接口,線速率怎么計算?在文檔表9-2中線速率等于 fLINERATE=fs*R,如果我選擇雙通道設(shè)備,采樣時鐘fs為500MHz,在表8-17,中選擇模式0,N&
    發(fā)表于 11-18 07:10

    使用JESD204B如何對數(shù)據(jù)進行組幀?

    在使用JESD204B協(xié)議時,當(dāng)L=8時,如果時雙通道數(shù)據(jù),如何對數(shù)據(jù)進行組幀?是直接使用前8通道嗎
    發(fā)表于 11-14 07:51