曰本美女∴一区二区特级A级黄色大片, 国产亚洲精品美女久久久久久2025, 页岩实心砖-高密市宏伟建材有限公司, 午夜小视频在线观看欧美日韩手机在线,国产人妻奶水一区二区,国产玉足,妺妺窝人体色WWW网站孕妇,色综合天天综合网中文伊,成人在线麻豆网观看

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

LVDS差分信號技術(shù)質(zhì)量初勘

冬至子 ? 來源:11號芯路 ? 作者:Eleven ? 2023-10-02 16:44 ? 次閱讀

LVDS是一種低擺幅的差分信號技術(shù),它使得信號能在差分PCB線對或平衡電纜上以幾百M(fèi)bps的速率傳輸,其低壓幅和低電流驅(qū)動輸出實(shí)現(xiàn)了低噪聲和低功耗。

LVDSB是一種高速點(diǎn)到點(diǎn)應(yīng)用通信標(biāo)準(zhǔn),比如M-LVDS(多點(diǎn)LVDS)則是一種面向多點(diǎn)應(yīng)用的類似標(biāo)準(zhǔn)。LVDS和M-LVDS同時提供遠(yuǎn)距離數(shù)字接口,通過電氣互連實(shí)現(xiàn)串行通信。

1、差分信號

就是驅(qū)動端發(fā)送兩個等值、反相的信號,接收端通過比較這兩個電壓的差值來判斷邏輯狀態(tài)“0”還是“1”。而承載差分信號的那一對走線就稱為差分走線。

2、差分信號和普通的單端信號走線相比,最明顯的優(yōu)勢體現(xiàn)在以下三個方面:

A、抗干擾能力強(qiáng),因?yàn)閮筛罘肿呔€之間的耦合很好,當(dāng)外界存在噪聲干擾時,幾乎是同時被耦合到兩條線上,而接收端關(guān)心的只是兩信號的差值,所以外界的共模噪聲可以被完全抵消;

B、能有效抑制EMI,同樣的道理,由于兩根信號的極性相反,他們對外輻射的電磁場可以相互抵消,耦合的越緊密,泄放到外界的電磁能量越少;

C、時序定位精確,由于差分信號的開關(guān)變化是位于兩個信號的交點(diǎn),而不像普通單端信號依靠高低兩個閾值電壓判斷,因而受工藝,溫度的影響小,能降低時序上的誤差,同時也更適合于低幅度信號的電路

3、測試要求

A、差分信號的模擬帶寬取決于信號的邊沿時間,不等于信號的比特速率,一般都比信號的比特速率高的多,比如480Mbps的信號的帶寬可能高達(dá)1GHz。所以選擇示波器時需要注意信號的帶寬要求。在進(jìn)行眼圖測試的時候,要求示波器有相應(yīng)的眼圖模板;

B、應(yīng)該盡量采用差分探頭,對于在線測試,要求示波器的探頭為高阻輸入。由于LVDS信號的速率一般比較高,應(yīng)當(dāng)選擇寄生電容比較低的示波器探頭的型號;

C、可以采用眼圖測試的方式來觀察信號的質(zhì)量,眼圖張開的寬度決定了接收波形可以不受串?dāng)_影響而抽樣再生的時間間隔

4、波形測試

如下眼圖最佳抽樣時刻應(yīng)選在眼睛張開最大的時刻。眼圖斜邊的斜率,表示系統(tǒng)對定時抖動(或誤差)的靈敏度,斜邊越陡,系統(tǒng)對定時抖動越敏感。眼圖左(右)角陰影部分的水平寬度表示信號零點(diǎn)的變化范圍,稱為零點(diǎn)失真量,在許多接收設(shè)備中,定時信息是由信號零點(diǎn)位置來提取的,對于這種設(shè)備零點(diǎn)失真量很重要。

在抽樣時刻,陰影區(qū)的垂直寬度表示最大信號失真量。在抽樣時刻上、下兩陰影區(qū)間隔的一半是最小噪聲容限,噪聲瞬時值超過它就有可能發(fā)生錯誤判決;圖中水平方向上虛線位置對應(yīng)的電壓為判決門限電平。

圖片

圖片

5、LVDS信號特性說明

圖片

6、眼圖測試應(yīng)采樣波形數(shù)1500-3000個,而且沒有一個點(diǎn)掉入眼圖模板中即為合格的數(shù)據(jù)。如下眼圖模板模型。

圖片

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 示波器
    +關(guān)注

    關(guān)注

    113

    文章

    6460

    瀏覽量

    187803
  • 寄生電容
    +關(guān)注

    關(guān)注

    1

    文章

    297

    瀏覽量

    19623
  • 差分信號
    +關(guān)注

    關(guān)注

    3

    文章

    382

    瀏覽量

    28056
  • PCB走線
    +關(guān)注

    關(guān)注

    3

    文章

    135

    瀏覽量

    14195
  • LVDS信號
    +關(guān)注

    關(guān)注

    0

    文章

    17

    瀏覽量

    7949
收藏 人收藏

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    LVDS低電壓分信號

    LVDS:Low-Voltage Differential Signaling 低電壓分信號。一種信號傳輸模式,是一種電平標(biāo)準(zhǔn),LVDS
    發(fā)表于 04-15 16:13

    分信號的優(yōu)勢和影響

    降低。LVPECL 和 CML 分信號具有更高的輸出電壓擺幅,因此功耗比 LVDS 及 M-LVDS 信號略高。
    發(fā)表于 09-17 16:34

    基于低電壓分信號(LVDS)的高速信號傳輸

    基于低電壓分信號(LVDS)的高速信號傳輸
    發(fā)表于 12-17 17:21 ?40次下載
    基于低電壓<b class='flag-5'>差</b><b class='flag-5'>分信號</b>(<b class='flag-5'>LVDS</b>)的高速<b class='flag-5'>信號</b>傳輸

    什么是lvds信號

    什么是lvds信號 LVDS:Low Voltage Differential Signaling,低電壓分信號。
    發(fā)表于 10-16 13:49 ?8691次閱讀

    LVDS分信號抗噪特性

    LVDS分信號抗噪特性 從分信號傳輸線路上可以看出,若是理想狀況,線路沒有干擾時,在發(fā)送側(cè),可以形象理解為:
    發(fā)表于 10-16 13:53 ?1793次閱讀

    通過低電壓分信號(LVDS)傳輸高速信號

    摘要:ANSI EIA/TIA-644標(biāo)準(zhǔn)定義的低電壓分信號(LVDS)非常適合包括時鐘分配、點(diǎn)對點(diǎn)以及多點(diǎn)之間的信號傳輸。本文描述了使用LVDS
    發(fā)表于 04-24 16:05 ?1703次閱讀
    通過低電壓<b class='flag-5'>差</b><b class='flag-5'>分信號</b>(<b class='flag-5'>LVDS</b>)傳輸高速<b class='flag-5'>信號</b>

    通過低電壓分信號(LVDS)傳輸高速信號

    摘要:ANSI EIA/TIA-644標(biāo)準(zhǔn)定義的低電壓分信號(LVDS)非常適合包括時鐘分配、點(diǎn)對點(diǎn)以及多點(diǎn)之間的信號傳輸。本文描述了使用LVDS
    發(fā)表于 05-01 11:14 ?1794次閱讀
    通過低電壓<b class='flag-5'>差</b><b class='flag-5'>分信號</b>(<b class='flag-5'>LVDS</b>)傳輸高速<b class='flag-5'>信號</b>

    分信號,什么是分信號

    分信號,什么是分信號 一個分信號是用一個數(shù)值來表示兩個物理量之間的差異。從嚴(yán)格意義上來講
    發(fā)表于 09-06 08:16 ?3.8w次閱讀
    <b class='flag-5'>差</b><b class='flag-5'>分信號</b>,什么是<b class='flag-5'>差</b><b class='flag-5'>分信號</b>

    怎樣才能充分利用低壓分信號LVDS

    低壓分信號(LVDS)是一種低壓、分信號傳輸方案,主要用于高速數(shù)據(jù)傳輸。根據(jù) ANSI/TIA/EIA-644 規(guī)范中的定義,它是一種最
    發(fā)表于 06-10 09:59 ?2333次閱讀
    怎樣才能充分利用低壓<b class='flag-5'>差</b><b class='flag-5'>分信號</b><b class='flag-5'>LVDS</b>

    高速LVDS(低壓分信號)接口電路設(shè)計

    隨著數(shù)字電路數(shù)據(jù)量的提高,數(shù)據(jù)的傳輸速率也越來越快,LVDS(低壓分信號)標(biāo)準(zhǔn)越來越多的應(yīng)用在FPGA和ASIC器 件中。文章對LVDS信號
    發(fā)表于 02-23 09:54 ?341次下載
    高速<b class='flag-5'>LVDS</b>(低壓<b class='flag-5'>差</b><b class='flag-5'>分信號</b>)接口電路設(shè)計

    未使用端接的低電壓分信號總線輸入方案

    低電壓分信號(LVDS)是EIA/TIA-644標(biāo)準(zhǔn)中定義的總線技術(shù)。這種技術(shù)的特點(diǎn)是通過使用
    發(fā)表于 08-01 16:44 ?1672次閱讀

    LVDS低電壓分信號的優(yōu)點(diǎn)及布板注意事項(xiàng)

    LVDS(Low Voltage Differential Signal)即低電壓分信號。
    的頭像 發(fā)表于 07-03 15:20 ?4796次閱讀

    LVDS振幅分信號技術(shù)的優(yōu)勢和劣勢

    LVDS (Low Voltage Differential Signaling)是一種小振幅分信號技術(shù),它使用非常低的幅度信號 (250
    的頭像 發(fā)表于 04-06 09:46 ?2527次閱讀

    分信號0和1是什么?分信號怎么區(qū)分正負(fù)?

    一種常見的分信號極性約定是,在接收器端,當(dāng)正信號線上的電壓高于負(fù)信號線上的電壓時,被定義為正極性分信
    的頭像 發(fā)表于 12-06 16:00 ?1.4w次閱讀
    <b class='flag-5'>差</b><b class='flag-5'>分信號</b>0和1是什么?<b class='flag-5'>差</b><b class='flag-5'>分信號</b>怎么區(qū)分正負(fù)?

    低壓分信號(LVDS)在LED燈墻中的應(yīng)用

    電子發(fā)燒友網(wǎng)站提供《低壓分信號(LVDS)在LED燈墻中的應(yīng)用.pdf》資料免費(fèi)下載
    發(fā)表于 08-30 09:23 ?0次下載
    低壓<b class='flag-5'>差</b><b class='flag-5'>分信號</b>(<b class='flag-5'>LVDS</b>)在LED燈墻中的應(yīng)用