chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Efinity Interface Designer報(bào)錯(cuò)案例-v0

XL FPGA技術(shù)交流 ? 來源:易靈思FPGA技術(shù)交流 ? 作者:易靈思FPGA技術(shù)交流 ? 2023-12-12 09:52 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

(1)ERROR:Interface Designer constraint generation was not successfull,will not proceed to efx_pnr...

17c0390c-9891-11ee-be60-92fbcf53809c.png

原因:(1)有些客戶使用Win7版本,目前Efinity對Win7的支持不好。建議升級成win10。

(2)殺毒軟件刪除了文件,實(shí)際interface生成約束是沒有問題的,客戶pnr的時(shí)候就報(bào)錯(cuò),需要重新安裝軟件。

(3)電腦存在加密系統(tǒng) 。造成的現(xiàn)象是新建工程時(shí)interface可以打開,但是生成xxx.peri.xml文件之后再次打開就會報(bào)錯(cuò)。

(2)Interface打不開。

現(xiàn)象:(1)打開interface的時(shí)候指示: Efinity Interface Designer finished. Exit code = 1 Exit status : Normal Interface design file exists, check and migrate done (2)新建工程第一次可以打開interface Designer (3)刪除xxx.peri.xml之后,第一次也可以打開Interface Designer. 原因:電腦存在加密 (3) interface打不開 打開interface Designer時(shí)會報(bào)以下錯(cuò)誤。 EfinityIPCatalogfinished.Exit code = 0Exit status:Normal

17c8b6ae-9891-11ee-be60-92fbcf53809c.jpg

編譯過程可能報(bào)以下錯(cuò)誤:

ERROR: Interface Designer constraint generation was not successful, will not processpnr..

17df81e0-9891-11ee-be60-92fbcf53809c.png

解決方案:安裝VC_redist.x64.exe,注意參考軟件安裝指導(dǎo)的版本。

(4)repeated,non-bussed pin found in verilog template generation:clk_27m

17f18b9c-9891-11ee-be60-92fbcf53809c.png

說明:在GPIO處定義了一個(gè)clk_27m,在pll的輸出上又定義了一個(gè)clk_27m,兩個(gè)信號名沖突。

(5)ERROR: Interface Designer constraint generation was not successful, will not processpnr..

181dbfc8-9891-11ee-be60-92fbcf53809c.png

原因:1)一般是軟件有360或者別的殺毒軟件的相關(guān)文件刪除了,需要找回文件或者重新安裝軟件。

2)客戶使用Win7版本,目前Efinity對Win7的支持不好。建議升級成win10。

(6)cannot connect to more than 4 different clocks per region on left and right

1836f5ce-9891-11ee-be60-92fbcf53809c.png

1851c944-9891-11ee-be60-92fbcf53809c.png

原因是在pinout文件中對應(yīng)的Clock Region中,不能超過4個(gè)時(shí)鐘去驅(qū)動(dòng)。

也就是GPIOR_PN_42,41,40三組差分對,不能由兩組LVDS來驅(qū)動(dòng),因?yàn)槊拷MLVDS時(shí)鐘有l(wèi)vds_fast_clk和lvds_slow_clk兩個(gè),兩組就會有4個(gè)時(shí)鐘在Region clock R13區(qū)域。

結(jié)論就是把LVDS差分對放在同一個(gè)Clock Region.

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • Designer
    +關(guān)注

    關(guān)注

    0

    文章

    139

    瀏覽量

    37117
  • Interface
    +關(guān)注

    關(guān)注

    0

    文章

    103

    瀏覽量

    39376
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    Efinity RISC-V IDE入門使用-5

    一、Efinity工程 io_memoryClk是與存儲器接口共用的時(shí)鐘,需要連接正確。 UART 由于鈦金系列是有片上晶振的,所以有些客戶可能會選擇片上晶振作為SOC的系統(tǒng)時(shí)鐘或者選擇片上晶振作
    的頭像 發(fā)表于 07-23 12:42 ?3938次閱讀
    <b class='flag-5'>Efinity</b> RISC-<b class='flag-5'>V</b> IDE入門使用-5

    programmer下載常見問題總結(jié)-v14

    一、通過命令行燒寫 參考文檔Efinity Programmer User Guide部分,內(nèi)容如下: 具體操作如下: Efinity版本?:2024.2 安裝路徑:?C:Efinity
    的頭像 發(fā)表于 07-13 17:17 ?501次閱讀
    programmer下載常見問題總結(jié)-<b class='flag-5'>v</b>14

    programmer下載常見問題總結(jié)-v11

    一、通過命令行燒寫 參考文檔Efinity Programmer User Guide部分,內(nèi)容如下: 具體操作如下: Efinity版本?:2024.2 安裝路徑:?C:Efinity
    的頭像 發(fā)表于 06-14 17:34 ?850次閱讀
    programmer下載常見問題總結(jié)-<b class='flag-5'>v</b>11

    programmer下載常見問題總結(jié)-v13

    一、通過命令行燒寫 參考文檔Efinity Programmer User Guide部分,內(nèi)容如下: 具體操作如下: Efinity版本?:2024.2 安裝路徑:?C:Efinity
    的頭像 發(fā)表于 06-12 09:33 ?561次閱讀
    programmer下載常見問題總結(jié)-<b class='flag-5'>v</b>13

    Efinity debuger常見問題總結(jié)-v4

    ? 把燒寫文件和json文件提供給他人進(jìn)行調(diào)試 該方法是在不需要要提供源文件的情況下可以提供給別進(jìn)行debuger用的。但是也要有以下準(zhǔn)備: (1)安裝efinity; (2)安裝gtkwave
    的頭像 發(fā)表于 06-10 10:43 ?670次閱讀
    <b class='flag-5'>Efinity</b> debuger常見問題總結(jié)-<b class='flag-5'>v</b>4

    GP9301B將0V到10V的模擬電壓輸入,線性轉(zhuǎn)換成0%-100%占空比PWM信號輸出

    ? GP9301B將0V到10V的模擬電壓輸入,線性轉(zhuǎn)換成0%-100%占空比的PWM信號輸出。? GP9301BM將0V到10V的模擬電壓
    發(fā)表于 05-29 10:15 ?0次下載

    電容充放電時(shí)間計(jì)算公式

    設(shè),V0 為電容上的初始電壓值;V1 為電容最終可充到或放到的電壓值;Vt 為t時(shí)刻電容上的電壓值。
    的頭像 發(fā)表于 05-23 10:02 ?1.9w次閱讀
    電容充放電時(shí)間計(jì)算公式

    SDRAM控制器設(shè)計(jì)之control_interface.v代碼解析

    control_interface.v文件里已經(jīng)寫了非常詳盡的代碼備注。本文繼續(xù)對該文件代碼進(jìn)行講解,并給出SignalTap波形輔助讀者理解。
    的頭像 發(fā)表于 02-19 15:31 ?752次閱讀
    SDRAM控制器設(shè)計(jì)之control_<b class='flag-5'>interface.v</b>代碼解析

    Efinity debuger常見問題總結(jié)-v3

    ? (1)UUID mismatch Efinity在Debug時(shí)會出現(xiàn)UUID mismatch錯(cuò)誤。很多剛開始使用的人經(jīng)常遇到。下面我們做一個(gè)總結(jié)。歡迎遇到案例時(shí)共同分享。 ? ? ? ? 一般
    的頭像 發(fā)表于 01-16 10:33 ?1945次閱讀
    <b class='flag-5'>Efinity</b> debuger常見問題總結(jié)-<b class='flag-5'>v</b>3

    Efinity入門使用-v2

    存放interface designer中的參數(shù)設(shè)置。Stp1:File -->?Create ProjectStp2:在Project Editor中選擇路徑并輸入工程名Stp3:選擇器件(家族
    的頭像 發(fā)表于 11-06 15:56 ?1699次閱讀

    Efinity入門使用-v3

    debug_top.v,把該文件添加到工程并例化。效果如下。step6.添加JTAG。打開interface Designer,右擊選擇JTAG User Tap,添加JTAG Block,并指定
    的頭像 發(fā)表于 11-06 15:56 ?920次閱讀

    Efinity入門使用-v4

    生成一個(gè)debug_top.v,把該文件添加到工程并例化。效果如下。step6.添加JTAG。打開interface Designer,右擊選擇JTAG User Tap,添加JTAG Block,并
    的頭像 發(fā)表于 11-06 15:56 ?1188次閱讀

    Efinity RISC-V IDE入門使用-4

    Pin NameClkInvertedNo二、RISCV 工程自從新版本的Efinity RISC-V IDE發(fā)布之后,這直沒有時(shí)間操作一下,它為RISC-V ' C '和' c++ '軟件開發(fā)提供了一個(gè)完整、無縫的環(huán)境;今天終
    的頭像 發(fā)表于 11-01 11:06 ?1220次閱讀

    Efinity軟件安裝-v5

    的問題。(5)Efinity單獨(dú)安裝programmer報(bào)錯(cuò)報(bào)錯(cuò)如下:Error: could not find USB backend,cannot perfom any USB operations
    的頭像 發(fā)表于 11-01 11:06 ?1395次閱讀

    Efinity FIFO IP仿真問題 -v1

    Efinity目前不支持聯(lián)合仿真,只能通過調(diào)用源文件仿真。 我們生成一個(gè)fifo IP命名為fifo_sim 在Deliverables中保留Testbench的選項(xiàng)。 在IP的生成目錄下會有以下
    的頭像 發(fā)表于 10-21 11:41 ?1920次閱讀
    <b class='flag-5'>Efinity</b> FIFO IP仿真問題 -<b class='flag-5'>v</b>1