chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

XCZU15EG設計原理圖:523(ZCU102E的pin兼容替代卡) 基于 XCZU15EG的雙 FMC通用信號處理板

hexiaoyan510 ? 來源:hexiaoyan510 ? 作者:hexiaoyan510 ? 2024-04-16 10:51 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

一、板卡概述
本板卡基于Xilinx Zynq Ultrascale+ MPSOC系列SOC XCZU15EG-FFVB1156架構(gòu),PS端搭載一組64-bit DDR4,容量32Gb,北京太速科技板卡,最高可穩(wěn)定運行在2400MT/s,1路USB3.0接口、1路千兆網(wǎng)絡接口、1路DP接口,2路RS232,2路Can接口。板卡具有自控上電順序,支持多種啟動模式,如Nor Flash啟動,EMMC啟動,SD卡啟動等。PL端接一組64-bit DDR4,容量32Gb,最高可穩(wěn)定運行在2400MT/s;接雙FMC連接器,1組連接8個GTH,LA,HA,HB總線,1組連接8個GTH,LA總線。另有2路40G QSFP光纖接口。設計滿足工業(yè)級要求,可用于高速信號處理、車載雷達信號處理等領(lǐng)域。
圖 2:ZU15EG板卡原理框圖
wKgaomTJyu2AUitXAAB5uUPPVBg601.png
二、技術(shù)指標
●PS端掛載一簇DDR4,數(shù)據(jù)位寬64-bit,容量32Gb,最高可穩(wěn)定運行在2400MT/s;
●PS端掛載兩片QSPI x4 NorFlash,每片容量512Mb,用于系統(tǒng)配置程序存儲;
●PS端掛載掛一片EMMC,64Gb容量,可用于系統(tǒng)配置程序存儲;
●PS端外掛SD卡接口,最大支持搜索8192個文件數(shù),可用于系統(tǒng)配置程序存儲;
●PS端外接Display Port接口,支持Display Port 1.2a協(xié)議標準,僅支持對外輸出;
●PS端外接一路千兆以太網(wǎng)接口,支持10/100/1000Mbps速率傳輸;
●PS端外接一路USB3.0接口,最大速率可達5Gbps;
●PL端掛載一片SPI接口的DataFlash,容量16Mb,可用于存儲系統(tǒng)參數(shù)信息;
●PL端通過SPI外接兩組獨立CAN FD控制器,CAN FD接口最高速率可達5Mbps;
●PL端外接2路QSFP+接口,最高支持40Gbps數(shù)據(jù)傳輸速率;
●PL端外接2組FMC總線,支持1組8個GTH,LA,HA,HB總線,另外1組8個GTH,LA總線;
●板卡外接兩路RS232接口,由PS端UART轉(zhuǎn)出,可用于系統(tǒng)調(diào)試及狀態(tài)信息打印;
●板卡留有多路用戶自定義測試IO管腳;
●板卡留有一組4位用戶自定義撥碼開關(guān);
●板卡芯片全部采用工業(yè)級芯片;
三、軟件內(nèi)容
●PS端QSPI加載測試代碼;
●PS端EMMC加載測試代碼;
●PS端SD卡加載測試代碼;
●PS端Display Port接口測試代碼;
●PS端USB3.0接口測試代碼;
●PS端DDR4讀寫測試代碼;
●PS端千兆網(wǎng)口收發(fā)測試代碼;
●PS端UART接口讀寫測試代碼;
●PL端SPI接口的DataFlash讀寫測試代碼;
●PL端QSFP+接口ibert模式測試代碼;
●PL端CAN FD接口測試代碼;
●其它GPIO信號連通性測試代碼;
四、物理特性
●工作溫度:商業(yè)級 0℃ ~ +55℃,工業(yè)級-40℃~+85℃
● 工作濕度:10%~80%
● 板卡尺寸:210mm*170.16mm
五、供電要求
●單電源供電,整板最大功耗:30W
● 電壓:+12VDC±10%@5A
六、應用領(lǐng)域
高速信號處理、車載雷達信號處理等。


審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 高速信號
    +關(guān)注

    關(guān)注

    1

    文章

    261

    瀏覽量

    18458
  • 信號處理板
    +關(guān)注

    關(guān)注

    0

    文章

    25

    瀏覽量

    8844
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    數(shù)字陣列板卡設計原理圖:889-基于RFSOC XCZU49DR的 16T16R的軟件無線電硬件

    DA輸出核心, 數(shù)據(jù)流傳輸適配器, 信號輸出播放, 數(shù)字陣列板卡, 軟件無線電硬件, XCZU49DR板卡
    的頭像 發(fā)表于 10-27 11:46 ?136次閱讀
    數(shù)字陣列板卡設計<b class='flag-5'>原理圖</b>:889-基于RFSOC <b class='flag-5'>XCZU</b>49DR的 16T16R的軟件無線電硬件

    璞致 PZSDR 系列板卡之 P159 軟件無線電硬件說明-ZU15EG+ADRV9009 16bit ADC &amp; 14bit DAC

    P159軟件無線電產(chǎn)品采用Xilinx XCZU15EG主控與ADI ADRV9009射頻芯片,提供2T2R射頻通道及豐富接口資源。該產(chǎn)品支持多種供電方式、啟動模式,配備8GB DDR4內(nèi)存
    的頭像 發(fā)表于 09-05 13:33 ?788次閱讀
    璞致 PZSDR 系列板卡之 P159 軟件無線電硬件說明-ZU<b class='flag-5'>15EG</b>+ADRV9009 16bit ADC &amp; 14bit DAC

    【VPX637】青翼凌云科技基于 XCKU115 FPGA+ZU15EG MPSOC 的 6U VPX FMC 接口通用信號處理平臺

    VPX637 是一款基于 6U VPX 總線架構(gòu)的通用實時信號處理平 臺,該平臺采用一片 Xilinx 的高性能 Kintex UltraScale 系列 FPGA (XCKU115-2FLVF1924I)作為預
    的頭像 發(fā)表于 09-01 14:10 ?520次閱讀
    【VPX637】青翼凌云科技基于 XCKU115 FPGA+ZU<b class='flag-5'>15EG</b> MPSOC 的 6U VPX <b class='flag-5'>雙</b> <b class='flag-5'>FMC</b> 接口<b class='flag-5'>通用</b><b class='flag-5'>信號</b><b class='flag-5'>處理</b>平臺

    【TES817】青翼凌云科技基于XCZU19EG FPGA的高性能實時信號處理平臺

    板卡概述TES817是一款基于ZU19EGFPGA的高性能實時信號處理平臺,該平臺采用1片高性能的FPGA:XCZU19EG-2FFVC1760I作為主處理器,F(xiàn)PGA的PL端外掛1組
    的頭像 發(fā)表于 08-29 15:29 ?1209次閱讀
    【TES817】青翼凌云科技基于<b class='flag-5'>XCZU19EG</b> FPGA的高性能實時<b class='flag-5'>信號</b><b class='flag-5'>處理</b>平臺

    光纖圖像處理設計原理圖:520-基于ZU15EG 適配AWR2243的雷達驗證底板 XCZU15EG架構(gòu)高速信號處理

    高速信號處理, FPGA光纖, 光纖圖像處理, XCZU15EG架構(gòu)
    的頭像 發(fā)表于 08-28 10:39 ?394次閱讀
    光纖圖像<b class='flag-5'>處理</b><b class='flag-5'>卡</b>設計<b class='flag-5'>原理圖</b>:520-基于ZU<b class='flag-5'>15EG</b> 適配AWR2243的雷達驗證底板 <b class='flag-5'>XCZU15EG</b>架構(gòu)高速<b class='flag-5'>信號</b><b class='flag-5'>處理</b><b class='flag-5'>板</b>

    PZ/璞致【PZ-ZU19EG-KFB】—ZYNQ UltraScale + 賦能異構(gòu)計算與高性能嵌入式系統(tǒng)開發(fā)

    璞致電子推出的PZ-ZU19EG-KFB開發(fā)采用Xilinx ZYNQ UltraScale+ XCZU19EG核心,集成了四核Cortex-A53、核Cortex-R5F和114
    的頭像 發(fā)表于 07-24 09:34 ?929次閱讀
    PZ/璞致【PZ-ZU19<b class='flag-5'>EG</b>-KFB】—ZYNQ UltraScale + 賦能異構(gòu)計算與高性能嵌入式系統(tǒng)開發(fā)

    【PZ-ZU15EG-KFB】——ZYNQ UltraScale + 異構(gòu)架構(gòu)下的智能邊緣計算標桿

    璞致電子推出PZ-ZU15EG-KFB異構(gòu)計算開發(fā),搭載Xilinx ZYNQ UltraScale+ XCZU15EG芯片,整合四核ARM Cortex-A53、核Cortex-
    的頭像 發(fā)表于 07-22 09:47 ?684次閱讀
    【PZ-ZU<b class='flag-5'>15EG</b>-KFB】——ZYNQ UltraScale + 異構(gòu)架構(gòu)下的智能邊緣計算標桿

    圖像信號分析處理設計原理圖:536-基于FMC接口的XCZU7EV 通用PCIe 視覺處理 工業(yè)控制

    XCZU7EV 通用PCIe , 圖像信號分析處理 , 視覺
    的頭像 發(fā)表于 07-08 10:47 ?1080次閱讀
    圖像<b class='flag-5'>信號</b>分析<b class='flag-5'>處理</b><b class='flag-5'>卡</b>設計<b class='flag-5'>原理圖</b>:536-基于<b class='flag-5'>FMC</b>接口的<b class='flag-5'>XCZU</b>7EV <b class='flag-5'>通用</b>PCIe<b class='flag-5'>卡</b> 視覺<b class='flag-5'>處理</b><b class='flag-5'>卡</b> 工業(yè)控制<b class='flag-5'>卡</b>

    國產(chǎn)化FMC接口通用計算平臺設計原理圖:2367-基于FMQL45T900 FMC接口通用計算平臺

    , 數(shù)字信號處理, FMC接口通用計算平臺, FMQL45T900I, 前端信號
    的頭像 發(fā)表于 07-03 11:23 ?404次閱讀
    國產(chǎn)化<b class='flag-5'>FMC</b>接口<b class='flag-5'>通用</b>計算平臺設計<b class='flag-5'>原理圖</b>:2367-基于FMQL45T900 <b class='flag-5'>FMC</b>接口<b class='flag-5'>通用</b>計算平臺

    XILINX XCZU67DR FPGA完整原理圖

    電子發(fā)燒友網(wǎng)站提供《XILINX XCZU67DR FPGA完整原理圖.pdf》資料免費下載
    發(fā)表于 05-30 15:29 ?3次下載

    527-基于3U VPX XCZU15EG+TMS320C6678的信號處理

    ZynqUltraScale+系列FPGA XCZU15EG,一片TI公司的多核浮點處理器TMS320C6678,一片STM32 MCU用于板卡狀態(tài)監(jiān)控、電源控制及健康管理功能,板卡集成多片DDR、Flash
    的頭像 發(fā)表于 05-07 09:58 ?628次閱讀
    527-基于3U VPX <b class='flag-5'>XCZU15EG</b>+TMS320C6678的<b class='flag-5'>信號</b><b class='flag-5'>處理</b><b class='flag-5'>板</b>

    基于FMC接口的XCZU7EV?通用PCIe

    基于通用PCIe ,實現(xiàn)FMC的數(shù)據(jù)接口和主控計算,廣泛應用于工業(yè)控制,檢測,視覺處理。支持工業(yè)級溫度工作。
    的頭像 發(fā)表于 05-07 09:10 ?685次閱讀
    基于<b class='flag-5'>FMC</b>接口的<b class='flag-5'>XCZU</b>7EV?<b class='flag-5'>通用</b>PCIe<b class='flag-5'>卡</b>

    FMC設計原理圖FMC209-基于FMC的4路125MAD輸入、2路1GDA輸出子 中低頻信號采集

    FMC , 中低頻信號采集 , AD9268板卡 , DA輸出子 , FMC連接
    的頭像 發(fā)表于 12-30 10:26 ?820次閱讀

    高速圖像處理設計原理圖:527-基于3U VPX XCZU15EG+TMS320C6678的信號處理

    C6678信號處理 , FPGA 信號處理 , FPGA開發(fā)平臺 , XC7Z045板卡 , XCZU
    的頭像 發(fā)表于 12-25 09:51 ?1013次閱讀
    高速圖像<b class='flag-5'>處理</b><b class='flag-5'>卡</b>設計<b class='flag-5'>原理圖</b>:527-基于3U VPX <b class='flag-5'>XCZU15EG</b>+TMS320C6678的<b class='flag-5'>信號</b><b class='flag-5'>處理</b><b class='flag-5'>板</b>

    高速數(shù)據(jù)計算設計原理圖:512-基于ZU19EG的4路100G 8路40G的光纖匯流計算

    ZU19EG板卡 , ZU19EG處理 , ZU19EG開發(fā) , 光纖匯流計算
    的頭像 發(fā)表于 12-04 09:43 ?997次閱讀
    高速數(shù)據(jù)計算<b class='flag-5'>卡</b>設計<b class='flag-5'>原理圖</b>:512-基于ZU19<b class='flag-5'>EG</b>的4路100G 8路40G的光纖匯流計算<b class='flag-5'>卡</b>