曰本美女∴一区二区特级A级黄色大片, 国产亚洲精品美女久久久久久2025, 页岩实心砖-高密市宏伟建材有限公司, 午夜小视频在线观看欧美日韩手机在线,国产人妻奶水一区二区,国产玉足,妺妺窝人体色WWW网站孕妇,色综合天天综合网中文伊,成人在线麻豆网观看

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

燦芯半導(dǎo)體推出通用高性能小數(shù)分頻鎖相環(huán)IP

燦芯半導(dǎo)體BriteSemi ? 來(lái)源:燦芯半導(dǎo)體BriteSemi ? 2024-07-09 14:13 ? 次閱讀

2024年07月09日,一站式定制芯片及IP供應(yīng)商——燦芯半導(dǎo)體(上海)股份有限公司(燦芯股份,688691)宣布成功研發(fā)出一款通用高性能小數(shù)分頻鎖相環(huán)(fractional-N PLL)IP,支持24bits高精度小數(shù)分頻,最高輸出頻率4.5Ghz,另外還支持?jǐn)U頻時(shí)鐘(SSC)功能,可以為客戶提供多功能的小數(shù)分頻 PLL解決方案。

PLL電路一般用于產(chǎn)生輸出頻率,輸出頻率值與PLL的參考輸入頻率呈倍數(shù)關(guān)系。小數(shù)分頻PLL通過(guò)頻率乘法比例的小數(shù)值,實(shí)現(xiàn)更精確的輸出頻率控制,從而提供更高精度和準(zhǔn)確度的輸出頻率。

SSC發(fā)生器是在一定頻率范圍內(nèi)調(diào)制時(shí)鐘信號(hào)頻率的電路,將時(shí)鐘信號(hào)的能量擴(kuò)展到更大的頻率范圍上。這種調(diào)制技術(shù)可以減少電磁干擾(EMI),提高信號(hào)的完整性。隨著集成電路工藝節(jié)點(diǎn)的不斷減小,市場(chǎng)對(duì)這類支持SSC功能的小數(shù)分頻PLL IP需求也在不斷增加,這種設(shè)計(jì)具有減少電磁干擾、提高時(shí)鐘穩(wěn)定性和降低功耗的優(yōu)點(diǎn)。

“基于十多年IP設(shè)計(jì)開發(fā)的成功經(jīng)驗(yàn),燦芯半導(dǎo)體成功研發(fā)出通用高性能小數(shù)分頻PLL IP。該P(yáng)LL IP支持較寬的輸入輸出頻率范圍,具有優(yōu)異的抖動(dòng)性能,可以應(yīng)用于任何時(shí)鐘應(yīng)用場(chǎng)景,特別是混合噪聲信號(hào)的SoC環(huán)境。這款高性能小數(shù)分頻 PLL IP已經(jīng)成功在28nm工藝上流片,并且成功完成測(cè)試芯片驗(yàn)證,目前這款高性能小數(shù)分頻PLL IP已經(jīng)被多家客戶使用。

關(guān)于燦芯半導(dǎo)體

燦芯半導(dǎo)體(上海)股份有限公司(燦芯股份,688691)是一家提供一站式定制芯片及IP的高新技術(shù)企業(yè),為客戶提供從芯片架構(gòu)設(shè)計(jì)到芯片成品的一站式服務(wù),致力于為客戶提供高價(jià)值、差異化的解決方案。

燦芯半導(dǎo)體的“YOU”系列IP和YouSiP(Silicon-Platform)解決方案,經(jīng)過(guò)了完整的流片測(cè)試驗(yàn)證。其中YouSiP方案可以為系統(tǒng)公司、無(wú)廠半導(dǎo)體公司提供原型設(shè)計(jì)參考,從而快速贏得市場(chǎng)。

燦芯半導(dǎo)體成立于2008年,總部位于中國(guó)上海,為客戶提供全方位的優(yōu)質(zhì)服務(wù)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 鎖相環(huán)
    +關(guān)注

    關(guān)注

    35

    文章

    591

    瀏覽量

    88372
  • pll
    pll
    +關(guān)注

    關(guān)注

    6

    文章

    879

    瀏覽量

    135977
  • 燦芯半導(dǎo)體
    +關(guān)注

    關(guān)注

    0

    文章

    57

    瀏覽量

    12823

原文標(biāo)題:燦芯半導(dǎo)體發(fā)布通用高性能小數(shù)分頻鎖相環(huán)IP及相關(guān)解決方案

文章出處:【微信號(hào):BriteSemi,微信公眾號(hào):燦芯半導(dǎo)體BriteSemi】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    半導(dǎo)體受邀參加IP-SoC Silicon Valley 2025

    。作為一站式定制芯片及IP供應(yīng)商,半導(dǎo)體受邀參展,向與會(huì)觀眾介紹公司設(shè)計(jì)服務(wù)的成功案例和豐富的自研IP。
    的頭像 發(fā)表于 04-28 11:52 ?200次閱讀

    MAX2871 23.5MHz至6000MHz小數(shù)/整數(shù)N分頻頻率合成器/VCO技術(shù)手冊(cè)

    MAX2871是一款超寬帶鎖相環(huán)(PLL),集成壓控振蕩器(VCO),可在整數(shù)N分頻小數(shù)N分頻模式下工作。與外部基準(zhǔn)振蕩器和環(huán)路濾波器結(jié)合使用時(shí),MAX2871是一款
    的頭像 發(fā)表于 04-25 13:55 ?100次閱讀
    MAX2871 23.5MHz至6000MHz<b class='flag-5'>小數(shù)</b>/整數(shù)N<b class='flag-5'>分頻</b>頻率合成器/VCO技術(shù)手冊(cè)

    半導(dǎo)體推出DDR3/4和LPDDR3/4 Combo IP

    半導(dǎo)體(上海)股份有限公司(股份,688691)宣布推出基于28HKD 0.9V/2.5
    的頭像 發(fā)表于 03-21 16:20 ?293次閱讀

    鎖相環(huán)是什么意思

    鎖相環(huán)(Phase-Locked Loop,簡(jiǎn)稱PLL)是一種廣泛應(yīng)用于電子系統(tǒng)中的反饋控制系統(tǒng),主要用于頻率合成和相位同步。本文將從鎖相環(huán)的工作原理、基本組成、應(yīng)用案例以及設(shè)計(jì)考慮等方面進(jìn)行詳細(xì)闡述,以幫助讀者全面理解這一重要技術(shù)。
    的頭像 發(fā)表于 02-03 17:48 ?1012次閱讀

    可編程晶振的鎖相環(huán)原理

    鎖相環(huán)(Phase-LockedLoop,PLL)是一個(gè)能夠比較輸出與輸)入相位差的反饋系統(tǒng),利用外部輸入的參考信號(hào)控制環(huán)路內(nèi)部振蕩信號(hào)的頻率和相位,使振蕩信號(hào)同步至參考信號(hào)。而鎖相環(huán)
    的頭像 發(fā)表于 01-08 17:39 ?425次閱讀
    可編程晶振的<b class='flag-5'>鎖相環(huán)</b>原理

    基于鎖相環(huán)法的載波提取方案

    電子發(fā)燒友網(wǎng)站提供《基于鎖相環(huán)法的載波提取方案.pdf》資料免費(fèi)下載
    發(fā)表于 01-07 14:41 ?0次下載

    半導(dǎo)體ICCAD 2024精彩回顧

    此前,2024年12月11-12日,一年一度的集成電路行業(yè)盛會(huì)ICCAD 2024在上海世博展覽館隆重舉行。半導(dǎo)體股份,68869
    的頭像 發(fā)表于 12-16 10:15 ?496次閱讀

    鎖相環(huán)PLL的工作原理 鎖相環(huán)PLL應(yīng)用領(lǐng)域

    鎖相環(huán)(Phase-Locked Loop,簡(jiǎn)稱PLL)是一種電子電路,它能夠自動(dòng)調(diào)整輸出信號(hào)的相位,使其與輸入信號(hào)的相位同步。這種電路在電子工程領(lǐng)域有著廣泛的應(yīng)用,特別是在頻率合成、時(shí)鐘恢復(fù)、調(diào)制
    的頭像 發(fā)表于 11-06 10:42 ?2475次閱讀

    CDC509高性能、低偏斜、低抖動(dòng)、鎖相環(huán)(PLL)時(shí)鐘驅(qū)動(dòng)器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《CDC509高性能、低偏斜、低抖動(dòng)、鎖相環(huán)(PLL)時(shí)鐘驅(qū)動(dòng)器數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 08-23 11:29 ?0次下載
    CDC509<b class='flag-5'>高性能</b>、低偏斜、低抖動(dòng)、<b class='flag-5'>鎖相環(huán)</b>(PLL)時(shí)鐘驅(qū)動(dòng)器數(shù)據(jù)表

    簡(jiǎn)述鎖相環(huán)的基本結(jié)構(gòu)

    鎖相環(huán)(Phase-LockedLoop, PLL),是一種反饋控制電路,電子設(shè)備正常工作,通常需要外部的輸入信號(hào)與內(nèi)部的振蕩信號(hào)同步,利用鎖相環(huán)路就可以實(shí)現(xiàn)這個(gè)目的,它可用來(lái)從固定的低頻信號(hào)生成穩(wěn)定的輸出高頻信號(hào)。
    的頭像 發(fā)表于 08-06 15:07 ?1049次閱讀
    簡(jiǎn)述<b class='flag-5'>鎖相環(huán)</b>的基本結(jié)構(gòu)

    鎖相環(huán)鎖相放大器的區(qū)別

    鎖相環(huán)(Phase-Locked Loop, PLL)和鎖相放大器(Lock-in Amplifier)是兩種在電子學(xué)和信號(hào)處理領(lǐng)域廣泛應(yīng)用的技術(shù),它們各自具有獨(dú)特的工作原理、組成結(jié)構(gòu)以及應(yīng)用場(chǎng)景。以下將從定義、組成、工作原理、性能
    的頭像 發(fā)表于 07-30 15:51 ?2452次閱讀

    鎖相環(huán)相位噪聲的影響因素

    鎖相環(huán)(Phase Locked Loop, PLL)相位噪聲是評(píng)估鎖相環(huán)性能的重要指標(biāo)之一,它描述了輸出信號(hào)相位的不穩(wěn)定性。相位噪聲的存在會(huì)直接影響系統(tǒng)的性能,如降低信號(hào)的信噪比、增
    的頭像 發(fā)表于 07-30 15:31 ?2453次閱讀

    鎖相環(huán)的工作原理和應(yīng)用場(chǎng)景

    鎖相環(huán)是一種利用相位同步產(chǎn)生的電壓,去調(diào)諧壓控振蕩器(Voltage Controlled Oscillator, VCO)以產(chǎn)生目標(biāo)頻率的負(fù)反饋控制系統(tǒng)。它基于自動(dòng)控制原理,通過(guò)外部輸入的參考信號(hào)
    的頭像 發(fā)表于 07-30 15:05 ?9338次閱讀
    <b class='flag-5'>鎖相環(huán)</b>的工作原理和應(yīng)用場(chǎng)景

    AD9694輸入時(shí)鐘低于337.5MHz時(shí),serdes鎖相環(huán)無(wú)法鎖定怎么解決?

    的值也做了相應(yīng)的改變,請(qǐng)問(wèn)這是什么問(wèn)題呢? 將0x56e配置成10和50時(shí),輸入時(shí)鐘分別給300M和150M,內(nèi)部serdes鎖相環(huán)無(wú)法鎖定,時(shí)鐘分頻設(shè)置為1分頻。
    發(fā)表于 06-21 14:27

    鎖相環(huán)的基本原理和主要作用

    鎖相環(huán)(Phase Locked Loop,簡(jiǎn)稱PLL)是一種在電子系統(tǒng)中廣泛應(yīng)用的負(fù)反饋控制系統(tǒng),其主要作用是實(shí)現(xiàn)輸入信號(hào)與輸出信號(hào)之間的相位同步。在現(xiàn)代通信、雷達(dá)、導(dǎo)航、測(cè)量等領(lǐng)域,鎖相環(huán)都發(fā)
    的頭像 發(fā)表于 05-24 16:28 ?4775次閱讀