CDCE925和CDCEL925是基于模塊化PLL的低成本、高性能、可編程時(shí)鐘合成器、乘法器和分頻器。CDCE925和CDCEL925從單個(gè)輸入頻率生成多達(dá)五個(gè)輸出時(shí)鐘。每個(gè)輸出都可以在系統(tǒng)內(nèi)編程,以達(dá)到230MHz的任何時(shí)鐘頻率,使用多達(dá)兩個(gè)獨(dú)立的可配置PLL。
CDCEx925 有一個(gè)單獨(dú)的輸出電源引腳 VDDOUT,CDCEL925為 1.8V,CDCE925為 2.5V 至 3.3V。
*附件:cdce925.pdf
輸入接受外部晶體或LVCMOS時(shí)鐘信號(hào)。在晶體輸入的情況下,片內(nèi)負(fù)載電容器足以滿足大多數(shù)應(yīng)用。負(fù)載電容器的值可在 0 至 20pF 范圍內(nèi)進(jìn)行編程。此外,片上VCXO是可選的,允許將輸出頻率與外部控制信號(hào)(即PWM信號(hào))同步。
例如,較深的M/N分頻比允許從27MHz基準(zhǔn)輸入頻率生成零ppm音頻/視頻、網(wǎng)絡(luò)(WLAN、藍(lán)牙、以太網(wǎng)、GPS)或接口(USB、IEEE1394、記憶棒)時(shí)鐘。
所有 PLL 都支持 SSC(擴(kuò)頻時(shí)鐘)。SSC 可以是中心擴(kuò)展或下擴(kuò)展時(shí)鐘,這是減少電磁干擾 (EMI) 的常用技術(shù)。
根據(jù)PLL頻率和分頻器設(shè)置,自動(dòng)調(diào)整內(nèi)部環(huán)路濾波器組件,以實(shí)現(xiàn)每個(gè)PLL的高穩(wěn)定性和優(yōu)化的抖動(dòng)傳輸特性。
該器件支持非易失性EEPROM編程,以便在應(yīng)用中輕松定制器件。它預(yù)設(shè)為出廠默認(rèn)配置,可以在進(jìn)入PCB之前重新編程為不同的應(yīng)用配置,或通過(guò)系統(tǒng)內(nèi)編程重新編程。所有器件設(shè)置都可通過(guò)SDA/SCL總線(2線串行接口)進(jìn)行編程。
三個(gè)自由可編程控制輸入S0、S1和S2可用于選擇不同的頻率,或更改SSC設(shè)置以降低EMI,或其他控制功能,如輸出禁用至低電平、輸出處于高阻抗?fàn)顟B(tài)、斷電、PLL旁路等。
CDCx925 在 1.8V 環(huán)境中工作,溫度范圍為 –40°C 至 85°C。
特性
- 可編程時(shí)鐘發(fā)生器系列成員
- CDCEx913:1PLL,3 個(gè)輸出
- CDCEx925:2PLL,5 個(gè)輸出
- CDCEx925:3PLL,7 個(gè)輸出
- CDCEx949:4PLL,9 個(gè)輸出
- 系統(tǒng)內(nèi)可編程性和EEPROM
- 串行可編程易失性寄存器
- 用于存儲(chǔ)客戶設(shè)置的非易失性EEPROM
- 靈活的輸入時(shí)鐘概念
- 外部晶體:8MHz至32MHz
- 片上VCXO:拉動(dòng)范圍±150ppm
- 單端LVCMOS,頻率高達(dá)160MHz
- 自由選擇高達(dá) 230MHz 的輸出頻率
- 低噪聲PLL內(nèi)核
- 集成 PLL 回路濾波器組件
- 低周期抖動(dòng)(典型值 60ps)
- 獨(dú)立的輸出電源引腳
- CDCE925:3.3V 和 2.5V
- CDCEL925:1.8V
- 靈活的時(shí)鐘驅(qū)動(dòng)器
- 1.8V器件電源
- 寬溫度范圍:–40°C 至 85°C
- 采用 TSSOP 封裝
- 用于輕松進(jìn)行 PLL 設(shè)計(jì)和編程的開(kāi)發(fā)和編程套件TI (Pro-Clock?)
參數(shù)
?1. 產(chǎn)品概述?
- ?型號(hào)?:CDCE925(3.3V/2.5V輸出)與CDCEL925(1.8V輸出),為可編程時(shí)鐘發(fā)生器,支持?jǐn)U頻時(shí)鐘(SSC)以降低電磁干擾(EMI)。
- ?核心特性?:
- 2個(gè)獨(dú)立PLL,5路輸出,頻率范圍高達(dá)230MHz。
- 支持中心擴(kuò)頻(±0.25%~±2%)和下擴(kuò)頻(-0.25%~-2%)調(diào)制。
- 集成EEPROM存儲(chǔ)用戶配置,支持在線編程(SDA/SCL接口)。
- 低周期抖動(dòng)(典型值60ps),適用于視頻、音頻、USB、以太網(wǎng)等應(yīng)用。
?2. 關(guān)鍵功能?
- ?輸入靈活性?:支持外部晶體(8MHz~32MHz)、LVCMOS時(shí)鐘(≤160MHz)或VCXO控制(±150ppm調(diào)節(jié)范圍)。
- ?輸出配置?:每路輸出可獨(dú)立編程分頻比(Pdiv1~5),支持高阻態(tài)、低電平或使能狀態(tài)切換。
- ?控制接口?:3個(gè)可編程引腳(S0/S1/S2)實(shí)現(xiàn)頻率切換、SSC模式選擇或電源管理。
?3. 應(yīng)用場(chǎng)景?
- ?典型應(yīng)用?:數(shù)字電視(D-TV)、機(jī)頂盒(STB)、DVD播放器/錄像機(jī)、打印機(jī)、WiFi/藍(lán)牙模塊、FPGA時(shí)鐘生成。
- ?EMI優(yōu)化?:通過(guò)SSC技術(shù)降低時(shí)鐘諧波輻射,滿足視頻(如74.25MHz)、USB(48MHz)等接口需求。
?4. 電氣特性?
- ?電源要求?:VDD=1.8V,VDDOUT分1.8V(CDCEL925)或2.5V~3.3V(CDCE925)。
- ?功耗?:典型值20mA(全輸出使能),待機(jī)電流1μA。
- ?溫度范圍?:-40°C至85°C。
?5. 封裝與開(kāi)發(fā)支持?
- ?封裝?:16引腳TSSOP(5.0mm×4.4mm)。
- ?開(kāi)發(fā)工具?:TI Pro-Clock?軟件簡(jiǎn)化PLL配置與編程。
?6. 設(shè)計(jì)注意事項(xiàng)?
- ?布局建議?:晶體需靠近芯片,避免底層走線;電源引腳需就近放置去耦電容。
- ?未使用引腳處理?:VCtrl懸空,其他輸入接地,禁用未用輸出。
?7. 文檔結(jié)構(gòu)?
- 包含特性、引腳定義、寄存器映射、應(yīng)用電路及熱性能數(shù)據(jù),完整覆蓋硬件設(shè)計(jì)到軟件配置。
-
可編程
+關(guān)注
關(guān)注
2文章
1301瀏覽量
41304 -
分頻器
+關(guān)注
關(guān)注
43文章
536瀏覽量
52240 -
pll
+關(guān)注
關(guān)注
6文章
976瀏覽量
137555 -
時(shí)鐘合成器
+關(guān)注
關(guān)注
0文章
102瀏覽量
8832
發(fā)布評(píng)論請(qǐng)先 登錄
CDCE937和CDCEL937是基于模塊化PLL的低成本高性能可編程時(shí)鐘合成器、乘法器和分配器
時(shí)鐘芯片_cdce925數(shù)據(jù)手冊(cè)
CDCE925 具有 2.5V 或 3.3V LVCMOS 輸出的可編程 2-PLL VCXO 時(shí)鐘合成器
CDCEx937-Q1可編程3-PLL VCXO時(shí)鐘頻率合成器數(shù)據(jù)表
CDCE949-Q1可編程4-PLL VCXO時(shí)鐘合成器數(shù)據(jù)表
CDCE706可編程3-PLL時(shí)鐘合成器/乘法器/分頻器數(shù)據(jù)表
CDCE813-Q1可編程1-PLL時(shí)鐘合成器和抖動(dòng)消除器數(shù)據(jù)表
CDCE913-Q1和CDCEL913-Q1可編程1-PLL VCXO時(shí)鐘合成器數(shù)據(jù)表
CDCEL824可編程2 PLL時(shí)鐘合成器數(shù)據(jù)表
?CDCE813-Q1 可編程時(shí)鐘合成器與抖動(dòng)清除器技術(shù)文檔總結(jié)
?CDCE949-Q1 可編程時(shí)鐘合成器技術(shù)文檔總結(jié)
CDCEL913-Q1 汽車(chē)目錄可編程 1-PLL VCXO 時(shí)鐘合成器技術(shù)手冊(cè)
CDCEL949 具有1.8V LVCMOS輸出的可編程4-PLL VCXO時(shí)鐘合成器技術(shù)手冊(cè)
CDCE937 可編程 3-PLL VCXO 時(shí)鐘合成器技術(shù)手冊(cè)
CDCE913 可編程1PLL VCXO時(shí)鐘合成器技術(shù)手冊(cè)

CDCE925 可編程 2-PLL VCXO 時(shí)鐘合成器技術(shù)手冊(cè)
評(píng)論