chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

DAC37J82/DAC38J82 核心產(chǎn)品信息總結(jié)

科技綠洲 ? 2025-11-13 13:52 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

引腳兼容的DAC37J82/DAC38J82系列是一款非常低功耗、16位、雙通道、 1.6/2.5 GSPS 數(shù)模轉(zhuǎn)換器 (DAC),帶JESD204B接口。最大輸入數(shù)據(jù)速率 是 1.23 GSPS。

數(shù)字?jǐn)?shù)據(jù)通過 1、2、4 或 8 個(gè)可配置串行JESD204B輸入到設(shè)備 通道運(yùn)行速度高達(dá) 12.5 Gbps,具有片上端接和可編程均衡功能。界面 允許JESD204B子類 1 基于 SYSREF 的確定性延遲和多個(gè) 設(shè)備。
*附件:dac37j82.pdf

該器件具有簡化復(fù)雜發(fā)射架構(gòu)設(shè)計(jì)的功能。 完全可旁路的 2 倍至 16 倍數(shù)字插值濾波器,阻帶衰減超過 90 dB 簡化數(shù)據(jù)接口和重建過濾器。片上 48 位數(shù)控 振蕩器 (NCO) 和獨(dú)立的復(fù)雜混頻器可實(shí)現(xiàn)靈活準(zhǔn)確的載體放置。

高性能低抖動(dòng) PLL 簡化了器件的時(shí)鐘,而不會(huì)顯著降低 對動(dòng)態(tài)范圍的影響。數(shù)字正交調(diào)制器校正 (QMC) 和群延遲 校正 (QDC) 可對增益、失調(diào)、相位和組延遲進(jìn)行完整的 IQ 補(bǔ)償 直接上變頻應(yīng)用中的通道??删幊坦β?a href="http://www.brongaenegriffin.com/tags/放大器/" target="_blank">放大器 (PA) 保護(hù) 機(jī)制可用于在電源行為異常的情況下提供 PA 保護(hù) 檢測到輸入數(shù)據(jù)。

DAC37J82/DAC38J82系列提供四個(gè)模擬輸出,來自內(nèi)部兩個(gè)數(shù)據(jù) 數(shù)字路徑可以通過輸出路由到這四個(gè)DAC輸出中的任意兩個(gè) 復(fù) 用。

特性

  • 分辨率:16 位
  • 最大采樣率:
    • DAC37J82:1.6 GSPS
    • DAC38J82:2.5 GSPS
  • 最大輸入數(shù)據(jù)速率:1.23GSPS
  • JESD204B界面
    • 8 JESD204B串行輸入通道
    • 每通道 12.5 Gbps 最大比特率
    • 子類 1 多 DAC 同步
  • 片內(nèi)極低抖動(dòng)PLL
  • 可選 1x -16x 插值
  • 具有 48 位 NCO/ 或 ±n×Fs/8 的
    獨(dú)立復(fù)雜混頻器
  • 寬帶數(shù)字正交調(diào)制器
    校正
  • Sinx/x 校正濾波器
  • 分?jǐn)?shù)樣本組延遲校正
  • 通過輸出多路復(fù)用器靈活路由到四個(gè)模擬輸出
  • 3/4線串行控制總線(SPI)
  • 集成溫度傳感器
  • JTAG 邊界掃描
  • 與四通道
    DAC37J84/DAC38J84引腳兼容
  • 功耗:2.5GSPS 時(shí)為 1.1W
  • 封裝:10x10mm,144 球倒裝芯片 BGA

參數(shù)
image.png

方框圖

image.png
DAC37J82/DAC38J82 是德州儀器推出的高性能雙路 16 位數(shù)模轉(zhuǎn)換器(DAC),核心優(yōu)勢為高速采樣、寬帶寬及豐富數(shù)字信號處理功能,支持 JESD204B 高速接口,廣泛應(yīng)用于蜂窩基站、寬帶通信、雷達(dá)等對性能要求嚴(yán)苛的場景。

一、核心產(chǎn)品參數(shù)

1. 基礎(chǔ)規(guī)格

  • 分辨率與通道:16 位分辨率,雙路獨(dú)立通道,支持 4 路模擬輸出靈活路由
  • 采樣與數(shù)據(jù)速率:DAC37J82 最高 1.6 GSPS 采樣率,DAC38J82 最高 2.5 GSPS;最大輸入數(shù)據(jù)率 1.23 GSPS
  • 封裝與溫度:144 球倒裝芯片 BGA 封裝(10.00mm×10.00mm);工作溫度 -40°C 至 85°C
  • 電源與功耗:支持多電壓供電(0.9V/1.8V/3.3V),2.5 GSPS 時(shí)典型功耗 1.1W,1.6 GSPS 時(shí)典型功耗 0.884W

2. 性能特性

  • 靜態(tài)性能:DNL 最大 ±4 LSB,INL 最大 ±6 LSB,增益誤差最大 ±2% FSR,通道間匹配誤差 ±2% FSR
  • 動(dòng)態(tài)性能:2.5 GSPS 采樣、20 MHz 輸出時(shí),無雜散動(dòng)態(tài)范圍(SFDR)典型 79 dBc;三階交調(diào)失真(IMD3)典型 83 dBc
  • 輸出特性:滿量程輸出電流 20-30 mA,輸出阻抗 300 kΩ,輸出電容 5 pF,輸出合規(guī)范圍 -0.5V 至 0.6V
  • 噪聲特性:噪聲譜密度(NSD)典型 -161 dBFS/Hz(70 MHz 輸出),通道隔離度典型 93 dBc

3. 關(guān)鍵功能參數(shù)

  • 接口與控制:8 路 JESD204B 串行 lanes,單 lane 最高 12.5 Gbps 速率;支持 3/4 線 SPI 控制總線
  • 數(shù)字信號處理:內(nèi)置 2x-16x 插值濾波器(阻帶衰減 >90 dB)、48 位 NCO、復(fù)數(shù)混頻器、正交調(diào)制校正(QMC)
  • 同步特性:支持 JESD204B Subclass 1 同步,SYSREF 觸發(fā)確定性延遲,多 DAC 同步功能
  • 輔助功能:集成溫度傳感器、功率放大器(PA)保護(hù)、眼圖掃描、PRBS 測試模式

二、關(guān)鍵功能特性

1. 高速接口與同步

  • JESD204B 接口:支持 1/2/4/8 路 lanes 配置,內(nèi)置均衡器和終端電阻,支持確定性延遲和多器件同步
  • 靈活時(shí)鐘配置:內(nèi)置低抖動(dòng) PLL,支持 PLL 旁路模式,可通過外部時(shí)鐘或內(nèi)部 PLL 生成采樣時(shí)鐘
  • 多通道路由:雙路數(shù)字信號可路由至 4 路模擬輸出中的任意兩路,滿足多樣化系統(tǒng)拓?fù)湫枨?/li>

2. 豐富數(shù)字信號處理

  • 插值與濾波:可旁路的 2x-16x 插值濾波器,搭配 sinx/x 校正濾波器,優(yōu)化信號重建效果
  • 頻率合成:獨(dú)立 48 位 NCO 與復(fù)數(shù)混頻器,支持靈活載波放置,粗混頻器支持 ±n×Fs/8 固定頻率偏移
  • 誤差校正:QMC 模塊校正 IQ 通道增益、相位和偏移誤差;群延遲校正(GDC)補(bǔ)償時(shí)序失配
  • 輔助功能:支持抖動(dòng)注入、復(fù)雜信號求和,PA 保護(hù)機(jī)制可監(jiān)測信號功率異常并自動(dòng)衰減

3. 高可靠性與靈活性

  • 寬溫穩(wěn)定:全溫范圍性能波動(dòng)小,電源抑制比(PSRR)典型 ±0.2% FSR/V,抗干擾能力強(qiáng)
  • 測試與診斷:支持 PRBS 圖案測試、眼圖掃描、錯(cuò)誤計(jì)數(shù),內(nèi)置報(bào)警機(jī)制監(jiān)測鏈路、PLL 等狀態(tài)
  • 低功耗優(yōu)化:支持睡眠模式,各模塊可獨(dú)立斷電,降低非工作時(shí)段功耗

三、典型應(yīng)用場景

  • 通信系統(tǒng):蜂窩基站(2G/3G/4G/LTE-Advanced)、寬帶通信、微波回程鏈路
  • 測試與測量:直接數(shù)字合成(DDS)儀器、自動(dòng)測試設(shè)備(ATE)
  • 雷達(dá)與航天:毫米波雷達(dá)、國防航空電子設(shè)備
  • 有線基礎(chǔ)設(shè)施:電纜通信系統(tǒng)、多載波傳輸系統(tǒng)

四、設(shè)計(jì)與使用建議

1. 接口與同步設(shè)計(jì)

  • JESD204B 配置:根據(jù) FPGA 能力選擇 lanes 數(shù)量(1-8 路),確保線速率不超過 12.5 Gbps,建議 AC 耦合
  • 同步配置:多器件同步時(shí)啟用 SYSREF 信號,選擇 Subclass 1 模式,保證確定性延遲
  • SPI 控制:采用 3/4 線 SPI 接口配置寄存器,時(shí)鐘周期建議不低于 100 ns,溫度傳感器讀取時(shí)不低于 1 μs

2. 電源與布線

  • 電源配置:模擬電源與數(shù)字電源獨(dú)立供電,各電源引腳就近并聯(lián)去耦電容(0.1 μF 陶瓷電容 + 10 μF 電解電容
  • PCB 布局:高速 SerDes lanes 采用阻抗控制差分布線,避免地平面分割;模擬區(qū)域與數(shù)字區(qū)域嚴(yán)格分區(qū)
  • 熱設(shè)計(jì):結(jié)溫不超過 105°C,必要時(shí)增加散熱措施,確保散熱路徑通暢

3. 模式與參數(shù)選擇

  • 插值與濾波:根據(jù)信號帶寬選擇插值倍數(shù)(2x-16x),高頻信號建議啟用 sinx/x 校正濾波器
  • 輸出配置:通過 RBIAS 引腳外接電阻設(shè)置滿量程輸出電流,建議搭配 RF 變壓器實(shí)現(xiàn) 50 Ω 負(fù)載匹配
  • 功耗優(yōu)化:非工作時(shí)段啟用睡眠模式,關(guān)閉未使用的數(shù)字模塊(如 NCO、混頻器),降低功耗。
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 濾波器
    +關(guān)注

    關(guān)注

    162

    文章

    8301

    瀏覽量

    184518
  • dac
    dac
    +關(guān)注

    關(guān)注

    44

    文章

    2559

    瀏覽量

    196154
  • 可編程
    +關(guān)注

    關(guān)注

    2

    文章

    1250

    瀏覽量

    41272
  • 數(shù)模轉(zhuǎn)換器

    關(guān)注

    14

    文章

    1209

    瀏覽量

    85056
  • 數(shù)據(jù)速率
    +關(guān)注

    關(guān)注

    0

    文章

    45

    瀏覽量

    12239
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    使用DAC38RF82EVM報(bào)錯(cuò)FT_DEVICE_NOT_FOUND的原因?怎么解決?

    我在使用DAC38RF82EVM的過程中遇到了如下圖的報(bào)錯(cuò),該如何操作才能解決? 具體的一些硬件配置是:DAC38RF82EVM、TSW14J10EVM、KC705,已經(jīng)按照user&
    發(fā)表于 11-15 07:29

    調(diào)試DAC38J82遇到的疑問求解

    這個(gè)是DAC38J82的Functional Block Diagram。在調(diào)試的過程中,我發(fā)現(xiàn)不論怎么修改寄存器的配置,JESD204B在①處的兩路16位輸出都是一樣的。我的組幀方式
    發(fā)表于 11-18 08:18

    請問DAC38RF82EVM上的指示燈D8“JESD SYNC”不亮,如何解決?

    “JESD SYNC”不亮,該如何解決,是否代表DAC38RF82EVM與TSW14J57EVM未同步成功? 5,按照步驟點(diǎn)擊“Reset DAC JESD Core & SYSREF
    發(fā)表于 11-22 08:27

    DAC37J82輸出頻點(diǎn)48M處雜散無法減弱是什么原因?

    我們調(diào)試DAC37J82,現(xiàn)在204B接口連接正常,輸出信號中心頻點(diǎn)正常,但是兩側(cè)48M處雜散很高,無法消除,幫分析一下原因。 信號為72MHz,48M處雜散太大,各種嘗試和配置都無法減弱,目前測試時(shí)鐘、電源等無相關(guān)頻點(diǎn)的干擾。
    發(fā)表于 11-22 06:54

    請問DAC38J82如何開啟NRZ輸出模式?

    我在使用DAC38J82EVM時(shí)在FPGA上使用dds產(chǎn)生了一個(gè)正弦波并輸出,示波器測量波形如下: 理論上應(yīng)該是平滑波形,但實(shí)際上輸出一個(gè)點(diǎn)后就會(huì)回落,這似乎是處于RZ輸出模式下,請問如何開啟NRZ模式平滑輸出? 謝謝
    發(fā)表于 11-25 08:09

    是什么原因?qū)е?b class='flag-5'>DAC37J82輸出不對?

    The settings for using the DAC37J82 are shown below. Input Clock : 500Mhz Input Data rate
    發(fā)表于 11-25 08:18

    請問DAC37J82在不使用DAC PLL的情況下,寄存器的配置順序應(yīng)該怎樣呢?

    請問DAC37J82在不使用DAC PLL的情況下,寄存器的配置順序應(yīng)該怎樣呢?有沒有推薦的寄存器配置順序表?
    發(fā)表于 11-26 06:04

    dac38j82 IOUTx為什么沒有波形輸出?

    DAC使用DAC38J82,F(xiàn)PGA使用Xilinx XC7VX690T。 DAC設(shè)置為dual dac,LMFS配置的是8212,DAC
    發(fā)表于 12-06 07:19

    DAC38J82在沒有jesd輸入的情況下,能單獨(dú)NCO輸出嗎?

    DAC38J82在沒有jesd輸入的情況下,能單獨(dú)NCO輸出嗎?還是說必須先通過JESD204接口,才能輸出,謝謝大家!
    發(fā)表于 12-09 07:47

    使用DAC38J82有一個(gè)通道沒有數(shù)據(jù)輸出是怎么回事?

    38J82配置: LMFS:8 2 1 2 HD :1800MSPS 下 兩通道 輸出 通道A 能輸出正弦波數(shù)據(jù),但是通道C 沒有數(shù)據(jù)輸出, FPGA端用的alter 的jesd IP核,ip核
    發(fā)表于 12-09 06:04

    DAC38RF89與DAC38RF82的區(qū)別是什么?

    DAC38RF89 與 DAC38RF82的區(qū)別使用DAC38RF8x EVM 仿真出來的參數(shù)相差很大 尤其是89的插值只能選6數(shù)據(jù)手冊里面只說DAC38RF82
    發(fā)表于 12-13 13:40

    DAC38J82讀取DAC的config100~config107寄存器報(bào)fifo is empty錯(cuò)誤怎么解決?

    DAC使用DAC38J82,F(xiàn)PGA使用Xilinx XC7VX690T。 DAC設(shè)置為dual dac,LMF配置的是841,DAC與F
    發(fā)表于 12-25 07:01

    DAC38RF82IAAV 高性能的寬帶寬型射頻采樣數(shù)模轉(zhuǎn)換器的中文資料

    DAC38RF82IAAV供應(yīng)商 DAC38RF82IAAV怎么訂貨 DAC38RF82IAAV 價(jià)格
    的頭像 發(fā)表于 12-22 10:24 ?1826次閱讀
    <b class='flag-5'>DAC38RF82</b>IAAV 高性能的寬帶寬型射頻采樣數(shù)模轉(zhuǎn)換器的中文資料

    DAC38RF82EVM評估板的詳細(xì)資料

    DAC38RF82EVM 供應(yīng)商 DAC38RF82EVM怎么訂貨 DAC38RF82EVM價(jià)格
    的頭像 發(fā)表于 12-22 14:36 ?1462次閱讀
    <b class='flag-5'>DAC38RF82</b>EVM評估板的詳細(xì)資料

    DAC39J82 產(chǎn)品核心信息總結(jié)

    DAC39J82是一款非常低功耗、16 位、雙通道、2.8 GSPS 數(shù)模 具有JESD204B接口的轉(zhuǎn)換器 (DAC)。最大輸入數(shù)據(jù)速率為1.4 GSPS。 數(shù)字?jǐn)?shù)據(jù)通過 1、2、4 或
    的頭像 發(fā)表于 11-12 11:32 ?345次閱讀
    <b class='flag-5'>DAC39J82</b> <b class='flag-5'>產(chǎn)品</b><b class='flag-5'>核心</b><b class='flag-5'>信息</b><b class='flag-5'>總結(jié)</b>