chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

采用DSP和FPGA陣列結(jié)構(gòu)設(shè)計(jì)高速圖像處理平臺(tái)

電子設(shè)計(jì) ? 作者:電子設(shè)計(jì) ? 2018-10-07 10:55 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

摘要:設(shè)計(jì)一種基于DSP和FPGA架構(gòu)的通用圖像處理平臺(tái),運(yùn)用FPGA實(shí)現(xiàn)微處理器接口設(shè)計(jì),并對(duì)圖像數(shù)據(jù)進(jìn)行簡(jiǎn)單預(yù)處理,利用DSP進(jìn)行復(fù)雜圖像處理算法和邏輯控制,實(shí)現(xiàn)圖像數(shù)據(jù)的高速傳輸與實(shí)時(shí)處理。系統(tǒng)可應(yīng)用于貼片機(jī)芯片檢測(cè)中,并進(jìn)行性能*估實(shí)驗(yàn)。實(shí)驗(yàn)表明該系統(tǒng)滿足實(shí)時(shí)性和功耗的設(shè)計(jì)需求,易于維護(hù)和升級(jí),具備較強(qiáng)的通用性。

1 引言

隨著數(shù)字化技術(shù)不斷發(fā)展和完善,數(shù)字圖像處理技術(shù)已廣泛應(yīng)用于工業(yè)、軍事、生物醫(yī)療、電信等領(lǐng)域。實(shí)際應(yīng)用中能夠運(yùn)行復(fù)雜靈活的圖像處理算法和大數(shù)據(jù)量的數(shù)據(jù)傳輸處理能力成為圖像處理平臺(tái)穩(wěn)定運(yùn)行的前提,而系統(tǒng)實(shí)時(shí)性、體積、功耗等因素也至關(guān)重要。傳統(tǒng)數(shù)字圖像處理平臺(tái)大多采用通用PC機(jī)、高速圖像采集卡和基于VC++的軟件平臺(tái)來(lái)實(shí)現(xiàn),但很難滿足當(dāng)前對(duì)系統(tǒng)體積、功耗和實(shí)時(shí)性要求。因此這里提出的基于DSP和FPGA的通用圖像處理平臺(tái),充分發(fā)揮FPGA靈活性強(qiáng)和DSP運(yùn)算速度快、尋址方式靈活的優(yōu)點(diǎn),更好地提高圖像處理系統(tǒng)的集成度,降低系統(tǒng)功耗,并滿足實(shí)時(shí)性要求。

2 高速圖像處理平臺(tái)的工作原理

為實(shí)現(xiàn)高速圖像的實(shí)時(shí)處理,該系統(tǒng)采用DSP和FPGA線性流水線陣列結(jié)構(gòu),將FPGA可在通用接口設(shè)計(jì)和簡(jiǎn)單信號(hào)處理等方面的優(yōu)點(diǎn)與DSP的快速數(shù)字信號(hào)處理能力相結(jié)合,充分發(fā)揮這兩者的優(yōu)點(diǎn)。該系統(tǒng)主要由DSP和FPGA的子系統(tǒng)構(gòu)成,為保證大量圖像數(shù)據(jù)流快速穩(wěn)定通訊,DSP與FPGA間通過(guò)外擴(kuò)的SDRAM實(shí)現(xiàn)大容量數(shù)據(jù)交換。DSP子系統(tǒng)則實(shí)現(xiàn)較為復(fù)雜的圖像處理算法,并提供圖像存儲(chǔ)功能。而FPGA子系統(tǒng)完成CCD傳感器圖像數(shù)據(jù)的預(yù)處理以及微控制器通用接口功能。

系統(tǒng)結(jié)構(gòu)原理圖如圖1所示。CCD傳感器輸入的圖像數(shù)據(jù)經(jīng)FPGA預(yù)處理后,將數(shù)據(jù)傳送至DSP,DSP對(duì)輸入數(shù)據(jù)進(jìn)行實(shí)時(shí)圖像處理,并將處理后的圖像通過(guò)EMIF接口發(fā)送并保存至外擴(kuò)SDRAM。同樣,F(xiàn)PGA也能夠讀取外擴(kuò)SDRAM的圖像數(shù)據(jù),通過(guò)VGA接口實(shí)時(shí)顯示。對(duì)于少量數(shù)據(jù)流,如系統(tǒng)參數(shù)或圖像數(shù)據(jù)傳輸?shù)钠鹬剐畔⒌?,則通過(guò)SPI接口實(shí)現(xiàn)。DSP子系統(tǒng)內(nèi)部擴(kuò)展有SD卡接口和USB主機(jī)接口,主要用于圖像數(shù)據(jù)的存儲(chǔ)和傳輸?shù)?。FPGA子系統(tǒng)外擴(kuò)的主要接口包括:I2C、SPI、UART、PS/2和VGA等接口,用于系統(tǒng)升級(jí)和調(diào)試,提高系統(tǒng)通用性。

采用DSP和FPGA陣列結(jié)構(gòu)設(shè)計(jì)高速圖像處理平臺(tái)

3 系統(tǒng)硬件結(jié)構(gòu)設(shè)計(jì)

系統(tǒng)硬件設(shè)計(jì)采用模塊化設(shè)計(jì)思想,將整個(gè)系統(tǒng)分為DSP子系統(tǒng)和FPGA子系統(tǒng)。這兩者間的數(shù)據(jù)交換通過(guò)雙端口RAM方式實(shí)現(xiàn)。

3.1 器件選型

該系統(tǒng)設(shè)計(jì)選用TI公司的TMS320VC5509A型DSP。該款DSP功耗低,片上資源豐富,主頻最高可達(dá)200 MHz,片上帶有128 K×16 bit RAM和32 K×16 bit ROM,內(nèi)置6個(gè)DMA通道,1個(gè)I2C接口,3個(gè)McBSP接口,1個(gè)RTC模塊,其外部存儲(chǔ)器接口(EMIF)能與SDRAM無(wú)縫連接,同時(shí)還帶有USB接口。FPAG選用ALTERA的Cyclone-II系列處理器,具有強(qiáng)大的邏輯處理能力,從而實(shí)現(xiàn)微處理器通用接口設(shè)計(jì)和簡(jiǎn)單信息預(yù)處理功能。

3.2 DSP與FPGA的接口設(shè)計(jì)

為保證系統(tǒng)實(shí)時(shí)性,DSP與FPGA之間的接口需實(shí)現(xiàn)大數(shù)據(jù)流通訊流暢的功能。將FPGA內(nèi)部結(jié)果緩沖器模擬為SDRAM接口,一端輸入CCD圖像信號(hào),一端輸出圖像數(shù)據(jù)并連接至DSP數(shù)據(jù)線。DSP的EMIF接口外接一片4 M×16 bit的SDRAM MT48LC4M16A2-75,通過(guò)將處理后的圖像數(shù)據(jù)回傳至外擴(kuò)SDRAM,由FPGA實(shí)時(shí)讀取并通過(guò)VGA接口顯示,從而實(shí)現(xiàn)DSP與FPGA之間數(shù)據(jù)通訊功能。這兩者之間配置的雙端口RAM連接如圖2所示。

采用DSP和FPGA陣列結(jié)構(gòu)設(shè)計(jì)高速圖像處理平臺(tái)

3.3 DSP子系統(tǒng)

DSP子系統(tǒng)主要包括電源管理單元、EMIF接口、SD卡接口、USB接口、JTAG調(diào)試接口和引導(dǎo)裝載(Bootload)電路等。電源管理單元主要為系統(tǒng)提供穩(wěn)定電源;EMIF接口主要用于外部擴(kuò)展存儲(chǔ)器;SD卡接口用于掉電后圖像數(shù)據(jù)的存儲(chǔ);USB接口用于外接其他外設(shè);JTAG接口用于電路調(diào)試等。

3.3.1 電源管理單元

DSP子系統(tǒng)供電可分為1.6 V和3.3 V兩種,DSP內(nèi)核需1.6 V供電,外設(shè)及I/O端口采用3.3 V供電,并需保證內(nèi)核先于I/O上電,I/O先于內(nèi)核掉電。該系統(tǒng)采用電源器件TPS767D301配置不同電壓值。該器件包括兩路電壓輸出,每路最大輸出電流可達(dá)1 A.輸出電壓穩(wěn)定。圖3為電源管理單元電路。

采用DSP和FPGA陣列結(jié)構(gòu)設(shè)計(jì)高速圖像處理平臺(tái)

3.3.2 外部存儲(chǔ)器接口

TMS320VC5509A內(nèi)部集成的EMIF接口除了支持異步存儲(chǔ)器,還支持同步突發(fā)靜態(tài)存儲(chǔ)器(SBSRAM)和同步動(dòng)態(tài)存儲(chǔ)器(SDRAM)。在此通過(guò)編程寄存器配置EMIF和SDRAM的連接。設(shè)置CE空間控制寄存器1的MTYPE=011b表明連接存儲(chǔ)器是SDRAM。圖4為配置的4 M×16 bit的SDRAM MT48LC4M16A2-75的連接電路。由于單個(gè)CE空間的限制是4 MB,故使用2個(gè)CE空間,并將CEO引腳作為片選,CE1引腳懸空。外擴(kuò)的SDRAM主要用于存儲(chǔ)處理后的圖像數(shù)據(jù)。

采用DSP和FPGA陣列結(jié)構(gòu)設(shè)計(jì)高速圖像處理平臺(tái)

3.3.3 SD卡接口

TMS320VC5509A內(nèi)置MMC控制器支持對(duì)MMC卡和SD卡的讀寫(xiě),支持MMC/SD協(xié)議和SPI協(xié)議,MMC控制器的運(yùn)行頻率可通過(guò)程序設(shè)置,并與McBSP接口引腳復(fù)用,使用時(shí)需設(shè)置外部總線選擇寄存器(EBSR)。圖5所示為MMC控制器與SD卡信號(hào)連接圖,連接信號(hào)有:時(shí)鐘信號(hào)(CLK)、控制信號(hào)(CMD)和數(shù)據(jù)信號(hào)(DAT0~DAT3)。

采用DSP和FPGA陣列結(jié)構(gòu)設(shè)計(jì)高速圖像處理平臺(tái)

3.3.4 Bootload電路

Bootload的功能是在系統(tǒng)上電后,將用戶程序從片外的慢速存儲(chǔ)器加載至片內(nèi)RAM中,并使其高速運(yùn)行。這里選用EEPROM作為外部非易失性程序存儲(chǔ)器。TMS320VC5509A的Bootload方式支持EMIF模式,SPI模式和McBSP模式等。其中SPI模式的EEPROM自舉有兩種,一種是基于16位字節(jié)地址,最大可達(dá)64 K尋址空間;另一種是基于24位字節(jié)地址,最大可達(dá)16 M尋址空間。在此選用第一種方式,并引出Bootload模式選擇引腳BOOTM[3:0],便于系統(tǒng)升級(jí)。

3.4 FPGA子系統(tǒng)組成及功能

為實(shí)現(xiàn)該圖像處理平臺(tái)通用性和實(shí)時(shí)性,F(xiàn)PGA子系統(tǒng)需實(shí)現(xiàn)的功能包括:開(kāi)放式的圖像數(shù)據(jù)采集總線,DSP圖像處理實(shí)時(shí)數(shù)據(jù)總線,100 MB以太網(wǎng)接口,UART接口,VGA實(shí)時(shí)顯示模塊,I2C存儲(chǔ)器接口和PS/2接口等。其中UART接口方便系統(tǒng)軟件開(kāi)發(fā)及調(diào)試,VGA接口用于圖像數(shù)據(jù)實(shí)時(shí)顯示,I2C接口外接EEPROM用于系統(tǒng)參數(shù)的掉電存儲(chǔ)。為實(shí)現(xiàn)多個(gè)系統(tǒng)的網(wǎng)絡(luò)化,F(xiàn)PGA子系統(tǒng)還設(shè)有以太網(wǎng)接口,用于多個(gè)系統(tǒng)將處理結(jié)果回傳至PC端口。PS/2接口為預(yù)留端口,后期根據(jù)需要增加鍵盤(pán)等輸入設(shè)備。

4 系統(tǒng)軟件設(shè)計(jì)

4.1 軟件開(kāi)發(fā)開(kāi)具

該系統(tǒng)軟件設(shè)計(jì)采用TI公司CCS3.1(Code ComposerStudio)作為開(kāi)發(fā)環(huán)境,并利用CCS自帶的DSP/BIOS實(shí)時(shí)操作系統(tǒng)進(jìn)行設(shè)計(jì)。在CCS中完成軟件的編輯、編譯、調(diào)試、代碼性能測(cè)試和項(xiàng)目管理等工作。通過(guò)使用DSP/BIOS提供的一系列豐富的內(nèi)核服務(wù),快速創(chuàng)建滿足實(shí)時(shí)性能要求的精細(xì)復(fù)雜的多任務(wù)應(yīng)用程序。DSP/BIOS內(nèi)核具有跨平臺(tái)的標(biāo)準(zhǔn)API接口,能被用戶程序調(diào)用,易于移植。此外,這些服務(wù)除支持多線程調(diào)度管理外,還支持系統(tǒng)實(shí)時(shí)分析以及資料管理。DSP/BIOS內(nèi)核具有很大的尺寸伸縮性,多線程配置下的內(nèi)核鏡像的代碼量最小僅有1 K字,占用DSP資源非常少。

4.2 軟件系統(tǒng)總體設(shè)計(jì)

在硬件平臺(tái)基礎(chǔ)上,利用CCS集成開(kāi)發(fā)環(huán)境中的DSP/BIOS實(shí)時(shí)操作系統(tǒng)內(nèi)核,開(kāi)發(fā)具有可擴(kuò)展性的軟件系統(tǒng)。系統(tǒng)軟件部分采用模塊化和層次化設(shè)計(jì)思想。軟件結(jié)構(gòu)主要包括:設(shè)備驅(qū)動(dòng)層、操作系統(tǒng)層、應(yīng)用程序接口(API)層和應(yīng)用層。設(shè)備驅(qū)動(dòng)層負(fù)責(zé)與硬件有關(guān)的各個(gè)模塊或外設(shè)的驅(qū)動(dòng)程序設(shè)計(jì);操作系統(tǒng)層負(fù)責(zé)嵌人式實(shí)時(shí)操作系統(tǒng)移植;應(yīng)用程序接口層完成系統(tǒng)控制功能、數(shù)據(jù)讀寫(xiě)等,并實(shí)現(xiàn)硬件無(wú)關(guān)性;應(yīng)用層則設(shè)計(jì)與系統(tǒng)應(yīng)用背景有關(guān)的控制程序。圖6為系統(tǒng)軟件運(yùn)行流程。軟件設(shè)計(jì)主要分為CCD圖像預(yù)處理后的接收任務(wù)、快速數(shù)字圖像處理任務(wù)、邏輯控制任務(wù)和圖像數(shù)據(jù)回傳任務(wù)。系統(tǒng)上電后,程序首先執(zhí)行DSP的初始化和DSP/BIOS初始化,接著執(zhí)行函數(shù)主體并啟動(dòng)DSP/BIOS操作系統(tǒng),以后的任務(wù)均由操作系統(tǒng)進(jìn)行調(diào)度。采用嵌入式實(shí)時(shí)操作系統(tǒng)DSP/BIOS構(gòu)建的圖像處理軟件平臺(tái)能較好滿足任務(wù)對(duì)實(shí)時(shí)性的要求,且結(jié)構(gòu)穩(wěn)定緊湊,可移植性高。

采用DSP和FPGA陣列結(jié)構(gòu)設(shè)計(jì)高速圖像處理平臺(tái)

5 實(shí)驗(yàn)結(jié)果

為驗(yàn)證該系統(tǒng)的通用性與實(shí)時(shí)性,將其應(yīng)用于某型號(hào)貼片機(jī)的器件檢測(cè)中,并進(jìn)行以下3個(gè)實(shí)驗(yàn):DMA方式下大容量數(shù)據(jù)傳輸實(shí)驗(yàn),閾值分割測(cè)試實(shí)驗(yàn)和模板匹配測(cè)試實(shí)驗(yàn)。其中DMA方式下大容量數(shù)據(jù)傳輸實(shí)驗(yàn),通過(guò)DMA方式將片內(nèi)數(shù)據(jù)傳輸至片外SDRAM內(nèi)部,圖像大小為600×480字節(jié)。閾值分割和模板匹配實(shí)驗(yàn)則直接讀取片外SDRAM中的圖像數(shù)據(jù),并對(duì)圖像分別進(jìn)行閾值分割和8×8模板匹配實(shí)驗(yàn),圖像處理算法采用TI公司圖像處理庫(kù)甬?dāng)?shù)。IMG threshold()和IMG_mad_8×8()。設(shè)置DSP運(yùn)行時(shí)鐘為208 MHz,采用定時(shí)器0計(jì)時(shí),DMA通道選用通道0,圖像數(shù)據(jù)大小為600×480字節(jié)。實(shí)驗(yàn)結(jié)果如表1所示。

采用DSP和FPGA陣列結(jié)構(gòu)設(shè)計(jì)高速圖像處理平臺(tái)

以上實(shí)驗(yàn)數(shù)據(jù)表明,當(dāng)采用600×480面陣CCD數(shù)據(jù)采集,并要求每幀圖像處理時(shí)間限定在30 ms以內(nèi)時(shí),該系統(tǒng)能很好滿足當(dāng)前系統(tǒng)需要。

6 結(jié)論

系統(tǒng)能夠滿足600×480面陣CCD和普通線陣CCD傳感器對(duì)系統(tǒng)處理能力的需要,具有較強(qiáng)的通過(guò)性和實(shí)時(shí)性。其設(shè)計(jì)創(chuàng)新之處在于,充分運(yùn)用DSP的強(qiáng)大運(yùn)算能力和靈活的尋址方式,結(jié)合FPGA在通用接口設(shè)計(jì)和簡(jiǎn)單信號(hào)處理速度方面的優(yōu)點(diǎn),采用基于DSP/BIOS的軟件架構(gòu),使得系統(tǒng)集成度高,功耗低,具備更高的實(shí)時(shí)性和可移植性。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • dsp
    dsp
    +關(guān)注

    關(guān)注

    559

    文章

    8184

    瀏覽量

    362232
  • FPGA
    +關(guān)注

    關(guān)注

    1650

    文章

    22208

    瀏覽量

    627099
  • 控制器
    +關(guān)注

    關(guān)注

    114

    文章

    17503

    瀏覽量

    188592
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    操作系統(tǒng)結(jié)構(gòu)設(shè)計(jì)

    而微內(nèi)核系統(tǒng)結(jié)構(gòu)設(shè)計(jì)則是近幾年來(lái)出現(xiàn)的一種新的設(shè)計(jì)理念,最有代表性的操作系統(tǒng)有Mach和QNX。微內(nèi)核系統(tǒng),顧名思義就是系統(tǒng)內(nèi)核很??!比如說(shuō)QNX的微內(nèi)核只負(fù)責(zé):   ¨ 進(jìn)程間的通信   ¨ 低層的網(wǎng)絡(luò)通信   ¨ 進(jìn)程調(diào)度   ¨ 第一級(jí)中斷處理
    發(fā)表于 09-13 10:10

    招聘--結(jié)構(gòu)設(shè)計(jì)

    ;4.熟悉常用表面處理技術(shù)、常用塑膠材料,五金結(jié)構(gòu)知識(shí),電子產(chǎn)品牛EMI、ESD知識(shí)等,熟悉常見(jiàn)生產(chǎn)工藝流程;5,能夠獨(dú)立提出結(jié)構(gòu)設(shè)計(jì)的解決方案,熟練掌握結(jié)構(gòu)設(shè)計(jì)分析技能,如公差分析、
    發(fā)表于 09-25 15:46

    淺談產(chǎn)品結(jié)構(gòu)設(shè)計(jì)特點(diǎn) 

    `  產(chǎn)品結(jié)構(gòu)設(shè)計(jì)是根據(jù)產(chǎn)品功能而進(jìn)行的內(nèi)部結(jié)構(gòu)的設(shè)計(jì),是機(jī)械設(shè)計(jì)的主要內(nèi)容之一。產(chǎn)品結(jié)構(gòu)設(shè)計(jì)內(nèi)容有零件的分件、部件的固定方式、產(chǎn)品使用和功能的實(shí)現(xiàn)方式、產(chǎn)品使用材料和表面處理工藝等。
    發(fā)表于 02-25 17:24

    軟件結(jié)構(gòu)設(shè)計(jì)

    軟件結(jié)構(gòu)設(shè)計(jì),,
    發(fā)表于 09-26 13:55

    軟件無(wú)線電結(jié)構(gòu)設(shè)計(jì)的器件選擇方法

    ASIC、FPGADSP的應(yīng)用領(lǐng)域呈現(xiàn)相互覆蓋的趨勢(shì),使設(shè)計(jì)人員必須在軟件無(wú)線電結(jié)構(gòu)設(shè)計(jì)中重新考慮器件選擇策略問(wèn)題。本文從可編程性、集成度、開(kāi)發(fā)周期、性能和功率五個(gè)方面論述了選擇ASIC、F
    發(fā)表于 07-26 06:09

    嵌入式DSP處理器的體系結(jié)構(gòu)設(shè)計(jì)

    本文就總線結(jié)構(gòu)、指令系統(tǒng)、存儲(chǔ)系統(tǒng)、流水線、尋址方式等幾個(gè)方面對(duì)一個(gè)嵌入式DSP 處理器μDSP 的體系結(jié)構(gòu)設(shè)計(jì)進(jìn)行了詳細(xì)的闡述。關(guān)鍵詞:嵌
    發(fā)表于 08-14 08:08 ?21次下載

    基于DSPFPGA的通用圖像處理平臺(tái)設(shè)計(jì)

    設(shè)計(jì)一種基于DSPFPGA架構(gòu)的通用圖像處理平臺(tái),運(yùn)用FPGA實(shí)現(xiàn)微
    發(fā)表于 12-25 17:06 ?62次下載

    軸系結(jié)構(gòu)設(shè)計(jì)實(shí)驗(yàn)

    實(shí)驗(yàn)六 軸系結(jié)構(gòu)設(shè)計(jì)實(shí)驗(yàn)一、實(shí)驗(yàn)?zāi)康模?熟悉并掌握軸系結(jié)構(gòu)設(shè)計(jì)中有關(guān)軸的結(jié)構(gòu)設(shè)計(jì)、滾動(dòng)軸承組合設(shè)計(jì)的基本方法。 二、實(shí)
    發(fā)表于 03-13 19:04 ?5.9w次閱讀
    軸系<b class='flag-5'>結(jié)構(gòu)設(shè)計(jì)</b>實(shí)驗(yàn)

    基于DSPFPGA的通用圖像處理平臺(tái)設(shè)計(jì)

    基于DSPFPGA的通用圖像處理平臺(tái)設(shè)計(jì) 摘要:設(shè)計(jì)一種基于DSP
    發(fā)表于 02-01 11:10 ?1645次閱讀
    基于<b class='flag-5'>DSP</b>和<b class='flag-5'>FPGA</b>的通用<b class='flag-5'>圖像</b><b class='flag-5'>處理</b><b class='flag-5'>平臺(tái)</b>設(shè)計(jì)

    CPCI總線實(shí)現(xiàn)實(shí)時(shí)圖像信號(hào)處理平臺(tái)設(shè)計(jì)

    DSP+FPGA混用設(shè)計(jì) 為了提高算法效率,實(shí)時(shí)處理圖像信息,本處理系統(tǒng)是基于DSP+FPGA混用結(jié)構(gòu)設(shè)
    發(fā)表于 09-08 11:55 ?2106次閱讀
    CPCI總線實(shí)現(xiàn)實(shí)時(shí)<b class='flag-5'>圖像</b>信號(hào)<b class='flag-5'>處理</b><b class='flag-5'>平臺(tái)</b>設(shè)計(jì)

    基于CPCI總線架構(gòu)的實(shí)時(shí)圖像信號(hào)處理平臺(tái)

    為了提高算法效率,實(shí)時(shí)處理圖像信息,本處理系統(tǒng)是基于DSP+FPGA混用結(jié)構(gòu)設(shè)計(jì)的。業(yè)務(wù)板以FPGA
    發(fā)表于 10-16 11:02 ?3237次閱讀
    基于CPCI總線架構(gòu)的實(shí)時(shí)<b class='flag-5'>圖像</b>信號(hào)<b class='flag-5'>處理</b><b class='flag-5'>平臺(tái)</b>

    基于FPGADSP高速圖像處理系統(tǒng)

    基于FPGADSP高速圖像處理系統(tǒng)
    發(fā)表于 10-19 13:43 ?20次下載
    基于<b class='flag-5'>FPGA</b>和<b class='flag-5'>DSP</b>的<b class='flag-5'>高速</b><b class='flag-5'>圖像</b><b class='flag-5'>處理</b>系統(tǒng)

    基于FPGA+DSP高速中頻采樣信號(hào)處理平臺(tái)

    高速中頻采樣信號(hào)處理平臺(tái)在實(shí)際應(yīng)用中有很大的前景,提出采用FPGA+DSP處理
    的頭像 發(fā)表于 10-18 16:36 ?5570次閱讀
    基于<b class='flag-5'>FPGA+DSP</b>的<b class='flag-5'>高速</b>中頻采樣信號(hào)<b class='flag-5'>處理</b><b class='flag-5'>平臺(tái)</b>

    FPGA設(shè)計(jì)中層次結(jié)構(gòu)設(shè)計(jì)和復(fù)位策略影響著FPGA的時(shí)序

    FPGA設(shè)計(jì)中,層次結(jié)構(gòu)設(shè)計(jì)和復(fù)位策略影響著FPGA的時(shí)序。在高速設(shè)計(jì)時(shí),合理的層次結(jié)構(gòu)設(shè)計(jì)與正確的復(fù)位策略可以優(yōu)化時(shí)序,提高運(yùn)行頻率。
    發(fā)表于 02-15 15:15 ?1197次閱讀

    DSP中MAC的微系統(tǒng)結(jié)構(gòu)設(shè)計(jì)

    DSP中MAC的微系統(tǒng)結(jié)構(gòu)設(shè)計(jì)(高頻開(kāi)關(guān)電源技術(shù)指標(biāo))-該文檔為DSP中MAC的微系統(tǒng)結(jié)構(gòu)設(shè)計(jì)總結(jié)文檔,是一份不錯(cuò)的參考資料,感興趣的可以下載看看,
    發(fā)表于 09-22 13:24 ?3次下載
    <b class='flag-5'>DSP</b>中MAC的微系統(tǒng)<b class='flag-5'>結(jié)構(gòu)設(shè)計(jì)</b>