chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

傳輸線效應(yīng)是什么 如何減少傳輸線效應(yīng)

h1654155971.8456 ? 來(lái)源:cc ? 2019-01-22 16:17 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

高速電路傳輸線效應(yīng)是指系統(tǒng)工作在50MHz時(shí),將產(chǎn)生傳輸線效應(yīng)和信號(hào)的完整性問(wèn)題;而當(dāng)系統(tǒng)時(shí)鐘達(dá)到120MHz時(shí),則必須使用高速電路設(shè)計(jì)知識(shí)才能使之正常工作。因此,只有通過(guò)高速電路仿真和先進(jìn)的物理設(shè)計(jì)軟件,才能實(shí)現(xiàn)設(shè)計(jì)過(guò)程的可控性。

一、傳輸線效應(yīng)

傳輸線模型中,傳輸線會(huì)對(duì)整個(gè)電路設(shè)計(jì)帶來(lái)以下效應(yīng)。包括反射信號(hào)、延時(shí)和時(shí)序錯(cuò)誤、過(guò)沖(上沖/下沖)、串?dāng)_、電磁輻射。

1反射信號(hào)

在高速電路中,信號(hào)的傳輸如上圖所示,如果一根走線沒(méi)有被正確終結(jié)(終端匹配),那么來(lái)自于驅(qū)動(dòng)端的信號(hào)脈沖在接收端被反射,從而引發(fā)不可預(yù)期效應(yīng),使信號(hào)輪廓失真。當(dāng)失真變形非常顯著時(shí)可導(dǎo)致多種錯(cuò)誤,引起設(shè)計(jì)失敗。同時(shí),失真變形的信號(hào)對(duì)噪聲的敏感性增加了,也會(huì)引起設(shè)計(jì)失敗。如果上述情況沒(méi)有被足夠考慮,EMI將顯著增加,這就不單單影響自身設(shè)計(jì)結(jié)果,還會(huì)造成整個(gè)系統(tǒng)的失敗。

反射信號(hào)產(chǎn)生的主要原因:過(guò)長(zhǎng)的走線;未被匹配終結(jié)的傳輸線,過(guò)量電容或電感以及阻抗失配。

2延時(shí)和時(shí)序錯(cuò)誤

信號(hào)延時(shí)和時(shí)序錯(cuò)誤表現(xiàn)為:信號(hào)在邏輯電平的高與低門限之間變化時(shí)保持一段時(shí)間信號(hào)不跳變。過(guò)多的信號(hào)延時(shí)可能導(dǎo)致時(shí)序錯(cuò)誤和器件功能的混亂

通常在有多個(gè)接收端時(shí)會(huì)出現(xiàn)問(wèn)題。電路設(shè)計(jì)師必須確定最壞情況下的時(shí)間延時(shí)以確保設(shè)計(jì)的正確性。信號(hào)延時(shí)產(chǎn)生的原因:驅(qū)動(dòng)過(guò)載,走線過(guò)長(zhǎng)。

3過(guò)沖

過(guò)沖來(lái)源于走線過(guò)長(zhǎng)或者信號(hào)變化太快兩方面的原因。雖然大多數(shù)元件接收端有輸入保護(hù)二極管保護(hù),但有時(shí)這些過(guò)沖電平會(huì)遠(yuǎn)遠(yuǎn)超過(guò)元件電源電壓范圍,損壞元器件。

4串?dāng)_

串?dāng)_表現(xiàn)為在一根信號(hào)線上有信號(hào)通過(guò)時(shí),在PCB板上與之相鄰的信號(hào)線上就會(huì)感應(yīng)出相關(guān)的信號(hào),我們稱之為串?dāng)_。

信號(hào)線距離地線越近,線間距越大,產(chǎn)生的串?dāng)_信號(hào)越小。異步信號(hào)和時(shí)鐘信號(hào)更容易產(chǎn)生串?dāng)_。因此解串?dāng)_的方法是移開(kāi)發(fā)生串?dāng)_的信號(hào)或屏蔽被嚴(yán)重干擾的信號(hào)。

5電磁輻射

EMI(Electro-Magnetic Interference)即電磁干擾,產(chǎn)生的問(wèn)題包含過(guò)量的電磁輻射及對(duì)電磁輻射的敏感性兩方面。EMI表現(xiàn)為當(dāng)數(shù)字系統(tǒng)加電運(yùn)行時(shí),會(huì)對(duì)周圍環(huán)境輻射電磁波,從而干擾周圍環(huán)境中電子設(shè)備的正常工作。它產(chǎn)生的主要原因是電路工作頻率太高以及布局布線不合理。目前已有進(jìn)行 EMI仿真的軟件工具,但EMI仿真器都很昂貴,仿真參數(shù)和邊界條件設(shè)置又很困難,這將直接影響仿真結(jié)果的準(zhǔn)確性和實(shí)用性。最通常的做法是將控制EMI的各項(xiàng)設(shè)計(jì)規(guī)則應(yīng)用在設(shè)計(jì)的每一環(huán)節(jié),實(shí)現(xiàn)在設(shè)計(jì)各環(huán)節(jié)上的規(guī)則驅(qū)動(dòng)和控制。

二、避免傳輸線效應(yīng)的方法

1嚴(yán)格控制關(guān)鍵網(wǎng)線的走線長(zhǎng)度

如果設(shè)計(jì)中有高速跳變的邊沿,就必須考慮到在PCB板上存在傳輸線效應(yīng)的問(wèn)題?,F(xiàn)在普遍使用的很高時(shí)鐘頻率的快速集成電路芯片更是存在這樣的問(wèn)題。解決這個(gè)問(wèn)題有一些基本原則:如果采用CMOS或TTL電路進(jìn)行設(shè)計(jì),工作頻率小于10MHz,布線長(zhǎng)度應(yīng)不大于7英寸。工作頻率在50MHz布線長(zhǎng)度應(yīng)不大于1.5英寸。如果工作頻率達(dá)到或超過(guò)75MHz布線長(zhǎng)度應(yīng)在1英寸。對(duì)于GaAs芯片最大的布線長(zhǎng)度應(yīng)為0.3英寸。如果超過(guò)這個(gè)標(biāo)準(zhǔn),就要通過(guò)軟件仿真來(lái)定位走線.走線的精確長(zhǎng)度需物理軟件(如:PADS等)控制.

2合理規(guī)劃走線的拓?fù)浣Y(jié)構(gòu)

解決傳輸線效應(yīng)的另一個(gè)方法是選擇正確的布線路徑和終端拓?fù)浣Y(jié)構(gòu)。當(dāng)使用高速邏輯器件時(shí),除非走線分支長(zhǎng)度保持很短,否則邊沿快速變化的信號(hào)將被信號(hào)主干走線上的分支走線所扭曲。通常情形下,PCB走線采用兩種基本拓?fù)浣Y(jié)構(gòu),即菊花鏈(Daisy Chain)布線和星形(Star)分布。

對(duì)于菊花鏈布線,布線從驅(qū)動(dòng)端開(kāi)始,依次到達(dá)各接收端。如果使用串聯(lián)電阻來(lái)改變信號(hào)特性,串聯(lián)電阻的位置應(yīng)該緊靠驅(qū)動(dòng)端。在控制走線的高次諧波干擾方面,菊花鏈走線效果最好。但這種走線方式布通率最低,不容易100%布通。實(shí)際設(shè)計(jì)中,我們是使菊花鏈布線中分支長(zhǎng)度盡可能短,安全的長(zhǎng)度值應(yīng)該是:Stub Delay <= Trt *0.1

星形拓?fù)浣Y(jié)構(gòu)可以有效的避免時(shí)鐘信號(hào)的不同步問(wèn)題,但在密度很高的PCB板上手工完成布線十分困難。采用自動(dòng)布線器是完成星型布線的最好的方法。每條分支上都需要終端電阻。終端電阻的阻值應(yīng)和連線的特征阻抗相匹配。這可通過(guò)軟件仿真計(jì)算,得到特征阻抗值和終端匹配電阻值。

3抑止電磁干擾的方法

很好地解決信號(hào)完整性問(wèn)題將改善PCB板的電磁兼容性(EMC)。其中非常重要的是保證PCB板有很好的接地。對(duì)復(fù)雜的設(shè)計(jì)采用一個(gè)信號(hào)層配一個(gè)地線層是十分有效的方法。

此外,使電路板的最外層信號(hào)的密度最小也是減少電磁輻射的好方法,這種方法可采用"表面積層"技術(shù)"Build-up"設(shè)計(jì)做PCB來(lái)實(shí)現(xiàn)。表面積層通過(guò)在普通工藝 PCB 上增加薄絕緣層和用于貫穿這些層的微孔的組合來(lái)實(shí)現(xiàn) ,電阻和電容可埋在表層下,單位面積上的走線密度會(huì)增加近一倍,因而可降低 PCB的體積。

PCB 面積的縮小對(duì)走線的拓?fù)浣Y(jié)構(gòu)有巨大的影響,這意味著縮小的電流回路,縮小的分支走線長(zhǎng)度,而電磁輻射近似正比于電流回路的面積;同時(shí)小體積特征意味著高密度引腳封裝器件可以被使用,這又使得連線長(zhǎng)度下降,從而電流回路減小,提高電磁兼容特性。

4其它可采用技術(shù)

為減小集成電路芯片電源上的電壓瞬時(shí)過(guò)沖,應(yīng)該為集成電路芯片添加去耦電容。這可以有效去除電源上的毛刺的影響并減少在印制板上的電源環(huán)路的輻射。

當(dāng)去耦電容直接連接在集成電路的電源管腿上而不是連接在電源層上時(shí),其平滑毛刺的效果最好。這就是為什么有一些器件插座上帶有去耦電容,而有的器件要求去耦電容距器件的距離要足夠的小。

任何高速和高功耗的器件應(yīng)盡量放置在一起以減少電源電壓瞬時(shí)過(guò)沖。

如果沒(méi)有電源層,那么長(zhǎng)的電源連線會(huì)在信號(hào)和回路間形成環(huán)路,成為輻射源和易感應(yīng)電路。

走線構(gòu)成一個(gè)不穿過(guò)同一網(wǎng)線或其它走線的環(huán)路的情況稱為開(kāi)環(huán)。如果環(huán)路穿過(guò)同一網(wǎng)線其它走線則構(gòu)成閉環(huán)。兩種情況都會(huì)形成天線效應(yīng)(線天線和環(huán)形天線)。天線對(duì)外產(chǎn)生EMI輻射,同時(shí)自身也是敏感電路。閉環(huán)是一個(gè)必須考慮的問(wèn)題,因?yàn)樗a(chǎn)生的輻射與閉環(huán)面積近似成正比。

最后一個(gè)問(wèn)題,上文所述的經(jīng)驗(yàn)方法,在實(shí)際操作過(guò)程中人工計(jì)算是無(wú)法完成的,需要通過(guò)軟件仿真和EDA軟件控制。

針對(duì)傳輸線問(wèn)題所引入的影響,文章嚴(yán)格控制關(guān)鍵網(wǎng)線的走線長(zhǎng)度等四個(gè)方面總結(jié)了控制這些影響的方法。這些方法都是在實(shí)踐中總結(jié)出來(lái)的,也希望對(duì)大家有所幫助。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 電路設(shè)計(jì)
    +關(guān)注

    關(guān)注

    6724

    文章

    2561

    瀏覽量

    216910
  • 傳輸線
    +關(guān)注

    關(guān)注

    0

    文章

    382

    瀏覽量

    25221

原文標(biāo)題:如何減少傳輸線效應(yīng)?

文章出處:【微信號(hào):eda365wx,微信公眾號(hào):EDA365電子論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    信號(hào)在傳輸線路上的傳播機(jī)制

    在第二期的特性阻抗講解中,我們提到了傳輸線路。雖然將傳輸線比作水路,但它究竟是通過(guò)什么原理傳輸信號(hào)和電力的呢?
    的頭像 發(fā)表于 10-09 13:49 ?1016次閱讀
    信號(hào)在<b class='flag-5'>傳輸線</b>路上的傳播機(jī)制

    基于傳輸線法TLM與隔離層優(yōu)化的4H-SiC特定接觸電阻SCR精準(zhǔn)表征

    關(guān)鍵挑戰(zhàn):商用襯底的高摻雜特性導(dǎo)致電流擴(kuò)散至襯底深層,使得傳統(tǒng)傳輸線法(TLM)測(cè)得的特定接觸電阻(SCR)顯著偏離真實(shí)值。本研究結(jié)合Xfilm埃利TLM接觸電阻
    的頭像 發(fā)表于 09-29 13:45 ?245次閱讀
    基于<b class='flag-5'>傳輸線</b>法TLM與隔離層優(yōu)化的4H-SiC特定接觸電阻SCR精準(zhǔn)表征

    基于改進(jìn)傳輸線法(TLM)的金屬 - 氧化鋅半導(dǎo)體界面電阻分析

    傳輸線方法(TLM)作為常見(jiàn)的電阻測(cè)量技術(shù),廣泛應(yīng)用于半導(dǎo)體器件中溝道電阻與接觸電阻的提取。傳統(tǒng)的TLM模型基于理想歐姆接觸假設(shè),忽略了界面缺陷、勢(shì)壘等非理想因素引入的界面電阻,尤其在氧化物半導(dǎo)體如
    的頭像 發(fā)表于 09-29 13:43 ?197次閱讀
    基于改進(jìn)<b class='flag-5'>傳輸線</b>法(TLM)的金屬 - 氧化鋅半導(dǎo)體界面電阻分析

    基于傳輸線法(TLM)的多晶 In?O?薄膜晶體管電阻分析及本征遷移率精準(zhǔn)測(cè)量

    )和通道尺寸偏差(ΔL/ΔW)導(dǎo)致低估本征遷移率(μFEi)。本文通過(guò)傳輸線法(TLM),結(jié)合Xfilm埃利TLM接觸電阻測(cè)試儀,在多晶In?O?-TFT中分離通道電阻R
    的頭像 發(fā)表于 09-29 13:03 ?248次閱讀
    基于<b class='flag-5'>傳輸線</b>法(TLM)的多晶 In?O?薄膜晶體管電阻分析及本征遷移率精準(zhǔn)測(cè)量

    如何用TDR阻抗測(cè)量?jī)x快速定位PCB傳輸線故障?

    TDR阻抗測(cè)量?jī)x是一款基于時(shí)域反射原理(TDR)設(shè)計(jì)的高帶寬特性阻抗測(cè)試分析專用儀器,它非常適用于快速定位PCB傳輸線故障。以下是使用TDR阻抗測(cè)量?jī)x進(jìn)行故障定位的步驟和一些關(guān)鍵點(diǎn): 設(shè)備準(zhǔn)備
    的頭像 發(fā)表于 08-20 10:52 ?477次閱讀
    如何用TDR阻抗測(cè)量?jī)x快速定位PCB<b class='flag-5'>傳輸線</b>故障?

    傳輸線法(TLM)優(yōu)化接觸電阻:實(shí)現(xiàn)薄膜晶體管電氣性能優(yōu)化

    本文通過(guò)傳輸線方法(TLM)研究了不同電極材料(Ti、Al、Ag)對(duì)非晶Si-Zn-Sn-O(a-SZTO)薄膜晶體管(TFT)電氣性能的影響,通過(guò)TLM接觸電阻測(cè)試儀提取了TFT的總電阻(RT
    的頭像 發(fā)表于 07-22 09:53 ?599次閱讀
    <b class='flag-5'>傳輸線</b>法(TLM)優(yōu)化接觸電阻:實(shí)現(xiàn)薄膜晶體管電氣性能優(yōu)化

    液態(tài)金屬接觸電阻精確測(cè)量:傳輸線法(TLM)的新探索

    液態(tài)金屬(如galinstan)因高導(dǎo)電性、可拉伸性及生物相容性,在柔性電子領(lǐng)域備受關(guān)注。然而,其與金屬電極間的接觸電阻(Rc)測(cè)量存在挑戰(zhàn):傳統(tǒng)傳輸線法(TLM)假設(shè)電極薄層電阻(Rshe)可忽略
    的頭像 發(fā)表于 07-22 09:51 ?645次閱讀
    液態(tài)金屬接觸電阻精確測(cè)量:<b class='flag-5'>傳輸線</b>法(TLM)的新探索

    Bourns 推出全新共模電感系列 專為信號(hào)傳輸線應(yīng)用提供理想的噪聲抑制解決方案

    信號(hào)傳輸線應(yīng)用中的噪聲抑制而設(shè)計(jì)。Bourns? SRF1209U4 系列片式共模電感器具備薄型、緊湊尺寸的特點(diǎn),能滿足空間受限的設(shè)計(jì)需求。此款全新電感器在高頻范圍內(nèi)提供高阻抗,能有效提升信噪比,非常
    發(fā)表于 06-26 17:39 ?983次閱讀
    Bourns 推出全新共模電感系列 專為信號(hào)<b class='flag-5'>傳輸線</b>應(yīng)用提供理想的噪聲抑制解決方案

    知識(shí)分享-傳輸線的返回電流(信號(hào)完整性揭秘)

    信號(hào)完整性揭秘-于博士SI設(shè)計(jì)手記3.3傳輸線的返回電流按照傳統(tǒng)的電路理論,電流要流到互連線的末端,然后從另一條路徑回流,才能形成電流回路。如果傳輸線無(wú)限長(zhǎng),信號(hào)電壓施加到傳輸線上后,信號(hào)永遠(yuǎn)也
    的頭像 發(fā)表于 05-27 17:36 ?501次閱讀
    知識(shí)分享-<b class='flag-5'>傳輸線</b>的返回電流(信號(hào)完整性揭秘)

    傳輸線高頻參數(shù)之Crosstalk

    是由于電信號(hào)在通過(guò)傳輸線時(shí),產(chǎn)生的電場(chǎng)穿過(guò)了相鄰的傳輸線,而導(dǎo)致相鄰的傳輸線上也產(chǎn)生了電信號(hào),如上圖所示,用網(wǎng)分測(cè)試的時(shí)候,差分S參數(shù)Sdd31表示近端串?dāng)_,Sd
    的頭像 發(fā)表于 05-22 07:33 ?708次閱讀
    <b class='flag-5'>傳輸線</b>高頻參數(shù)之Crosstalk

    PCB制板廠加工問(wèn)題很大啊,高速PCB傳輸線阻抗一直往上跑

    ,好像懂了,TDR阻抗的上漂量其實(shí)是傳輸線的直流電阻搞得鬼哈!從理論的仿真中就能看出來(lái),哪怕是100歐姆的理想傳輸線也存在著阻抗上漂的效應(yīng),和所謂的加工阻抗波動(dòng)壓根扯不上關(guān)系!那大家還是會(huì)問(wèn)了,雖然
    發(fā)表于 04-07 17:27

    PCB Layout中的三種走策略

    = 2.2*0.0101*50/2 = 0.556ps通過(guò)計(jì)算可以看出,直角走線帶來(lái)的電容效應(yīng)是極其微小的。由于直角走的線寬增加,該處的阻抗將減小,于是會(huì)產(chǎn)生一定的信號(hào)反射現(xiàn)象,我們可以根據(jù)傳輸線
    發(fā)表于 03-13 11:35

    傳輸線特征阻抗是設(shè)計(jì)中最重要的因素

    從電池的角度來(lái)看,一旦設(shè)計(jì)工程師將電池的引線連入傳輸線的前端,就總有一個(gè)常量值的電流從電池中流出,并且保持電壓信號(hào)的穩(wěn)定不變。也許有人會(huì)問(wèn),是什么樣的電子元器件具有這樣的行為?加入恒定不變的電壓信號(hào)
    發(fā)表于 01-21 07:11

    PCB設(shè)計(jì)中的Stub天線對(duì)信號(hào)傳輸的影響

    在PCB設(shè)計(jì)中,Stub(也稱為短樁或殘樁)對(duì)信號(hào)傳輸有以下幾個(gè)主要影響:1.容性效應(yīng)導(dǎo)致的阻抗偏低:Stub會(huì)導(dǎo)致容性效應(yīng),使得阻抗偏
    的頭像 發(fā)表于 12-24 17:21 ?1693次閱讀
    PCB設(shè)計(jì)中的Stub天線對(duì)信號(hào)<b class='flag-5'>傳輸</b>的影響

    DAC3482的I通道輸出電路,傳輸線變壓器有什么作用?

    下圖是DAC3482的I通道輸出電路,這里T11是1:1的傳輸線變壓器,T4是4:1的變壓器。如果IOUTA2是20mA,IOUTA1是0mA,求分析下此時(shí)IOUTA2輸出是多少,為什么?這里的傳輸線變壓器有什么作用?前面兩個(gè)100歐電阻中間接地有啥作用?
    發(fā)表于 12-20 07:50