chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

JESD204B接口標(biāo)準(zhǔn)中的眼圖測量

EE techvideo ? 來源:EE techvideo ? 2019-08-01 06:19 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

JESD204是基于SerDes($174.9800)的串行接口標(biāo)準(zhǔn),主要用于數(shù)模轉(zhuǎn)換器和邏輯器件之間的數(shù)據(jù)傳輸,其最早的版本是JESD204A,現(xiàn)在是JESD204Bsubclass0,subclass1,subclass2.區(qū)別主要在于其對同步和鏈路間固定時差的測量。目前市場上比較多地數(shù)模轉(zhuǎn)換器接口是JESD204B subclass1.其最大傳輸速率可達12.5Gbps,支持多鏈路和多器件的同步以及固定時差的測量。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • ADI
    ADI
    +關(guān)注

    關(guān)注

    151

    文章

    46095

    瀏覽量

    274091
  • 測量
    +關(guān)注

    關(guān)注

    10

    文章

    5578

    瀏覽量

    116480
  • 數(shù)模轉(zhuǎn)換器

    關(guān)注

    14

    文章

    1289

    瀏覽量

    85361
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    LMK04828 超低噪聲JESD204B兼容時鐘抖動清除器技術(shù)手冊

    轉(zhuǎn)換器或其他邏輯器件。SYSREF 可以使用直流和交流耦合提供。不僅限于JESD204B應(yīng)用,14 個輸出的每一個都可以單獨配置為傳統(tǒng)時鐘系統(tǒng)的高性能輸出。
    的頭像 發(fā)表于 09-15 10:10 ?892次閱讀
    LMK04828 超低噪聲<b class='flag-5'>JESD204B</b>兼容時鐘抖動清除器技術(shù)手冊

    ?LMK0482x系列超低噪聲JESD204B兼容時鐘抖動清除器技術(shù)文檔總結(jié)

    轉(zhuǎn)換器或其他邏輯器件。SYSREF 可以使用直流和交流耦合提供。不僅限于JESD204B應(yīng)用,14 個輸出的每一個都可以單獨配置為傳統(tǒng)時鐘系統(tǒng)的高性能輸出。
    的頭像 發(fā)表于 09-15 10:03 ?699次閱讀
    ?LMK0482x系列超低噪聲<b class='flag-5'>JESD204B</b>兼容時鐘抖動清除器技術(shù)文檔總結(jié)

    LMK04610 超低噪聲和低功耗 JESD204B 兼容時鐘抖動清除器技術(shù)手冊

    LMK0461x 器件系列是業(yè)界性能最高、功耗最低的抖動清除器,支持 JESD204B
    的頭像 發(fā)表于 09-13 09:35 ?1061次閱讀
    LMK04610 超低噪聲和低功耗 <b class='flag-5'>JESD204B</b> 兼容時鐘抖動清除器技術(shù)手冊

    LMK04616 超低噪聲低功耗JESD204B兼容時鐘抖動清除器總結(jié)

    LMK0461x 器件系列是業(yè)界性能最高、功耗最低的抖動清除器,支持 JESD204B。16 個時鐘輸出可配置為使用器件和 SYSREF 時鐘驅(qū)動 8 個 JESD204B 轉(zhuǎn)換器或其他邏輯器件。第 17 個輸出可配置為提供來自 PLL2 的信號或來自外部 VCXO 的副
    的頭像 發(fā)表于 09-12 16:50 ?932次閱讀
    LMK04616 超低噪聲低功耗<b class='flag-5'>JESD204B</b>兼容時鐘抖動清除器總結(jié)

    ?LMK04828-EP 超低噪聲JESD204B兼容時鐘抖動清除器總結(jié)

    。SYSREF 可以使用直流和交流耦合提供。不僅限于JESD204B應(yīng)用,14 個輸出的每一個都可以單獨配置為傳統(tǒng)時鐘系統(tǒng)的高性能輸出。
    的頭像 發(fā)表于 09-12 16:13 ?868次閱讀
    ?LMK04828-EP 超低噪聲<b class='flag-5'>JESD204B</b>兼容時鐘抖動清除器總結(jié)

    LMK04832 超低噪聲、3.2 GHz、15 輸出、JESD204B 時鐘抖動清除器技術(shù)手冊

    JESD204B轉(zhuǎn)換器或其他邏輯器件。SYSREF 可以使用直流和交流耦合提供。不僅限于JESD204B應(yīng)用,14 個輸出的每一個都可以單獨配置為傳統(tǒng)時鐘系統(tǒng)的高性能輸出。
    的頭像 發(fā)表于 09-12 14:11 ?1017次閱讀
    LMK04832 超低噪聲、3.2 GHz、15 輸出、<b class='flag-5'>JESD204B</b> 時鐘抖動清除器技術(shù)手冊

    ?LMK04368-EP 超低噪聲JESD204B/C雙環(huán)路時鐘抖動清除器總結(jié)

    JESD204B/C 轉(zhuǎn)換器或其他邏輯器件。SYSREF 可以使用直流和交流耦合提供。不僅限于 JESD204B/C 應(yīng)用,14 個輸出的每一個都可以單獨配置為傳統(tǒng)時鐘系統(tǒng)的高性能輸出。
    的頭像 發(fā)表于 09-11 10:23 ?682次閱讀
    ?LMK04368-EP 超低噪聲<b class='flag-5'>JESD204B</b>/C雙環(huán)路時鐘抖動清除器總結(jié)

    JESD204B生存指南

    實用JESD204B來自全球數(shù)據(jù)轉(zhuǎn)換器市場份額領(lǐng)導(dǎo) 者的技術(shù)信息、提示和建議
    發(fā)表于 05-30 16:31 ?0次下載

    JESD204B IP核的配置與使用

    物理層的位置,一種是物理層在JESD204 IP里;另外一種是物理層在JESD204 IP外部,需要再配置JESD204 phy IP核進行使用。
    的頭像 發(fā)表于 05-24 15:05 ?2060次閱讀
    <b class='flag-5'>JESD204B</b> IP核的配置與使用

    替代HMC7044超低噪高性能時鐘抖動消除器支持JESD204B

    1. 概述PC7044是一款高性能雙環(huán)路的整數(shù)時鐘抖動消除器,可以為具有并行或串(JESD204B型)接口的高速數(shù)據(jù)轉(zhuǎn)換器執(zhí)行參考時鐘選擇和超低噪聲頻率的生成。 PC7044具有兩個整數(shù)
    發(fā)表于 05-08 15:57

    一文詳解JESD204B高速接口協(xié)議

    JESD204B是邏輯器件和高速ADC/DAC通信的一個串行接口協(xié)議,在此之前,ADC/DAC與邏輯器件交互的接口大致分為如下幾種。
    的頭像 發(fā)表于 04-24 15:18 ?4663次閱讀
    一文詳解<b class='flag-5'>JESD204B</b>高速<b class='flag-5'>接口</b>協(xié)議

    LTC6953具有11個輸出并支持JESD204B/JESD204C協(xié)議的超低抖動、4.5GHz時鐘分配器技術(shù)手冊

    LTC6953 是一款高性能、超低抖動的 JESD204B/JESD204C 時鐘分配 IC。LTC6953 的 11 個輸出可配置為最多 5 個 JESD204B/JESD204
    的頭像 發(fā)表于 04-16 14:28 ?1068次閱讀
    LTC6953具有11個輸出并支持<b class='flag-5'>JESD204B</b>/<b class='flag-5'>JESD204</b>C協(xié)議的超低抖動、4.5GHz時鐘分配器技術(shù)手冊

    AD9680 JESD204B接口的不穩(wěn)定會導(dǎo)致較大的電流波動,怎么解決?

    AD采集芯片為AD9680-1000,時鐘芯片為AD9528。當(dāng) AD 采樣時鐘為 500MHz 時,jesd204B (串行線速 = 5 Gbps) 穩(wěn)定。但是,當(dāng) AD 采樣時鐘為 800MHz
    發(fā)表于 04-15 06:43

    使用jesd204b IP核時,無法完成綜合,找不到jesd204_0.v

    做的,但是去問的時候人家說是根據(jù)兩個IP核的示例工程的某個文件來在jesd204b_base.v例化,其他的對方不記得了,這里想問下這個問題該怎么解決?
    發(fā)表于 03-12 22:21

    JESD204B有專用于ADC/DAC和FPGA或ASIC的接口嗎?

    請問各位大俠:JESD204B專用于ADC/DAC和FPGA或ASIC的接口嗎,該接口同Rapid/PCIe的物理層Serdes接口有何區(qū)別,謝謝!
    發(fā)表于 02-08 09:10