臺積電一條龍布局再突破,完成全球首顆3D IC封裝技術(shù),預(yù)計2021年量產(chǎn)。業(yè)界認(rèn)為,臺積電3D IC封裝技術(shù)主要為未來蘋果新世代處理器導(dǎo)入5納米以下先進(jìn)制程,整合人工智能(AI)與新型存儲器的異質(zhì)芯片預(yù)作準(zhǔn)備,有望持續(xù)獨攬?zhí)O果大單。
臺積電向來不評論接單與客戶狀況。業(yè)界認(rèn)為,臺積電正式揭露3D IC封裝邁入量產(chǎn)時程,意味全球芯片后段封裝進(jìn)入真正的3D新紀(jì)元,臺積電掌握先進(jìn)制程優(yōu)勢后,結(jié)合先進(jìn)后段封裝技術(shù),對未來接單更具優(yōu)勢,將持續(xù)維持業(yè)界領(lǐng)先地位。
先進(jìn)封裝近來被視為延伸摩爾定律的利器,透過芯片堆疊,大幅提升芯片功能。臺積電這幾年推出的CoWoS及整合扇出型封裝(InFO),就是因應(yīng)客戶希望一次到位,提供從芯片制造到后段封裝的整合服務(wù)。
臺積電強調(diào),CoWoS及整合扇出型封裝(InFO)仍是2.5D IC封裝,為了讓芯片效能更強,芯片業(yè)花了相當(dāng)?shù)臅r間,開發(fā)體積小、功能更復(fù)雜的3D IC,這項技術(shù)需搭配難度更高的矽鉆孔(TSV)技術(shù),以及晶圓薄化、導(dǎo)電材質(zhì)填孔、晶圓連接及散熱支持。
盡管臺積電未透露合作開發(fā)對象,業(yè)界認(rèn)為,3D IC封裝技術(shù)層次非常高,主要用來整合最先進(jìn)的處理器、數(shù)據(jù)芯片、高頻存儲器、CMOS影像感應(yīng)器與微機電系統(tǒng)(MEMS),一般需要這種技術(shù)的公司,多是國際知名系統(tǒng)廠。以臺積電技術(shù)開發(fā)藍(lán)圖研判,蘋果應(yīng)該是首家導(dǎo)入3D IC封裝技術(shù)的客戶。
-
臺積電
+關(guān)注
關(guān)注
44文章
5803瀏覽量
176464 -
蘋果
+關(guān)注
關(guān)注
61文章
24600瀏覽量
208416
原文標(biāo)題:臺積電完成全球首顆3D IC封裝技術(shù),蘋果或是首個客戶
文章出處:【微信號:xinlun99,微信公眾號:芯論】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
3D打印又火了!全球最大工廠將落地深圳
3D IC設(shè)計中的信號完整性與電源完整性分析
臺積電CoWoS平臺微通道芯片封裝液冷技術(shù)的演進(jìn)路線
化圓為方,臺積電整合推出最先進(jìn)CoPoS半導(dǎo)體封裝
臺積電引領(lǐng)全球半導(dǎo)體制程創(chuàng)新,2納米制程備受關(guān)注
看點:臺積電在美建兩座先進(jìn)封裝廠 博通十億美元半導(dǎo)體工廠談判破裂
力旺NeoFuse于臺積電N3P制程完成可靠度驗證
臺積電2nm良率超 90%!蘋果等巨頭搶單
Cadence攜手臺積公司,推出經(jīng)過其A16和N2P工藝技術(shù)認(rèn)證的設(shè)計解決方案,推動 AI 和 3D-IC芯片設(shè)計發(fā)展
TechWiz LCD 3D應(yīng)用:撓曲電效用仿真
西門子與臺積電合作推動半導(dǎo)體設(shè)計與集成創(chuàng)新 包括臺積電N3P N3C A14技術(shù)
臺積電最大先進(jìn)封裝廠AP8進(jìn)機
全球芯片產(chǎn)業(yè)進(jìn)入2納米競爭階段:臺積電率先實現(xiàn)量產(chǎn)!
3D封裝與系統(tǒng)級封裝的背景體系解析介紹
臺積電完成全球首顆3D IC封裝技術(shù),有望持續(xù)獨攬?zhí)O果大單
評論