仿真驗(yàn)證程序
仿真圖
12進(jìn)制計(jì)數(shù)器設(shè)計(jì)方案五:應(yīng)用兩片74LS160設(shè)計(jì)十二進(jìn)制計(jì)數(shù)器
兩芯片之間級(jí)聯(lián);把作高位芯片的進(jìn)位端與下一級(jí)up端連接這是由兩片74LS160連接而成的12進(jìn)制計(jì)數(shù)器,低位是連接成為一個(gè)十進(jìn)制計(jì)數(shù)器,它的clk端接的是低位的進(jìn)位脈沖。高位接成了十進(jìn)制計(jì)數(shù)器。當(dāng)輸出端為1010 的時(shí)候在下個(gè)時(shí)鐘的上升沿把數(shù)據(jù)置數(shù)成0000 這樣就形成了進(jìn)制計(jì)數(shù)器,連個(gè)級(jí)聯(lián)就成為了12進(jìn)制計(jì)數(shù)器,分別可以作為秒和分記時(shí)。
評(píng)論