chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>可編程邏輯>基于Altera FPGA的的小數(shù)處理方法實(shí)現(xiàn)與研究

基于Altera FPGA的的小數(shù)處理方法實(shí)現(xiàn)與研究

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴

評(píng)論

查看更多

相關(guān)推薦

怎樣為自己的設(shè)計(jì)選擇Altera Cyclone V FPGA?

Altera的Cyclone V FPGA目前是業(yè)界系統(tǒng)總成本和功耗最低的FPGA,那我們?cè)撛鯓訛樽约旱脑O(shè)計(jì)選擇Altera Cyclone V FPGA?參考本文...
2013-02-26 10:34:362469

基于NIOS II嵌入式處理器的LCD控制實(shí)現(xiàn)

本文介紹了一種基于NIOS II軟核處理實(shí)現(xiàn)對(duì)LCD-LQ057Q3DC02控制的新方法。在設(shè)計(jì)中利用FPGAAltera的SOPC Builder定制NIOS II軟核處理器及其與顯示功能相關(guān)的“軟” 硬件模塊來(lái)協(xié)同實(shí)現(xiàn)顯示控
2011-11-09 11:30:072000

Altera軟核處理器避免處理器過(guò)時(shí)問(wèn)題

使用Altera的嵌入式系列產(chǎn)品,您不必?fù)?dān)心處理器過(guò)時(shí)問(wèn)題。這些軟核處理器具有可永久使用的許可,適用于所有Altera?FPGA。如果改動(dòng)了底層FPGA硬件,您也能夠保持您的應(yīng)用軟件投入不變
2011-11-30 16:47:061079

Altera CEO:Altera 2012年FPGA的變革所在?

Altera fpga在2012年的變革所在:繼續(xù)在28nm以及后續(xù)節(jié)點(diǎn)與代工線伙伴合作,不斷在工藝、器件和電路上實(shí)現(xiàn)創(chuàng)新,保持我們?cè)诠杵碗娐飞系募夹g(shù)領(lǐng)先優(yōu)勢(shì)...
2013-01-21 15:19:50940

Altera FPGA/CPLD經(jīng)典教材

Altera FPGA/CPLD設(shè)計(jì)與Verilog數(shù)字系統(tǒng)設(shè)計(jì)教程從網(wǎng)上找到了一些Altera FPGA/CPLD經(jīng)典教材,包含夏宇聞老師的Verilog數(shù)字系統(tǒng)設(shè)計(jì)教程(第2版)Altera FPGA/CPLD設(shè)計(jì)與Verilog數(shù)字系統(tǒng)設(shè)計(jì)教程
2014-02-17 09:22:18

Altera FPGA應(yīng)用創(chuàng)新博文大賽開(kāi)始了!千元購(gòu)物卡等你拿!

解決方案liqitongyong【Altera博客大賽】+FPGA學(xué)習(xí)之初窺門徑許雷 【Altera博客大賽】基于FPGA的地板圖像采集和預(yù)處理huxiaokai2005 【Altera博客大賽】時(shí)序優(yōu)化一例(四
2013-11-21 15:58:50

FPGA培訓(xùn)--FPGA高級(jí)邏輯設(shè)計(jì)研修班

實(shí)例分享 ? UART接口實(shí)例分享3.  數(shù)字信號(hào)處理Datapath設(shè)計(jì)方法與實(shí)例 使用FPGA進(jìn)行數(shù)字信號(hào)處理,關(guān)鍵在于Datapath的設(shè)計(jì)。對(duì)于在FPGA實(shí)現(xiàn)復(fù)雜的算法,往往是
2009-07-24 13:13:48

FPGA怎么編寫程序實(shí)現(xiàn)提取小數(shù)點(diǎn)后的數(shù)

FPGA怎么編寫程序實(shí)現(xiàn)提取小數(shù)點(diǎn)后的數(shù)
2012-04-17 15:46:49

FPGA數(shù)字信號(hào)處理實(shí)現(xiàn)原理及方法

FPGA數(shù)字信號(hào)處理實(shí)現(xiàn)原理及方法
2012-08-15 19:00:58

FPGA數(shù)字信號(hào)處理實(shí)現(xiàn)原理及方法

FPGA數(shù)字信號(hào)處理實(shí)現(xiàn)原理及方法
2012-08-19 13:37:35

fpga實(shí)現(xiàn)濾波器

fpga實(shí)現(xiàn)濾波器fpga實(shí)現(xiàn)濾波器在利用FPGA實(shí)現(xiàn)數(shù)字信號(hào)處理方面,分布式算法發(fā)揮著關(guān)鍵作用,與傳統(tǒng)的乘加結(jié)構(gòu)相比,具有并行處理的高效性特點(diǎn)。本文研究了一種16階FIR濾波器的FPGA設(shè)計(jì)方法
2012-08-12 11:50:16

一種基于FPGA的DSU硬件實(shí)現(xiàn)方法

摘要:為了實(shí)現(xiàn)對(duì)非相干雷達(dá)的接收相參處理,基于數(shù)字穩(wěn)定校正(DSU)的原理,采用ALTERA公司的StratixⅡ系列芯片和VHDL編程語(yǔ)言,設(shè)計(jì)了一種基于FPGA的DSU硬件實(shí)現(xiàn)方法。實(shí)驗(yàn)結(jié)果表明
2019-06-28 08:27:33

為什么研究浮點(diǎn)加法運(yùn)算,對(duì)FPGA實(shí)現(xiàn)方法很有必要?

處理等方面受到了限制,由于FPGA中關(guān)于浮點(diǎn)數(shù)的運(yùn)算只能自行設(shè)計(jì),因此,研究浮點(diǎn)加法運(yùn)算的FPGA實(shí)現(xiàn)方法很有必要。
2019-07-05 06:21:42

分享一款不錯(cuò)的基于Altera FPGA的千兆以太網(wǎng)實(shí)現(xiàn)方案

千兆以太網(wǎng)技術(shù)是什么基于Altera FPGA的千兆以太網(wǎng)實(shí)現(xiàn)方案
2021-05-08 07:32:49

圖像處理方面FPGAAltera or Xilinx ?

本帖最后由 eehome 于 2013-1-5 09:51 編輯 請(qǐng)問(wèn),圖像處理方面FPGAAltera or Xilinx 哪個(gè)好?最好詳細(xì)點(diǎn),包括他們的開(kāi)發(fā)平臺(tái),哪個(gè)做視頻處理更有優(yōu)勢(shì),更快捷!謝謝各位牛人!
2012-12-30 10:33:52

基于Altera FPGA的IP碎片重組模塊實(shí)現(xiàn)

是IDS/IPS中一個(gè)必不可少的操作。由于采用軟件實(shí)現(xiàn)IP碎片重組的速度很低,很難達(dá)到高速接口的線速處理要求,所以在高速IDS/IPS上應(yīng)采用硬件處理的機(jī)制。本文實(shí)現(xiàn)了一個(gè)基于Altera FPGA的IP
2008-10-07 11:00:19

基于FPGA 的DDS 調(diào)頻信號(hào)的研究實(shí)現(xiàn)

基于FPGA 的DDS 調(diào)頻信號(hào)的研究實(shí)現(xiàn)
2012-08-17 11:41:11

基于FPGA的模糊PID控制算法的研究實(shí)現(xiàn)

基于FPGA的模糊PID控制算法的研究實(shí)現(xiàn)
2013-03-18 14:25:05

多天線多載波的數(shù)字上下變頻的FPGA實(shí)現(xiàn)方法有哪些?

數(shù)字上變頻/下變頻(DUC/DDC)是數(shù)字中頻設(shè)計(jì)的重要組成部分,其功能是將基帶信號(hào)經(jīng)過(guò)內(nèi)插濾波后變到中頻的頻率,或者將中頻的信號(hào)經(jīng)過(guò)抽取濾波后降到基帶的頻率上。本文的主要目的就是介紹多天線多載波數(shù)字上下變頻的FPGA實(shí)現(xiàn)方法,以及Altera提供的一種數(shù)字信號(hào)處理的工具,DSP BUILDER。
2019-09-25 08:22:51

如何使用SoC FPGA,實(shí)現(xiàn)汽車?yán)走_(dá)的數(shù)字化處理

使用SoC FPGA,實(shí)現(xiàn)汽車?yán)走_(dá)的數(shù)字化處理本白皮書介紹使用Altera? 低成本Cyclone? V SoC FPGA,實(shí)現(xiàn)典型雷達(dá)系統(tǒng)數(shù)字化處理的可行性。與定制ASIC 相比,這一方法的優(yōu)勢(shì)
2013-11-13 15:56:28

如何利用FPGA實(shí)現(xiàn)Laplacian圖像邊緣檢測(cè)器的研究?

圖形處理領(lǐng)域,圖像處理的速度一直是一個(gè)很難突破的設(shè)計(jì)瓶頸。這里通過(guò)研究圖像邊緣檢測(cè)器的FPGA實(shí)現(xiàn),來(lái)探討如何利用FPGA實(shí)現(xiàn)Laplacian圖像邊緣檢測(cè)器的研究?
2019-07-31 06:38:07

如何利用FPGA實(shí)現(xiàn)高速流水線浮點(diǎn)加法器研究?

處理等方面受到了限制,為什么研究浮點(diǎn)加法運(yùn)算的FPGA實(shí)現(xiàn)方法很有必要? 因?yàn)?b class="flag-6" style="color: red">FPGA中關(guān)于浮點(diǎn)數(shù)的運(yùn)算只能自行設(shè)計(jì) 。
2019-08-15 08:00:45

推薦ALTERAFPGA電源器件選型手冊(cè)

推薦ALTERAFPGA電源器件選型手冊(cè)Power Management Reference Guide for Altera? FPGAs and CPLDsThis information
2009-12-17 15:21:27

求一種基于FPGA的微處理器的IP的設(shè)計(jì)方法

本文根據(jù)FPGA的結(jié)構(gòu)特點(diǎn),圍繞在FPGA上設(shè)計(jì)實(shí)現(xiàn)八位微處理器軟核設(shè)計(jì)方法進(jìn)行探討,研究了片上系統(tǒng)的設(shè)計(jì)方法和設(shè)計(jì)復(fù)用技術(shù),并給出了指令集和其調(diào)試方法,提出了一種基于FPGA的微處理器的IP的設(shè)計(jì)方法
2021-04-29 06:38:37

經(jīng)典FPGA課件 包括altera和xilinx

涉及實(shí)例,源程序附帶! 文件列表為:1.1可編程邏輯器件概述.ppt1.2 FPGA的設(shè)計(jì)方法與要求.ppt1.3 FPGA的設(shè)計(jì)流程.ppt1.3.5 嵌入微處理器的FPGA設(shè)計(jì)流程.ppt1.4
2012-12-06 16:10:55

至芯科技之altera 系列FPGA教程 第三篇 數(shù)字系統(tǒng)設(shè)計(jì)思想方法

至芯科技之altera 系列FPGA教程 第三篇 數(shù)字系統(tǒng)設(shè)計(jì)思想方法
2016-08-11 03:16:17

談?wù)?b class="flag-6" style="color: red">Altera FPGA的配置

不管Xilinx還是Altera,FPGA的配置模式或者方法多樣,尤其是Altera器件,什么AS模式、PS模式、FPP模式、AP模式等等。一般邏輯設(shè)計(jì)者可能不會(huì)關(guān)心到硬件的設(shè)計(jì),但是FPGA的硬件
2015-01-28 10:27:03

軟核處理器助Altera SOPC Builder擴(kuò)展設(shè)計(jì)

處理器上有更多的選擇,Altera公司宣布,F(xiàn)reescale將為SOPC Builder工具推出32位V1 ColdFire軟核。為迅速方便的使用Altera? Cyclone? III FPGA建立
2008-06-17 11:40:12

Altera公司用FPGA做DSP算法的工具

Altera公司用FPGA做DSP算法的工具
2006-03-25 13:46:4539

Altera FPGA/CPLD設(shè)計(jì)(高級(jí)篇)

Altera FPGA/CPLD設(shè)計(jì)(高級(jí)篇)》結(jié)合作者多年工作經(jīng)驗(yàn),深入地討論了Altera FPGA/CPLD的設(shè)計(jì)、優(yōu)化技巧。在討論FPGA/CPLD設(shè)計(jì)指導(dǎo)原則的基礎(chǔ)上,介紹了Altera器件的高級(jí)應(yīng)用;引領(lǐng)讀者
2009-02-12 09:19:124799

Altera FPGA芯片的封裝尺寸選擇指南

Altera FPGA芯片的封裝尺寸選擇指南
2009-03-28 14:48:06351

EPM570T144C5N ALTERA 阿爾特拉 FPGA現(xiàn)場(chǎng)可編程邏輯器件

EPM570T144C5N ALTERA 阿爾特拉 FPGA現(xiàn)場(chǎng)可編程邏輯器件 
2022-08-04 10:09:21

altera fpga/cpld設(shè)計(jì)

altera fpga/cpld設(shè)計(jì) 基礎(chǔ)篇結(jié)合作者多年工作經(jīng)驗(yàn),系統(tǒng)地介紹了FPGA/CPLD的基本設(shè)計(jì)方法。在介紹FPGA/CPLD概念的基礎(chǔ)上,介紹了Altera主流FPGA/CPLD的結(jié)構(gòu)與特點(diǎn),并通過(guò)豐富的實(shí)例講解
2009-07-10 17:35:4557

ALTERAFPGA電源器件選型手冊(cè)[英文]

ALTERAFPGA電源器件選型手冊(cè)[英文]
2009-08-08 15:39:1378

衛(wèi)星定位系統(tǒng)的測(cè)距方法研究FPGA實(shí)現(xiàn)

本文重點(diǎn)對(duì)衛(wèi)星定位系統(tǒng)的測(cè)距方法進(jìn)行了分析與研究,并從時(shí)域和頻域各提出了一種高精度的測(cè)距方法,然后對(duì)其進(jìn)行了matlab 仿真。通過(guò)比較仿真結(jié)果,在FPGA 實(shí)現(xiàn)時(shí)選則了一
2009-08-29 10:37:5726

基于FPGA的實(shí)時(shí)采集處理技術(shù)研究實(shí)現(xiàn)

本文介紹了一種高速雙通道遙感衛(wèi)星信號(hào)實(shí)時(shí)采集處理技術(shù)的研究實(shí)現(xiàn)?;赬ilinx Spartan3 150萬(wàn)門高性能FPGA,設(shè)計(jì)出具有數(shù)據(jù)海量傳輸和高速處理能力需求的衛(wèi)星信號(hào)采集處
2009-09-26 15:30:3925

簡(jiǎn)化Xilinx和Altera FPGA調(diào)試過(guò)程

簡(jiǎn)化Xilinx和Altera FPGA調(diào)試過(guò)程:通過(guò)FPGAViewTM 解決方案,如混合信號(hào)示波器(MSO)和邏輯分析儀,您可以在Xilinx 和Altera FPGA 內(nèi)部迅速移動(dòng)探點(diǎn),而無(wú)需重新編譯設(shè)計(jì)方案。能夠把內(nèi)部FPGA
2009-11-20 17:46:2626

EP4CE10F17C8N,Cyclone IV FPGA設(shè)備,INTEL/ALTERA

/ALTERAEP4CE10F17C8N,Cyclone IV FPGA設(shè)備,INTEL/ALTERAEP4CE10F17C8N,Cyclone IV FPGA設(shè)備,INTEL/ALTERA&nbs
2023-02-20 17:00:57

EP4CE10F17I7N,Cyclone IV FPGA設(shè)備,INTEL/ALTERA

/ALTERAEP4CE10F17I7N,Cyclone IV FPGA設(shè)備,INTEL/ALTERAEP4CE10F17I7N,Cyclone IV FPGA設(shè)備,INTEL/ALTERA&nbs
2023-02-20 17:03:19

EP4CE6F17C8N ,Cyclone IV FPGA設(shè)備,INTEL/ALTERA

/ALTERAEP4CE6F17C8N ,Cyclone IV FPGA設(shè)備,INTEL/ALTERAEP4CE6F17C8N ,Cyclone IV FPGA設(shè)備,INTEL/ALTERA&nbs
2023-02-20 17:05:47

使用FPGA 實(shí)現(xiàn)高清晰視頻去隔行功能

使用FPGA 實(shí)現(xiàn)高清晰視頻去隔行功能 本白皮書介紹各種去隔行技術(shù),以及怎樣使用Altera 的視頻和圖像處理IP 包來(lái)實(shí)現(xiàn)這些技術(shù)。采用視頻設(shè)計(jì)方法,設(shè)計(jì)人員在實(shí)現(xiàn)不同的
2010-04-19 14:46:1049

基于Altera FPGA的千兆以太網(wǎng)實(shí)現(xiàn)方案

網(wǎng)絡(luò)正在成為當(dāng)今社會(huì)通信的骨干力量,現(xiàn)代化的設(shè)備迫切需要解決如何簡(jiǎn)捷高速的接入問(wèn)題,描述了基于FPGA的嵌入式技術(shù)。利用Altera公司的千兆以太網(wǎng)IP核,簡(jiǎn)要介紹使用Altera的Qu
2010-12-23 16:28:5850

定點(diǎn)小數(shù)的表示方法

定點(diǎn)小數(shù)的表示方法   定點(diǎn)小數(shù),是指小數(shù)點(diǎn)準(zhǔn)確固定在數(shù)據(jù)某個(gè)位置上的小數(shù),從實(shí)用角度看,都把小數(shù)點(diǎn)固定在最高數(shù)據(jù)位的
2009-10-13 17:12:297864

定點(diǎn)小數(shù)的編碼方法

定點(diǎn)小數(shù)的編碼方法  用定點(diǎn)小數(shù)引出數(shù)值的三種編碼(原碼、補(bǔ)碼和反碼)方法是最方便的。   (1) 原碼表示法,是用機(jī)器數(shù)的最高一位代表符號(hào),以下各位
2009-10-13 17:19:053003

Altera新Cyclone IV FPGA拓展了Cyclo

Altera新Cyclone IV FPGA拓展了Cyclone FPGA系列 Altera拓展其成功的Cyclone FPGA系列并延續(xù)其收發(fā)器技術(shù)領(lǐng)先優(yōu)勢(shì),于今天發(fā)布Cyclone IV FPGA新系列。在移動(dòng)視頻
2009-11-04 08:46:381221

基于FPGA的人工神經(jīng)網(wǎng)絡(luò)實(shí)現(xiàn)方法研究

基于FPGA的人工神經(jīng)網(wǎng)絡(luò)實(shí)現(xiàn)方法研究 引 言    人工神經(jīng)網(wǎng)絡(luò)(Artificial Neural Network,ANN)是一種類似生物神經(jīng)網(wǎng)絡(luò)的信息處理結(jié)構(gòu),它的提出是為了
2009-11-17 17:17:201119

基于FPGA的人工神經(jīng)網(wǎng)絡(luò)實(shí)現(xiàn)方法研究

基于FPGA的人工神經(jīng)網(wǎng)絡(luò)實(shí)現(xiàn)方法研究 引言   人工神經(jīng)網(wǎng)絡(luò)(ArtificialNeuralNetwork,ANN)是一種類似生物神經(jīng)網(wǎng)絡(luò)的信息處理結(jié)構(gòu),它的提出是為了解決一些非線
2009-11-21 16:25:244633

基于Altera FPGA的千兆以太網(wǎng)實(shí)現(xiàn)方案

基于Altera FPGA的千兆以太網(wǎng)實(shí)現(xiàn)方案 1 引言   在系統(tǒng)設(shè)備不斷向小型化、集成化、網(wǎng)絡(luò)化發(fā)展的今天,嵌入式開(kāi)發(fā)成為新技術(shù)發(fā)展的最前沿,改變著系統(tǒng)的整
2009-12-26 09:10:324141

小數(shù)分頻技術(shù)及其實(shí)現(xiàn)

給出了一種小數(shù)分頻技術(shù)的實(shí)現(xiàn)方法, 并在實(shí)驗(yàn)的基礎(chǔ)上進(jìn)一步證實(shí)了小數(shù)分頻的可行性該法通過(guò)微機(jī)控制,
2011-02-22 14:58:5445

基于FPGA芯片設(shè)計(jì)流處理器MASA-I的實(shí)現(xiàn)

處理器與傳統(tǒng)微處理器相比,具有更高的性能和效率,已廣泛應(yīng)用于圖像處理,媒體處理等領(lǐng)域。本文基于ALTERA EP2S180 FPGA芯片,設(shè)計(jì)并實(shí)現(xiàn)了一款32位異構(gòu)多核流處理器MASA-I。本文對(duì)MASA-I的硬件開(kāi)銷及性能進(jìn)行了評(píng)估,結(jié)果表明,基于流處理的異構(gòu)多核系統(tǒng)能
2011-03-15 12:48:4033

Altera推出業(yè)界首款基于MIPS的FPGA軟核處理

Altera公司 (NASDAQ: ALTR)、MIPS科技公司(NASDAQ: MIPS) 以及System Level Solutions (SLS) 公司今天推出了MIPS-Based?、FPGA優(yōu)化軟核處理器,適用于Altera FPGA以及ASIC器件。
2011-06-01 09:35:53990

Altera演示業(yè)界首款FPGA的浮點(diǎn)DSP設(shè)計(jì)流程

Altera公司日前演示了使用FPGA的浮點(diǎn)DSP新設(shè)計(jì)流程,這是業(yè)界第一款基于模型的浮點(diǎn)設(shè)計(jì)工具,支持在FPGA實(shí)現(xiàn)復(fù)數(shù)浮點(diǎn)DSP算法。
2011-09-15 09:07:10613

基于FPGA的系統(tǒng)易測(cè)試性的研究

本文就調(diào)試FPGA系統(tǒng)時(shí)遇到的問(wèn)題及有助于提高調(diào)試效率的方法,針對(duì)Altera和Xilinx的FPGA調(diào)試提供了最新的方法和工具。
2011-09-27 14:28:39750

基于FPGA的數(shù)字收發(fā)機(jī)信號(hào)處理研究實(shí)現(xiàn)

本文提出基于FPGA的數(shù)字收發(fā)機(jī)信號(hào)處理研究實(shí)現(xiàn)
2011-11-01 18:20:4250

基于FPGA小數(shù)分頻實(shí)現(xiàn)方法

提出了一種基于FPGA小數(shù)分頻實(shí)現(xiàn)方法,介紹了現(xiàn)有分頻方法的局限性,提出一種新的基于兩級(jí)計(jì)數(shù)器的分頻實(shí)現(xiàn)方法,給出了該設(shè)計(jì)方法的設(shè)計(jì)原理以及實(shí)現(xiàn)框圖
2011-11-09 09:36:22121

FPGA實(shí)現(xiàn)糾錯(cuò)編碼的一種方法

本文提出了一種用FPGA實(shí)現(xiàn)糾錯(cuò)編碼的設(shè)計(jì)思想,并以Altera MAX+PluslI為硬件開(kāi)發(fā)平臺(tái)。利用FPGA編程的特點(diǎn),用軟件編程方法,很好的解決了糾錯(cuò)編碼中存在的碼速變換和實(shí)時(shí)性問(wèn)題,實(shí)現(xiàn)
2011-11-10 17:10:5961

FPGA實(shí)現(xiàn)共軛變換圖像處理方法

本篇論文就針對(duì)共軛變換圖像處理方法在微光圖像處理領(lǐng)域的應(yīng)用,就如何在FPGA實(shí)現(xiàn)共軛變換圖像處理方法展開(kāi)研究。首先在Matlab環(huán)境下,對(duì)常用的圖像增強(qiáng)算法和共軛變換圖像處理
2011-11-24 11:35:5655

FPGA實(shí)現(xiàn)小數(shù)分頻器

介紹了一種基于FPGA的雙模前置小數(shù)分頻器的分頻原理及電路設(shè)計(jì),并用VHDL編程實(shí)現(xiàn)分頻器的仿真.
2011-11-29 16:43:0648

Nios II處理器-世界上最通用的處理

  Nios II系列軟核處理器是Altera的第二代FPGA嵌入式處理器,其性能超過(guò)200DMIPS,在Altera FPGA實(shí)現(xiàn)僅需35美分。Altera的Stratix 、Stratix GX、 Stratix II和 Cyclone系列FPGA全面支持Nios II處理器,以
2011-11-30 16:33:332532

基于FPGA的數(shù)字穩(wěn)定校正單元的實(shí)現(xiàn)

為了實(shí)現(xiàn)對(duì)非相干雷達(dá)的接收相參處理,基于數(shù)字穩(wěn)定校正(DSU)的原理,采用ALTERA公司的StratixⅡ系列芯片和VHDL編程語(yǔ)言,設(shè)計(jì)了一種基于FPGA的DSU硬件實(shí)現(xiàn)方法。實(shí)驗(yàn)結(jié)果表明基于FPGA
2012-06-26 15:48:3627

Altera FPGA的選型及開(kāi)發(fā)

本資料是關(guān)于Altera FPGA的選型及開(kāi)發(fā),內(nèi)容大綱是:AlteraFPGA體系結(jié)構(gòu)簡(jiǎn)介;AlteraFPGA選型策略;嵌入式邏輯分析工具SignalTAPII的使用;基于CPLD的FPGA配制方法
2012-08-15 14:48:34103

Altera公司SoC FPGA產(chǎn)品簡(jiǎn)介高級(jí)信息摘要

Altera公司SoC FPGA產(chǎn)品簡(jiǎn)介高級(jí)信息摘要(英文資料) 圖 硬件處理系統(tǒng)
2012-09-05 13:57:3828

Altera公司SoC FPGA 簡(jiǎn)介

本文是關(guān)于Altera公司SoC FPGA 的用戶手冊(cè)(英文版) 。文中主要介紹了什么是SoC FPGA、SoC FPGA相關(guān)知識(shí)介紹、為什么要使用SoC FPGA以及SoC FPGA都應(yīng)用到哪些方面。
2012-09-05 14:03:08153

Altera榮獲CEN的2012年度FPGA技術(shù)創(chuàng)新獎(jiǎng)

Altera公司 近日宣布,公司榮獲了中國(guó)電子報(bào)(CEN)的2012年度FPGA創(chuàng)新技術(shù)獎(jiǎng)。2012年8月17號(hào)在成都舉行的年度FPGA行業(yè)發(fā)展論壇上,Altera被授予該獎(jiǎng)項(xiàng)。該獎(jiǎng)項(xiàng)是對(duì)Altera FPGA技術(shù)及其業(yè)界領(lǐng)
2012-09-21 11:02:081185

面向Altera FPGA的OpenCL:提高性能和設(shè)計(jì)效能

開(kāi)放計(jì)算語(yǔ)言(OpenCL)編程模型與Altera的并行FPGA體系結(jié)構(gòu)相結(jié)合,實(shí)現(xiàn)了功能強(qiáng)大的系統(tǒng)加速解決方案。面向OpenCL的Altera SDK為您提供了設(shè)計(jì)環(huán)境,工程師很容易在FPGA實(shí)現(xiàn)OpenCL應(yīng)用。
2012-11-06 14:56:421091

altera FPGA/CPLD高級(jí)篇(VHDL源代碼)

altera FPGA/CPLD高級(jí)篇(VHDL源代碼)
2012-11-13 14:40:38134

Altera FPGA_CPLD設(shè)計(jì)(實(shí)例源代碼)

Altera FPGA_CPLD設(shè)計(jì)(實(shí)例源代碼)
2013-09-09 16:09:23442

使用 SoC FPGA實(shí)現(xiàn)汽車?yán)走_(dá)的數(shù)字化處理-中文版

白皮書介紹使用Altera?低成本 Cyclone? V SoC FPGA,實(shí)現(xiàn)典型雷達(dá)系統(tǒng)數(shù)字化處理的可行性。與定制ASIC 相比,這一方法的優(yōu)勢(shì)在于縮短了產(chǎn)品面市時(shí)間,支持現(xiàn)場(chǎng)現(xiàn),而且還可以使用汽車級(jí)器
2013-10-10 21:09:240

Altera出色的FPGA和SoC創(chuàng)新受DesignCon表彰

Altera的14 nm Stratix 10 FPGA和SoC以及ARM DS-5 Altera版SoC工具包贏得兩項(xiàng)2014設(shè)計(jì)創(chuàng)意獎(jiǎng)
2014-02-10 09:50:15821

基于FPGA的心電信號(hào)處理研究實(shí)現(xiàn)

基于FPGA的心電信號(hào)處理研究實(shí)現(xiàn)論文
2015-10-30 10:38:539

基于FPGA的FFT信號(hào)處理器的設(shè)計(jì)與實(shí)現(xiàn)

本文主要研究如何利用FPGA實(shí)現(xiàn)FFl’算法,研制具有自主知識(shí)產(chǎn)權(quán)的FFT 信號(hào)處理
2016-03-21 16:22:5240

Altera_FPGA系統(tǒng)設(shè)計(jì)及應(yīng)用

介紹Altera_FPGA的選型及開(kāi)發(fā),感興趣的可以看看。
2016-03-28 18:04:5511

直序擴(kuò)頻的研究FPGA實(shí)現(xiàn)

直序擴(kuò)頻的研究FPGA實(shí)現(xiàn),有興趣的同學(xué)可以下載學(xué)習(xí)
2016-05-04 15:48:5616

基于FPGA的數(shù)字信號(hào)處理算法研究與高效實(shí)現(xiàn)

基于FPGA的數(shù)字信號(hào)處理算法研究與高效實(shí)現(xiàn)
2016-08-29 23:20:5639

面向特種LCD圖像處理方法FPGA實(shí)現(xiàn)研究

面向特種LCD圖像處理方法FPGA實(shí)現(xiàn)研究,感興趣的小伙伴們可以看一看。
2016-09-18 14:55:0427

5款ALTERA FPGA開(kāi)發(fā)板原理圖合集

5款ALTERA FPGA開(kāi)發(fā)板原理圖合集
2017-01-18 20:35:09163

基于DSP的FPGA配置方法研究實(shí)現(xiàn)

基于DSP的FPGA配置方法研究實(shí)現(xiàn)
2017-10-19 16:15:1936

光纖陀螺信號(hào)處理電路中FPGA與DSP的接口方法研究

光纖陀螺信號(hào)處理電路中FPGA與DSP的接口方法研究
2017-10-20 08:40:252

Altera FPGA在Fairlight新媒體處理引擎中替代64片DSP

A/V產(chǎn)品引擎展示了FPGA的靈活性以及數(shù)字信號(hào)處理能力,推出市場(chǎng)領(lǐng)先的產(chǎn)品 2007年4月10號(hào),北京澳大利亞悉尼的音頻產(chǎn)品系統(tǒng)專業(yè)公司Fairlight利用Altera FPGA的靈活性以及
2017-11-06 12:10:001

一文了解FPGA浮點(diǎn)小數(shù)與定點(diǎn)小數(shù)的換算及應(yīng)用

定點(diǎn)小數(shù)運(yùn)算 有些FPGA中是不能直接對(duì)浮點(diǎn)數(shù)進(jìn)行操作的,只能采用定點(diǎn)數(shù)進(jìn)行數(shù)值運(yùn)算。 所謂定點(diǎn)小數(shù)就是把小數(shù)點(diǎn)的位置固定,我們要用整數(shù)來(lái)表示小數(shù)。 先以10進(jìn)制為例。如果我們能夠計(jì)算12+34=46的話,當(dāng)然也就能夠計(jì)算1.2+3.4 或者 0.12+0.34了。
2018-06-28 15:49:006261

Altera徹底改變基于FPGA的浮點(diǎn)DSP

2014年4月23號(hào),北京Altera公司 (Nasdaq: ALTR) 今天宣布在FPGA浮點(diǎn)DSP性能方面實(shí)現(xiàn)了變革。Altera是第一家在FPGA中集成硬核IEEE 754兼容浮點(diǎn)運(yùn)算功能
2018-02-11 13:34:006954

Altera第二代Nios II嵌入式評(píng)估套件,主要應(yīng)用在最新的MAX 10 FPGA套件

,為嵌入式設(shè)計(jì)人員體驗(yàn)非易失FPGA的定制嵌入式處理器功能提供了簡(jiǎn)單便捷的方法。MAX 10 NEEK是由Altera及其電路板合作伙伴Terasic聯(lián)合開(kāi)發(fā)的。
2018-08-24 16:41:001046

通過(guò)Altera FPGA系統(tǒng)實(shí)現(xiàn)FPGA接口的簡(jiǎn)化設(shè)計(jì)

許多新式 FPGA 設(shè)計(jì)采用了一些用于控制的嵌入式處理器。一種典型解決方案需要使用諸如 NIOS 等嵌入式軟處理器。另一種解決方案則使用包含一個(gè)內(nèi)置硬處理器的 SoC 器件。圖 1 示出了一個(gè)典型的 Altera FPGA 系統(tǒng),該系統(tǒng)包含處理器和一系列通過(guò) Avalon 內(nèi)存映射 (MM) 總線連接的外設(shè)。
2018-09-27 08:54:003452

一種基于實(shí)用AGC算法的音頻信號(hào)處理方法FPGA實(shí)現(xiàn)的分析研究

中,采用AGC算法,可提高音頻信號(hào)系統(tǒng)和音頻信號(hào)輸出的穩(wěn)定性,解決了AGC調(diào)試后的信號(hào)失真問(wèn)題。本文針對(duì)基于實(shí)用AGC算法的音頻信號(hào)處理方法FPGA實(shí)現(xiàn),及其相關(guān)內(nèi)容進(jìn)行了分析研究。
2018-09-30 16:29:142957

在Xilinx FPGA上單源SYCL C++實(shí)現(xiàn)運(yùn)行的方法

在此Xilinx研究實(shí)驗(yàn)室演示中,解釋了單源SYCL C ++示例以及生成在Xilinx FPGA上運(yùn)行的硬件實(shí)現(xiàn)方法。
2018-11-20 06:30:002918

FPGA教程之ALTERA的CPLD與FPGA器件的詳細(xì)資料說(shuō)明

本文檔的主要內(nèi)容詳細(xì)介紹的是FPGA教程之ALTERA的CPLD與FPGA器件的詳細(xì)資料說(shuō)明主要內(nèi)容包括了:一、Altera器件一般介紹,二、MAX 7000 系列器件,三、FLEX10K系列器件,四、邊界掃描測(cè)試
2019-02-27 17:27:3115

基于外部處理器的FPGA加載應(yīng)用程序的方法研究

FPGA要加載的程序可以根據(jù)需要有選擇的加載時(shí)不能采用這種方法。本文實(shí)現(xiàn)了一種基于外部處理器的加載方法,速度快,而且可以根據(jù)設(shè)置給FPGA加載相應(yīng)的程序。
2020-08-13 17:16:461805

使用Verilog設(shè)計(jì)的Altera SOPC Builder簡(jiǎn)介

本教程介紹Altera的sopcbuilder軟件,該軟件用于實(shí)現(xiàn)Altera FPGA設(shè)備上使用niosii處理器的系統(tǒng)。該系統(tǒng)的開(kāi)發(fā)流程是通過(guò)給出使用sopcbuilder結(jié)合quartusii軟件實(shí)現(xiàn)一個(gè)簡(jiǎn)單系統(tǒng)的分步說(shuō)明來(lái)說(shuō)明的。
2021-01-26 16:52:0019

Altera氣旋V系列FPGA的電源解決方案

Altera氣旋V系列FPGA的電源解決方案
2021-04-22 20:30:257

Altera Arria V系列FPGA的電源解決方案

Altera Arria V系列FPGA的電源解決方案
2021-04-29 08:58:069

Altera Stratix V FPGA的電源解決方案

Altera Stratix V FPGA的電源解決方案
2021-04-29 09:41:475

FPGA中浮點(diǎn)運(yùn)算定標(biāo)實(shí)現(xiàn)方法

有些FPGA中是不能直接對(duì)浮點(diǎn)數(shù)進(jìn)行操作的,只能采用定點(diǎn)數(shù)進(jìn)行數(shù)值運(yùn)算。對(duì)于FPGA而言,參與數(shù)學(xué)運(yùn)算的書就是16位的整型數(shù),但如果數(shù)學(xué)運(yùn)算中出現(xiàn)小數(shù)怎么辦呢?要知道,FPGA對(duì)小數(shù)是無(wú)能為力
2021-08-12 09:53:394504

Altera FPGA CPLD學(xué)習(xí)筆記

Altera FPGA CPLD學(xué)習(xí)筆記(肇慶理士電源技術(shù)有限)-Altera FPGA CPLD學(xué)習(xí)筆記? ? ? ? ? ? ? ? ?
2021-09-18 10:54:4179

FPGA實(shí)現(xiàn)FFT算法的方法

摘要:在對(duì)FFT(快速傅立葉變換)算法進(jìn)行研究的基礎(chǔ)上,描述了用FPGA實(shí)現(xiàn)FFT的方法,并對(duì)其中的整體結(jié)構(gòu)、蝶形單元及性能等進(jìn)行了分析。
2022-04-12 19:28:254515

FPGA和DSP兩種處理器之間實(shí)現(xiàn)SRIO協(xié)議的方法

摘要: 現(xiàn)代 信號(hào) 處理系統(tǒng)通常需要在不同處理器之間實(shí)現(xiàn)高速數(shù)據(jù) 通信 ,SRIO協(xié)議由于高效率、低延時(shí)的特性被廣泛使用。本文研究了在 FPGA 和 DSP 兩種處理器之間實(shí)現(xiàn)SRIO協(xié)議的方法
2023-03-20 15:00:011324

已全部加載完成