本文首先會(huì)對(duì)這個(gè)問(wèn)題進(jìn)行一般性地分析,在此基礎(chǔ)上我們將以德州儀器公司 10G SERDES 器件 TLK10002 為例,提出一個(gè)新的解決方案,即采用雙時(shí)鐘模式提供 SERDES系統(tǒng)時(shí)鐘,并且探討
2013-09-26 14:34:31
5750 
不夠的情況下有可能會(huì)造成 FIFO 的溢出。本文首先會(huì)對(duì)這個(gè)問(wèn)題進(jìn)行一般性地分析,在此基礎(chǔ)上我們將以德州儀器公司 10G SERDES 器件 TLK10002 為例,提出一個(gè)新的解決方案,即采用雙時(shí)鐘模式提供 SERDES系統(tǒng)時(shí)鐘。
2013-09-29 10:05:45
2900 
時(shí)鐘設(shè)計(jì)方案 在復(fù)雜的FPGA設(shè)計(jì)中,設(shè)計(jì)時(shí)鐘方案是一項(xiàng)具有挑戰(zhàn)性的任務(wù)。設(shè)計(jì)者需要很好地掌握目標(biāo)器件所能提供的時(shí)鐘資源及它們的限制,需要了解不同設(shè)計(jì)技術(shù)之間的權(quán)衡,并且需要很好地掌握一系列
2024-01-22 09:30:50
1413 
/10b的SerDes接口,包括SERDES收發(fā)單元,通過(guò)完全數(shù)字化的方法實(shí)現(xiàn)SERDES的CDR(Clock Data Recovery,時(shí)鐘數(shù)據(jù)恢復(fù)),完成100~200Mhz的板間SERDES單通道
2019-05-29 17:52:03
一、SERDES的作用1.1并行總線接口在SerDes流行之前,芯片之間的互聯(lián)通過(guò)系統(tǒng)同步或者源同步的并行接口傳輸數(shù)據(jù),圖1.1演示了系統(tǒng)和源同步并行接口。隨著接口頻率的提高,在系統(tǒng)同步接口方式中,有幾個(gè)因素限制了有效數(shù)據(jù)窗口寬度的繼續(xù)增加。a)、時(shí)鐘...
2021-07-28 08:35:42
的。特別是在數(shù)字控制電源中,DVS 很常見(jiàn),也很容易實(shí)現(xiàn)。穩(wěn)壓器一般用于生成恒定的輸出電壓。利用控制環(huán)路,可通過(guò)未經(jīng)調(diào)節(jié)的輸入電壓生成穩(wěn)定、精準(zhǔn)的輸出電壓。動(dòng)態(tài)電壓調(diào)節(jié)(DVS)有什么作用?動(dòng)態(tài)電壓
2021-01-20 07:00:00
數(shù)字電子鐘設(shè)計(jì)方案數(shù)字鐘是一種用數(shù)字電路技術(shù)實(shí)現(xiàn)時(shí)、分、秒計(jì)時(shí)的裝置,與機(jī)械式時(shí)鐘相比具有更高的準(zhǔn)確性和直觀性,且無(wú)機(jī)械裝置,具有更更長(zhǎng)的使用壽命,因此得到了廣泛的使用。數(shù)字鐘從原理上講是一種典型
2009-12-17 11:31:30
本帖最后由 eehome 于 2013-1-5 10:02 編輯
數(shù)字語(yǔ)音解碼器的低功耗設(shè)計(jì)方案
2012-08-20 12:50:40
嗨,我有一個(gè)項(xiàng)目,我必須在發(fā)送器端序列化16位數(shù)字輸入數(shù)據(jù),然后在接收器端反序列化數(shù)據(jù)。這種數(shù)字鏈路的預(yù)期速度是100MHz-500MHz。這種實(shí)現(xiàn)必須是系統(tǒng)同步的,即沒(méi)有任何時(shí)鐘轉(zhuǎn)發(fā),我必須在Rx
2019-08-06 10:31:49
設(shè)計(jì)。
FPGA和SERDES因其高速性和靈活性,在數(shù)據(jù)通信領(lǐng)域得到廣泛應(yīng)用。FPGA和SERDES對(duì)電源的要求極為嚴(yán)格,需要低紋波、高穩(wěn)定性的電源供應(yīng)以保證信號(hào)的完整性和系統(tǒng)的性能。ASP4644
2024-08-16 14:55:59
接(Dual Link)兩種方式,對(duì)于單連接,僅用圖1所示的1/2、9/10、17/18腳傳輸,它的傳輸速率可達(dá)4.9Gbps,雙連接可達(dá)9.9Gbps。DVI接口在數(shù)字電視中的應(yīng)用● 基本方案論證分析
2018-12-12 10:18:10
隨著SerDes芯片集成度,復(fù)雜度,傳輸速率的不斷提高,傳統(tǒng)的自動(dòng)化測(cè)試系統(tǒng)已經(jīng)無(wú)法滿足SerDes測(cè)試速率需求。為解決該測(cè)試難題,通過(guò)Nautilus UDI方案的導(dǎo)入,成功得實(shí)現(xiàn)了32 Gbps
2021-05-10 06:58:55
介紹一種汽車(chē)LED照明系統(tǒng)的設(shè)計(jì)方案
2021-05-13 06:52:48
介紹一種視頻監(jiān)控系統(tǒng)的設(shè)計(jì)方案
2021-05-31 07:07:58
從ASIC到FPGA的轉(zhuǎn)換系統(tǒng)時(shí)鐘設(shè)計(jì)方案
2011-03-02 09:37:37
本帖最后由 eehome 于 2013-1-5 09:51 編輯
入侵報(bào)警系統(tǒng)設(shè)計(jì)方案
2012-08-18 15:36:22
分享一份智能視頻監(jiān)控應(yīng)用系統(tǒng)的設(shè)計(jì)方案
2021-06-08 06:49:09
分享一款不錯(cuò)的基于可編程邏輯器件PLD的數(shù)字電路設(shè)計(jì)方案
2021-04-30 06:34:54
本文提出了一種能夠很好地反映衛(wèi)星通信中星地鏈路特性的模擬系統(tǒng)設(shè)計(jì)方案。在確定硬件設(shè)計(jì)方案之前,搭建了合理的信道仿真模型,并對(duì)仿真結(jié)果進(jìn)行了分析。
2021-04-08 06:09:33
基于51單片機(jī)的時(shí)鐘-跑表設(shè)計(jì)方案(程序+仿真)
2018-11-29 12:07:49
數(shù)字系統(tǒng)的設(shè)計(jì)師們面臨著許多新的挑戰(zhàn),例如使用采用了串行器/解串器(SERDES)技術(shù)的高速串行接口來(lái)取代傳統(tǒng)的并行總線架構(gòu)?;?b class="flag-6" style="color: red">SERDES的設(shè)計(jì)增加了帶寬,減少了信號(hào)數(shù)量,同時(shí)帶來(lái)了諸如減少布線
2019-05-21 05:00:13
本方案是以CME最新的低功耗系列FPGA的HR03為平臺(tái),實(shí)現(xiàn)8/10b的SerDes接口,包括SERDES收發(fā)單元,通過(guò)完全數(shù)字化的方法實(shí)現(xiàn)SERDES的CDR(Clock Data
2019-10-21 07:09:44
小區(qū)智能化系統(tǒng)設(shè)計(jì)方案
2012-08-18 15:38:43
本帖最后由 eehome 于 2013-1-5 09:50 編輯
平安城市視頻監(jiān)控系統(tǒng)設(shè)計(jì)方案-20091213
2012-08-20 09:56:45
SerDes是怎么工作的?SerDes有傳輸時(shí)鐘信號(hào)嗎?
2021-10-18 08:53:42
為 EMI 敏感和高速 SERDES 系統(tǒng)供電
2019-05-21 14:34:36
求大神分享一款天平系統(tǒng)的設(shè)計(jì)方案
2021-05-11 06:20:54
本文提出的一種數(shù)字信道化IFM接收機(jī)方案結(jié)合了數(shù)字信道化接收機(jī)高效結(jié)構(gòu)和相位差分瞬時(shí)測(cè)頻方法,從而降低了系統(tǒng)復(fù)雜度,提高了實(shí)時(shí)處理能力,仿真結(jié)果表明該方案具有較好的信號(hào)檢測(cè)能力。用現(xiàn)代技術(shù)來(lái)實(shí)現(xiàn)寬帶
2021-02-23 07:05:58
求一種數(shù)字式溫度測(cè)量電路的設(shè)計(jì)方案
2021-05-17 06:16:41
求一種以CPLD為核心處理電路的數(shù)字電壓表的設(shè)計(jì)方案
2021-04-28 07:14:04
漂移及漂移形成的原因是什么?光纖漂移引起的SERDES FIFO溢出問(wèn)題分析BBU SERDES 雙系時(shí)鐘方案及具體實(shí)現(xiàn)
2021-04-19 08:35:11
本文介紹了一種基于ARM的視頻監(jiān)控系統(tǒng)的設(shè)計(jì)方案,采用軟壓縮算法,討論了系統(tǒng)的硬件和軟件設(shè)計(jì)。
2021-06-08 06:27:10
求一種多路模擬數(shù)字采集與處理系統(tǒng)的設(shè)計(jì)方案
2021-04-28 07:04:52
求一種智能物品清點(diǎn)系統(tǒng)的設(shè)計(jì)方案
2021-05-20 07:29:31
一種基于CPLD控制的直流固態(tài)功控系統(tǒng)的設(shè)計(jì)方案。
2021-05-06 06:23:55
TPMS主要有哪幾種實(shí)現(xiàn)方式?如何選用新型送器(遙控鑰匙)與接收器中幾種芯片?一種基于LIN總線分布式實(shí)時(shí)輪胎壓力監(jiān)測(cè)系統(tǒng)的設(shè)計(jì)方案
2021-05-13 06:03:12
求大佬分享一種小型通信系統(tǒng)的設(shè)計(jì)方案
2021-05-28 06:13:52
測(cè)溫系統(tǒng)設(shè)計(jì)方案,原理方案都有,有圖有真相!
2014-09-05 16:29:53
用單片機(jī)實(shí)現(xiàn)電子時(shí)鐘設(shè)計(jì)方案時(shí)鐘電路在計(jì)算機(jī)系統(tǒng)中起著非常重要的作用,是保證系統(tǒng)正常工作的基礎(chǔ)。在一個(gè)單片機(jī)應(yīng)用系統(tǒng)中,時(shí)鐘有兩方面的含義:一是指為保障系統(tǒng)正常工作的基準(zhǔn)振蕩定時(shí)信號(hào),主要由晶振
2009-12-17 11:20:48
電氣CAD文件中高效的工作流程性能卓越的 PCschemetic ELautomation軟件具有作電氣設(shè)計(jì)時(shí)所需要的所有功能。其獨(dú)一無(wú)二的工作流程可節(jié)省您大量的時(shí)間,它代替了所有的訂貨信息——從
2009-12-04 11:24:24
的serdes?2、如果serdes是各自的,是否共享輸入時(shí)鐘?(外部時(shí)鐘,對(duì)于我們來(lái)說(shuō)是156.25MHz)3、在研究SRIO速率配置時(shí)發(fā)現(xiàn)文檔中描述:serdes的輸出時(shí)鐘不能超過(guò)3.125GHz,該描述是否準(zhǔn)確?是否適用于所有的serdes模塊?謝謝!
2018-08-06 06:17:36
為了保證圖像采集的高速性和連續(xù)性,求一種適用嵌入式系統(tǒng)的數(shù)字圖像采集模塊設(shè)計(jì)方案?
2021-04-08 06:13:26
直播PPT:直播簡(jiǎn)介:電源技術(shù)的發(fā)展日新月異,高可靠性,高頻率,高效率,高功率密度,節(jié)能環(huán)保是未來(lái)電源產(chǎn)品發(fā)展的趨勢(shì)和主流。其中LLC電源設(shè)計(jì)方案越來(lái)越受到電子工程師的青睞和追捧并成為中高功率等級(jí)
2019-01-04 11:41:20
什么是達(dá)芬奇技術(shù)?達(dá)芬奇技術(shù)在數(shù)字視頻系統(tǒng)的應(yīng)用是什么?
2021-06-04 07:17:50
針對(duì)單片機(jī)的時(shí)鐘頻率電路有哪幾種設(shè)計(jì)方案?分別有何優(yōu)缺點(diǎn)?
2022-02-22 06:20:34
100MHz的時(shí)候,有些接口功能是有限制的;使用外部的REF_CLK則可以靈活選擇配置時(shí)鐘。Serdes方案表輸入文字在LS1028A芯片中,SerDes可以配置下表的功能,不在表中的搭配是不允許
2020-10-28 17:15:14
的SerDes設(shè)計(jì)方案做個(gè)簡(jiǎn)單解讀。PART.2 LS1028A飛凌9月份發(fā)布了NXP的LS系列家族新成員——FET1028A-C核心板。其包含豐富的高速接口:PCIE、SATA、USB、以太網(wǎng)。與我
2020-11-01 20:21:02
車(chē)載信息娛樂(lè)系統(tǒng)仿真設(shè)計(jì)方案
2010-03-08 13:52:59
43 數(shù)字電視系統(tǒng)設(shè)計(jì)方案
一、客戶需求 1、通過(guò)改造,建設(shè)傳輸750M帶寬內(nèi)的40個(gè)模擬頻道和50個(gè)數(shù)字電視頻道的雙平臺(tái)傳輸網(wǎng)絡(luò)系
2010-03-26 17:39:40
39 數(shù)字電路實(shí)驗(yàn)的虛擬化設(shè)計(jì)方案
介紹了虛擬儀器的簡(jiǎn)單使用方法及其在數(shù)字電路實(shí)驗(yàn)教學(xué)中的應(yīng)用, 列舉了幾個(gè)例子, 并通過(guò)虛擬儀器與傳統(tǒng)儀器的比較得出
2010-03-30 16:15:28
20 在數(shù)字通信系統(tǒng)中,由于有高斯噪聲和多徑的影響,接收信號(hào)產(chǎn)生損失,從而導(dǎo)致時(shí)鐘信號(hào)的提取更加困難,而時(shí)鐘信號(hào)的不準(zhǔn)確性會(huì)降低整個(gè)系統(tǒng)的性能。本文我們給出一種改進(jìn)
2010-08-03 17:04:27
33 本文給出了有源RFID的倉(cāng)庫(kù)管理系統(tǒng)設(shè)計(jì)方案的實(shí)現(xiàn)過(guò)程,這個(gè)倉(cāng)庫(kù)管理系統(tǒng)設(shè)計(jì)可以很大程度地降低人力成本,提高效率。
2010-03-05 12:00:02
1063 
嵌入式系統(tǒng)中FFT算法分析及設(shè)計(jì)方案
概述:
目前國(guó)內(nèi)有關(guān)數(shù)字信號(hào)處理
2010-03-08 11:47:47
936 
數(shù)字馬達(dá)控制系統(tǒng)的量化誤差設(shè)計(jì)方案
量化誤差的產(chǎn)生
數(shù)字控制系統(tǒng)能夠?yàn)樵O(shè)計(jì)人員提供多種優(yōu)勢(shì),如更易于實(shí)現(xiàn)高級(jí)算法功能、成本更低且性能更穩(wěn)定等
2010-03-12 15:49:15
882 
高速串行接口設(shè)計(jì)的高效時(shí)鐘解決方案
數(shù)字系統(tǒng)的設(shè)計(jì)師們面臨著許多新的挑戰(zhàn),例如使用采用了串行器/解串器(SERDES)技術(shù)的高速串行接口來(lái)取代傳統(tǒng)的并行總線架
2010-04-09 13:24:59
1349 
病房呼叫系統(tǒng)設(shè)計(jì)方案
2011-01-28 09:39:13
22162 
本內(nèi)容提供了全數(shù)字擴(kuò)頻接收機(jī)的設(shè)計(jì)方案
2011-10-11 15:10:08
39 該設(shè)計(jì)方案是以MC51單片機(jī)為核心,采用LCD液晶屏幕顯示系統(tǒng),溫度采集模塊、鍵盤(pán)時(shí)間調(diào)整預(yù)設(shè)置等模塊,所構(gòu)建的數(shù)字時(shí)鐘系統(tǒng),能動(dòng)態(tài)顯示實(shí)時(shí)時(shí)鐘的時(shí)、分、秒,數(shù)據(jù)顯示(誤差限制在30每天),對(duì)溫度
2016-02-16 17:05:05
3 一種多功能數(shù)字時(shí)鐘的pcb設(shè)計(jì)方案,供大家學(xué)習(xí)使用。
2016-05-16 15:53:04
0 電子煙的結(jié)構(gòu)原理與系統(tǒng)設(shè)計(jì)方案下載
2022-03-22 15:58:05
156 廠區(qū)監(jiān)控系統(tǒng)設(shè)計(jì)方案_-_完本
2017-01-04 14:29:25
0 高效單級(jí)變換式LED驅(qū)動(dòng)電源設(shè)計(jì)方案
2017-01-14 11:16:50
13 有源RFID局域定位系統(tǒng)設(shè)計(jì)方案
2017-01-12 22:06:03
28 我們知道,SERDES對(duì)參考時(shí)鐘有嚴(yán)格的相位噪聲性能要求。通常,SERDES供應(yīng)商會(huì)根據(jù)其SERDES采用的PLL以及CDR架構(gòu)特點(diǎn),以及性能數(shù)據(jù),提出對(duì)參考時(shí)鐘的相位噪聲的具體要求。
2017-02-10 18:40:10
6648 
功底和設(shè)計(jì)水平,是電子設(shè)計(jì)和仿真教學(xué)的典型案例。文中采用了555 定時(shí)器電路、計(jì)數(shù)電路、譯碼電路、顯示電路和時(shí)鐘校正電路,來(lái)實(shí)現(xiàn)該電路。 1 系統(tǒng)設(shè)計(jì)方案 數(shù)字鐘由振蕩器、分頻器、計(jì)時(shí)電路、譯碼顯示電路等組成[1-3]。振蕩器是數(shù)字
2017-10-19 15:05:55
8 數(shù)字系統(tǒng)的設(shè)計(jì)師們面臨著許多新的挑戰(zhàn),例如使用采用了串行器/解串器(SERDES)技術(shù)的高速串行接口來(lái)取代傳統(tǒng)的并行總線架構(gòu)?;?b class="flag-6" style="color: red">SERDES的設(shè)計(jì)增加了帶寬,減少了信號(hào)數(shù)量,同時(shí)帶來(lái)了諸如減少布線
2017-10-26 15:37:45
4 時(shí)鐘的管理。本文詳細(xì)介紹了利用嵌入式微控制器MSP430單片機(jī)和數(shù)字鎖相環(huán)(DPLL)來(lái)實(shí)現(xiàn)嵌入式同步時(shí)鐘系統(tǒng)的方案和設(shè)計(jì)實(shí)例。 系統(tǒng)總體結(jié)構(gòu) 同步設(shè)備的同步時(shí)鐘系統(tǒng)要求能達(dá)到3級(jí)時(shí)鐘標(biāo)準(zhǔn),可使用從SDH網(wǎng)絡(luò)上提取的時(shí)鐘或外部時(shí)
2017-11-04 10:21:44
6 在很多無(wú)線或者有線的系統(tǒng)應(yīng)用中,都需要器件的接收端能夠和鏈路的發(fā)送端的頻率做跟隨。通常的實(shí)現(xiàn)方案都是通過(guò)將SERDES的恢復(fù)時(shí)鐘引到芯片外部,然后通過(guò)一個(gè)cleanup PLL過(guò)濾抖動(dòng),然后同時(shí)再生出低相位抖動(dòng)的跟隨時(shí)鐘,然后將此時(shí)鐘作為SERDES的參考時(shí)鐘。
2017-11-18 12:08:49
8111 
熟悉電磁兼容設(shè)計(jì)的工程師都知道,設(shè)計(jì)好時(shí)鐘電路是保證達(dá)到系統(tǒng)輻射指標(biāo)的關(guān)鍵,時(shí)鐘電路EMC設(shè)計(jì)的好壞直接影響整個(gè)系統(tǒng)的性能。對(duì)于經(jīng)驗(yàn)豐富的工程師來(lái)說(shuō),在數(shù)字系統(tǒng)中有許多種方法可用于解決電磁干擾問(wèn)題。
2018-04-23 08:14:00
2348 
隨著SerDes芯片集成度、復(fù)雜度、傳輸速率的不斷提高,傳統(tǒng)的自動(dòng)化測(cè)試系統(tǒng)已經(jīng)無(wú)法滿足SerDes測(cè)試速率需求。但通過(guò)Nautilus UDI方案的導(dǎo)入,成功實(shí)現(xiàn)了32 Gbps SerDes
2018-06-10 10:51:17
6078 
視頻介紹:白金等級(jí)720瓦AC/DC數(shù)字電源參考設(shè)計(jì)方案,是個(gè)全數(shù)字控制方案。帶有非常強(qiáng)的系統(tǒng)監(jiān)控和故障處理能力;基于dsPIC33數(shù)字信號(hào)控制器,在多個(gè)并接時(shí),帶有負(fù)載共享總線處理;帶頻率抖動(dòng)技術(shù)來(lái)降低EMI;有DCM校正;有功率降額控制功能。
2019-03-18 06:52:00
5610 
本方案是以CME最新的低功耗系列FPGA的HR03為平臺(tái),實(shí)現(xiàn)8/10b的SerDes接口,包括SERDES收發(fā)單元,通過(guò)完全數(shù)字化的方法實(shí)現(xiàn)SERDES的CDR(Clock Data
2019-05-24 15:33:25
5411 
為滿足目前的56GPAM-4 SerDes技術(shù),以支持更高帶寬的100G+以太網(wǎng)和光網(wǎng)絡(luò)設(shè)計(jì)。硬件開(kāi)發(fā)人員通常需要100fs(典型值)以下RMS相位抖動(dòng)規(guī)范的時(shí)鐘。這些設(shè)計(jì)通常需要與CPU和系統(tǒng)時(shí)鐘等其他頻率時(shí)鐘混用。
2020-11-12 15:25:55
5871 簡(jiǎn)易病房呼叫系統(tǒng)設(shè)計(jì)方案
2021-06-15 09:40:27
15 基于NVM和DRAN的混合內(nèi)存系統(tǒng)設(shè)計(jì)方案
2021-06-24 15:45:29
12 一種數(shù)字式可調(diào)直流穩(wěn)壓電源系統(tǒng)設(shè)計(jì)方案
2021-06-25 10:32:54
35 ,另一個(gè)優(yōu)勢(shì)是能夠通過(guò)一對(duì)差分對(duì)信號(hào)引腳(而不是8、16、32或N個(gè)數(shù)據(jù)引腳和一個(gè)時(shí)鐘引腳)發(fā)送數(shù)據(jù)。在串行傳輸這個(gè)方面得益于更小的數(shù)據(jù)包和更密集的pcb而節(jié)省了成本。具體取決于晶片成本、封裝成本、PCB成本和PCB擁塞等因素。 距離優(yōu)勢(shì) 在過(guò)去的十年里,SERDES在PCB和基
2021-07-23 11:59:46
5204 基于STM32單片機(jī)的時(shí)鐘樹(shù)設(shè)計(jì)方案
2021-08-04 16:37:06
38 /10b的SerDes接口,包括SERDES收發(fā)單元,通過(guò)完全數(shù)字化的方法實(shí)現(xiàn)SERDES的CDR(Clock Data Recovery,時(shí)鐘數(shù)
2023-07-27 16:10:01
4205 
的。在使用SerDes的過(guò)程中,設(shè)計(jì)者有太多的疑惑:為什么在傳輸?shù)倪^(guò)程中沒(méi)有時(shí)鐘信號(hào)?什么是加重和均衡?抖動(dòng)和誤碼是什么關(guān)系?各種抖動(dòng)之間有什么關(guān)系?時(shí)鐘怎么恢復(fù)?等等這些問(wèn)題,如果設(shè)計(jì)者能夠完全理解
2023-10-16 14:50:37
3107 
時(shí)鐘信號(hào)的同步 在數(shù)字電路里怎樣讓兩個(gè)不同步的時(shí)鐘信號(hào)同步? 在數(shù)字電路中,時(shí)鐘信號(hào)的同步是非常重要的問(wèn)題。因?yàn)樵谛盘?hào)處理過(guò)程中,如果不同步,就會(huì)出現(xiàn)信號(hào)的混淆和錯(cuò)誤。因此,在數(shù)字電路中需要采取一些
2023-10-18 15:23:48
2931 SerDes(Serialization/Deserialization)是一種在數(shù)字通信系統(tǒng)中提供重要優(yōu)勢(shì)的串行/并行轉(zhuǎn)換電路。
2023-10-20 15:31:24
2786 
SerDes是一種功能塊,用于對(duì)高速芯片間通信中使用的數(shù)字化數(shù)據(jù)進(jìn)行序列化和反序列化。用于高性能計(jì)算(HPC)、人工智能(AI)、汽車(chē)、移動(dòng)和物聯(lián)網(wǎng)(IoT)應(yīng)用的現(xiàn)代片上系統(tǒng)(SoC)都實(shí)現(xiàn)了
2025-03-27 16:18:35
5286 
AD9546 采用數(shù)字化時(shí)鐘技術(shù),可在系統(tǒng)中高效傳輸和分配時(shí)鐘信號(hào)。數(shù)字化時(shí)鐘具有設(shè)計(jì)靈活性,且可使用可擴(kuò)展的時(shí)鐘傳輸系統(tǒng),并具有良好的相位(時(shí)間)對(duì)齊控制。這些特性使 AD9546 成為必須滿足
2025-04-09 15:11:46
937 
Analog Devices Inc. AD9546雙通道DPLL數(shù)字化時(shí)鐘同步器結(jié)合了數(shù)字化時(shí)鐘技術(shù),可在系統(tǒng)中高效傳輸和分配時(shí)鐘信號(hào)。AD9546上的數(shù)字化時(shí)鐘支持設(shè)計(jì)具有良好控制相位(時(shí)間
2025-07-01 09:53:02
590 
電磁頻譜監(jiān)測(cè)系統(tǒng)平臺(tái)設(shè)計(jì)方案
2025-09-28 15:58:14
593 
電磁頻譜管理系統(tǒng)設(shè)計(jì)方案
2025-10-20 14:02:09
356 
電磁頻譜監(jiān)測(cè)平臺(tái)系統(tǒng)設(shè)計(jì)方案
2025-10-23 16:03:55
418 
一前言時(shí)鐘信號(hào)是時(shí)序邏輯的基礎(chǔ),它作為數(shù)字電路系統(tǒng)的心臟,在數(shù)字電路中具有重要意義。時(shí)鐘信號(hào)在數(shù)字系統(tǒng)中并非完美的方波,其快速邊沿(上升/下降時(shí)間)包含了極其豐富的高次諧波成分。這些高次諧波雖然對(duì)數(shù)字
2025-12-23 11:34:39
251 
評(píng)論