曰本美女∴一区二区特级A级黄色大片, 国产亚洲精品美女久久久久久2025, 页岩实心砖-高密市宏伟建材有限公司, 午夜小视频在线观看欧美日韩手机在线,国产人妻奶水一区二区,国产玉足,妺妺窝人体色WWW网站孕妇,色综合天天综合网中文伊,成人在线麻豆网观看

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

日本召開的VLSI 2019峰會上公開在先進制程工藝方面的進度

旺材芯片 ? 來源:陳年麗 ? 2019-07-31 16:53 ? 次閱讀

上個月在日本召開的VLSI 2019峰會上,臺積電(下稱TSMC)舉辦了一次小型的媒體會,會上他們公開了目前他們在先進制程工藝方面的進度。這篇文章就帶大家來梳理一下目前TSMC的先進工藝進度,對于未來兩到三年半導體代工業(yè)界的發(fā)展有個前瞻。

圖片來自于WikiChip,下同

注:這篇文章大部分內容翻譯自WikiChip對上述兩次會議中臺積電披露內容的一篇匯總文。由于小編不是學電路或者說電子科班出身,所以文中在電路知識相關內容的翻譯上可能有問題,請各位讀者見諒,如有問題敬請在評論指出。

原版7nm工藝(N7)

TSMC認為他們的7nm工藝(N7)是目前可用的半導體工藝中最為先進的。在VSLI峰會上面,TSMC披露了7nm工藝的一些技術細節(jié)。目前除了少部分主要客戶(小編:某VIDIA),大多數(shù)TSMC的客戶都表示將直接從TSMC 16nm節(jié)點工藝直接轉到7nm節(jié)點工藝。

TSMC各節(jié)點工藝關鍵特征對比表

TSMC的10nm節(jié)點將是一代短命的工藝,看起來更像是一代用于過渡的工藝。相比起16nm節(jié)點工藝,7nm可以提供3.3倍的門電路密度,在同等功耗上提供35~40%的速度提升或者可以降低65%的功耗。

不過7nm技術的亮點更加在于TSMC對于良率的控制,根據(jù)TSMC給出的信息,得益于在10nm工藝上面的經(jīng)驗,7nm工藝的成熟速度是有史以來最快的。隨著7nm工藝紛紛被高性能計算領域所使用,TSMC開始分別向移動端客戶和生產(chǎn)250mm^2^以上Die大小的HPC客戶報告不同的缺陷密度。

有趣的是,TSMC發(fā)現(xiàn)他們7nm節(jié)點工藝的需求在每季度以1%的速度下降著,同時他們利潤的主要來源還是成熟的16nm節(jié)點工藝,不過他們認為,7nm工藝將提供整個年度25%的利潤。

第二代7nm工藝(N7P)

TSMC已經(jīng)開始提供優(yōu)化版的7nm制程了,他們把這種工藝命名為"N7 Performance-enhanced version",簡寫為N7P,翻譯過來就是7nm性能增強版,一般稱之為“第二代7nm工藝”或者“7nm year 2”。

N7P是在原版基礎上對某些生產(chǎn)步驟(例如FEOL和MOL)進行了優(yōu)化,從而得到了約7%的性能提升,或者10%的省電效果。

7nm EUV(N7+)

TSMC內部將首次引入EUV(極紫外線光刻)技術的7nm工藝稱之為"N7+",不要把它和上面的“第二代7nm工藝”給搞混了,那種仍然是采用目前常用的DUV(深紫外線光刻)。N7+已經(jīng)在上個季度進入了量產(chǎn)環(huán)節(jié),TSMC表明這種新工藝的產(chǎn)量已經(jīng)可以達到原來7nm工藝的水平了。

相較于初代7nm工藝,N7+可以提供1.2倍的密度提升,同等功耗水平下提供10%的性能增幅,或者同性能節(jié)省15%的功耗。紙面數(shù)據(jù)上的表現(xiàn)當然是比上面的N7P還要強一些。當然,使用新的EUV技術也意味著需要在物理上重新實現(xiàn)一遍芯片,并且使用新的EUV掩膜。

6nm節(jié)點(N6)

6nm節(jié)點是N7(初代7nm工藝)的EUV等效工藝,計劃使用比N7+更多的EUV層,它兼容于N7工藝,目的是為大部分客戶提供制程的升級。在N6工藝上,有些N7節(jié)點的設計將會采用新的方式來實現(xiàn),最終將提供約18%的密度提升。

比較特別的是,N6工藝進入實際生產(chǎn)的時間將會比N5還要晚,風險生產(chǎn)將會在明年早些時候開始,在2020末開始工藝爬坡。正因如此,TSMC稱他們將會把在N7+和N5這兩種工藝上學習到的經(jīng)驗運用于N6上面。

5nm節(jié)點(N5)

TSMC 5nm工藝節(jié)點(N5)將會是7nm之后的下一個“完全節(jié)點(小編注:比如Intel的22nm到14nm為一個完全節(jié)點)”,在今年第一季度,它已經(jīng)進入了風險生產(chǎn),預計將于明年上半年開始工藝爬坡。N5會廣泛地使用EUV技術,TSMC表示N5節(jié)點工藝的發(fā)展工藝與N7相似,并且目前已經(jīng)達到了一個非常高水平的產(chǎn)量。

相較于N7節(jié)點,TSMC宣稱N5將提供1.8倍的密度,同功耗15%的性能提升或者同性能30%的節(jié)能。同樣地,N5也會像N7那樣為移動端和HPC用途提供兩種額外選項。相比起N7工藝,N5的HPC選項將提供最高達25%的性能提升。

TSMC 5nm節(jié)點技術特征預測


在WikiChip的預計中,TSMC 5nm將比Intel和三星的下一個完全節(jié)點工藝成熟時間更早。

第二代5nm工藝(N5P)

如同7nm節(jié)點時候的情況,TSMC計劃將提供一種5nm工藝的優(yōu)化版,名稱也類似:N5 Performance-enhanced version,代號N5P。與N7P類似,N5P也在某些生產(chǎn)步驟(例如FEOL和MOL)進行了優(yōu)化,相比起N5工藝,N5P可以提供同功耗下7%的性能提升或是同性能下15%的省電。

不過目前N5P的具體時間線仍然是未知的,但有跡象表明TSMC會在2020年末或2021年初將其推出。

3nm節(jié)點(N3)

TSMC表示他們的3納米工藝進展順利,預計將于2022年左右正式引入。就像我們之前知道的那樣,目前的FinFET已經(jīng)不能滿足于3nm節(jié)點時代的生產(chǎn)了,業(yè)界目前計劃引入新的GAA(閘極全環(huán) Gate-all-around)技術。但不能排除TSMC和Intel會繼續(xù)使用生產(chǎn)更容易、成本更加低的FinFET,因為它尚有潛力可以被挖掘,而三星已經(jīng)計劃在3nm上面引入GAA技術了。WikiChip更加傾向于TSMC會繼續(xù)在3nm節(jié)點上面使用FinFET,而會在隨后的工藝節(jié)點中引入GAA技術。目前還沒有更多關于TSMC 3nm工藝的信息。

總結

在成為世界上最大的半導體代工廠之后,TSMC并沒有停止他們的腳步,相反,他們保持著新工藝的研發(fā)速度,從目前披露出來的進度來看,他們已經(jīng)領先于Intel和其他半導體生產(chǎn)商了。先不論這個工藝節(jié)點命名中有多少水分,但就目前7nm工藝的表現(xiàn)來看,TSMC確實是對得起“最先進”之名的。

所謂有競爭才有發(fā)展,在之前的時代中,TSMC、三星和GF都沒有對Intel構成過像樣的威脅,所以Intel才會在10nm工藝上制定如此激進的目標,導致其難產(chǎn)至今。不過10nm工藝的芯片已經(jīng)開始出貨了,當然早期10nm的表現(xiàn)肯定是不如現(xiàn)在14nm++的。如果按照Intel以前的做法,他們肯定是會去吃透10nm再轉進下一代7nm節(jié)點工藝的,但是競爭對手的速度已經(jīng)容不得他們慢慢吃透工藝了。前不久Intel的CEO在一場峰會中宣稱將于兩年內提供7nm工藝,那么他們究竟能不能做到呢?讓我們拭目以待。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 半導體
    +關注

    關注

    335

    文章

    28403

    瀏覽量

    230616
  • VLSI
    +關注

    關注

    0

    文章

    73

    瀏覽量

    43327

原文標題:精華 | 一文梳理臺積電先進制程工藝進度

文章出處:【微信號:wc_ysj,微信公眾號:旺材芯片】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦
    熱點推薦

    先進封裝工藝面臨的挑戰(zhàn)

    在先進制程遭遇微縮瓶頸的背景下,先進封裝朝著 3D 異質整合方向發(fā)展,成為延續(xù)摩爾定律的關鍵路徑。3D 先進封裝技術作為未來的發(fā)展趨勢,使芯片串聯(lián)數(shù)量大幅增加。
    的頭像 發(fā)表于 04-09 15:29 ?284次閱讀

    千億美元打水漂,傳三星取消1.4nm晶圓代工工藝

    在先進制程領域目前面臨重重困難。三星?3nm(SF3)GAA?工藝自?2023?年量產(chǎn)以來,由于良率未達預期,至今尚未
    的頭像 發(fā)表于 03-23 11:17 ?1146次閱讀

    千億美元打水漂,傳三星取消1.4nm晶圓代工工藝?

    在先進制程領域目前面臨重重困難。三星 3nm(SF3)GAA 工藝自 2023 年量產(chǎn)以來,由于良率未達預期,至今尚未獲得大客戶訂單。
    的頭像 發(fā)表于 03-22 00:02 ?1639次閱讀

    臺積電加速美國先進制程落地

    近日,臺積電在美國舉行了首季董事會,并對外透露了其在美國的擴產(chǎn)計劃。臺積電董事長魏哲家在會上表示,公司將正式啟動第三廠的建廠行動,這標志著臺積電在美國的布局將進一步加強。 據(jù)了解,臺積電在先進制程
    的頭像 發(fā)表于 02-14 09:58 ?302次閱讀

    被臺積電拒絕代工,三星芯片制造突圍的關鍵在先進封裝?

    工藝的良率,而這恰恰是三星在先進制程方面的最大痛點。 據(jù)悉,三星System LSI部門已經(jīng)改變了此前晶圓代工獨自研發(fā)的發(fā)展路線,轉而尋求外部聯(lián)盟合作,不過縱觀全球晶圓代工產(chǎn)業(yè),只有臺積電、三星和英特爾三家企業(yè)具有尖端
    的頭像 發(fā)表于 01-20 08:44 ?2606次閱讀
    被臺積電拒絕代工,三星芯片制造突圍的關鍵<b class='flag-5'>在先進</b>封裝?

    臺積電美國芯片量產(chǎn)!臺灣對先進制程放行?

    來源:半導體前線 臺積電在美國廠的4nm芯片已經(jīng)開始量產(chǎn),而中國臺灣也有意不再對臺積電先進制程赴美設限,因此中國臺灣有評論認為,臺積電不僅在“去臺化”,也有是否會變成“美積電”的疑慮。 中國臺灣不再
    的頭像 發(fā)表于 01-14 10:53 ?413次閱讀

    臺積電2025年起調整工藝定價策略

    制程工藝提價,漲幅預計在5%至10%之間。而針對當前市場供不應求的CoWoS封裝工藝,臺積電的提價幅度將更為顯著,預計達到15%至20%。這一舉措反映了臺積電在高端技術領域的強大市場地位和供不應求的現(xiàn)狀。 然而,
    的頭像 發(fā)表于 12-31 14:40 ?553次閱讀

    臺積電日本晶圓廠年底量產(chǎn),AI芯片明年或仍短缺

    。 臺積電在日本熊本縣的晶圓廠自建設以來就備受關注。此次量產(chǎn)計劃的實現(xiàn),不僅體現(xiàn)了臺積電在先進制程技術方面的強大實力,也彰顯了其在全球半導體市場中的重要地位。 然而,盡管臺積電在不斷擴大產(chǎn)能,但據(jù)臺積電位于
    的頭像 發(fā)表于 12-17 10:50 ?569次閱讀

    三星芯片代工新掌門:先進與成熟制程并重

    與成熟制程的并重發(fā)展。他指出,當前三星代工部門最緊迫的任務是提升2nm產(chǎn)能的良率爬坡。這一舉措顯示了三星在先進制程技術領域的決心和實力。 同時,韓真晚也提到了三星電子在GAA工藝方面的
    的頭像 發(fā)表于 12-10 13:40 ?555次閱讀

    喆塔科技先進制程AI賦能中心&amp;amp;校企聯(lián)合實驗室落戶蘇州

    近年來,隨著全球半導體產(chǎn)業(yè)的高速發(fā)展和中國自主研發(fā)技術的不斷突破,國產(chǎn)先進制程技術的自主化進程成為了推動產(chǎn)業(yè)變革的重要課題。喆塔科技先進制程AI賦能中心的啟動,以及與南京大學的深度合作,正是對這一
    的頭像 發(fā)表于 10-21 14:17 ?492次閱讀
    喆塔科技<b class='flag-5'>先進制程</b>AI賦能中心&amp;amp;校企聯(lián)合實驗室落戶蘇州

    英特爾向聯(lián)想交付首款18A工藝CPU樣品

    在2024聯(lián)想創(chuàng)新科技大會上,英特爾CEO帕特·基辛格(Pat Gelsinger)向聯(lián)想交付了首款采用最先進Intel 18A(1.8nm)工藝節(jié)點制造的下一代Panther Lake CPU樣品,這一舉動標志著英特爾
    的頭像 發(fā)表于 10-18 16:57 ?1107次閱讀

    晶圓微凸點技術在先進封裝中的應用

    先進封裝技術持續(xù)朝著連接密集化、堆疊多樣化和功能系統(tǒng)化的方向發(fā)展,探索了扇出型封裝、2.5D/3D、系統(tǒng)級封 裝等多種封裝工藝。晶圓微凸點技術已被廣泛應用于各種先進封裝工藝技術中,是最
    的頭像 發(fā)表于 10-16 11:41 ?1675次閱讀
    晶圓微凸點技術<b class='flag-5'>在先進</b>封裝中的應用

    BiCMOS工藝制程技術簡介

    按照基本工藝制程技術的類型,BiCMOS 工藝制程技術又可以分為以 CMOS 工藝制程技術為基礎
    的頭像 發(fā)表于 07-23 10:45 ?2909次閱讀
    BiCMOS<b class='flag-5'>工藝</b><b class='flag-5'>制程</b>技術簡介

    臺積電回應先進制程漲價傳聞:定價以策略為導向

    近日,市場上傳出臺積電將針對先進制程技術進行價格調整的傳聞,涉及5納米、3納米以及未來2納米制程。據(jù)稱,該公司計劃在下半年啟動新的價格調漲談判,并預計漲價決策將在2025年正式生效。
    的頭像 發(fā)表于 06-19 11:37 ?821次閱讀

    臺積電在歐洲技術研討會上展示HBM4的12FFC+和N5制造工藝

    目前,我們正在攜手眾多HBM存儲伙伴(如美光、三星、SK海力士等)共同推進HBM4在先進制程中的全面集成。12FFC+基礎Dies在滿足HBM性能需求的同時,具有顯著的成本優(yōu)勢;而N5基礎Dies則可在較低功耗條件下實現(xiàn)HBM4的預期速度。
    的頭像 發(fā)表于 05-17 10:07 ?864次閱讀