chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

放下摩爾定律這個(gè)定勢(shì)思維,或許不是壞事

集成電路園地 ? 來源:《電子科學(xué)技術(shù)》 ? 2020-08-17 16:25 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

摘要

放下摩爾定律這個(gè)定勢(shì)思維,或許不是壞事。后摩爾時(shí)代的創(chuàng)新不僅“豐富多彩”,而且還隱含著某些哲理,“硅-馮”范式、類硅模式、類腦模式、新興范式等,人類有可能在半導(dǎo)體晶體管和存儲(chǔ)程序計(jì)算發(fā)明百年后,迎來新興的器件技術(shù)與計(jì)算架構(gòu)的工程化。

早前,我們從代表硅技術(shù)進(jìn)步的各代DRAM產(chǎn)品生命周期中,分析計(jì)算了硅技術(shù)的S曲線,幾種模擬方法得出S曲線的拐點(diǎn)發(fā)生在2014~2017(平均為2016) 年間[1]。屆時(shí),硅微電子產(chǎn)業(yè)及其R&D總投入均由增速轉(zhuǎn)為減速,進(jìn)入成熟發(fā)展期,摩爾定律(Moore's Law)開始失靈。早前的這個(gè)預(yù)測(cè)已為當(dāng)今發(fā)展所印證。2016年3月,權(quán)威雜志《自然》發(fā)文指出,摩爾定律即將終結(jié)。與此同時(shí),信守摩爾定律的英特爾公司在10nm節(jié)點(diǎn)上一再延后,并將其產(chǎn)品升級(jí)的“嘀嗒”(Tick-Tock)節(jié)奏模式,更改為“嘀(工藝)-嗒(架構(gòu))-嗒(優(yōu)化)”。

現(xiàn)在不僅學(xué)術(shù)界,廣大產(chǎn)業(yè)界和政界也都認(rèn)為整個(gè)產(chǎn)業(yè)已經(jīng)進(jìn)入了“后摩爾定律時(shí)代”,紛紛部署“后摩爾”技術(shù)創(chuàng)新。例如:

2015年, 美國前總統(tǒng)奧巴馬簽署“國家戰(zhàn)略計(jì)算推進(jìn)計(jì)劃” (NSCI)總統(tǒng)令,部署“后摩爾定律時(shí)代” 技術(shù)創(chuàng)新的支持。

2016年, “全球半導(dǎo)體技術(shù)路線圖”(ITRS)史無前例地放棄了以摩爾定律為主導(dǎo)的思路,在IEEE重啟計(jì)算創(chuàng)議下,更改為“自下而上”、應(yīng)用推動(dòng)技術(shù)發(fā)展的“全球器件與系統(tǒng)路線圖”(IRDS)。

2016年,在中國半導(dǎo)體市場(chǎng)年會(huì)暨第五屆集成電路產(chǎn)業(yè)創(chuàng)新大會(huì)上,工信部領(lǐng)導(dǎo)指出,“后摩爾時(shí)代”來臨,多措并舉加快集成電路轉(zhuǎn)型。

2017年, 美國國防高級(jí)研究計(jì)劃局(DARPA)啟動(dòng)了“后摩爾時(shí)代”的電子復(fù)興計(jì)劃。

2018年,歐盟提出有法、德、意、英等國29家公司參與的“后摩爾定律時(shí)代半導(dǎo)體增值策略”。

午后陽光依然燦爛,在追逐摩爾定律“狂歡”過后,人們將跳出定勢(shì)思維,迎接新時(shí)代的新范式。

百花齊放,拓展創(chuàng)新視野

過去,在很長時(shí)間里,人們自覺地圍繞摩爾定律的步伐,按部就班升級(jí)制程工藝、按部就班搭便車進(jìn)行工程應(yīng)用創(chuàng)新。但是,近年來,隨著制程節(jié)點(diǎn)列車漸近“終點(diǎn)”,信奉摩爾定律的人們開始碰到進(jìn)退維谷的困惑:跟隨摩爾定律似乎能夠支撐計(jì)算應(yīng)用的進(jìn)步,但它又時(shí)時(shí)阻礙著這種進(jìn)步。

現(xiàn)在,這種“困惑”正在讓業(yè)界人士看到,“放下摩爾定律這個(gè)定勢(shì)思維,或許不是壞事”!為此,我們根據(jù)技術(shù)、架構(gòu)對(duì)應(yīng)用的關(guān)系,從技術(shù)與架構(gòu)的分類法中看到(如表1),后摩爾時(shí)代的創(chuàng)新不僅“豐富多彩”,而且還隱含著某些哲理,這些,我們可以從以下各個(gè)子節(jié)介紹中看到。

表1

其中,硅CMOS技術(shù)與馮諾依曼架構(gòu)所形成的“硅-馮”范式,涉及技術(shù)和架構(gòu)兩方面的創(chuàng)新。前者包括MOSFET構(gòu)建的CMOS(平面)和泛CMOS(立體柵FinFET、納米線環(huán)柵NWFET 、碳納米管CNTFET、Graphene FET等)技術(shù),后者則是“在串行體制”內(nèi)進(jìn)行并行的體系結(jié)構(gòu)創(chuàng)新。該范式盡管暴露了很多問題,但仍“欲罷不能”,還將在相當(dāng)長的時(shí)期內(nèi)主導(dǎo)著行業(yè)的發(fā)展。

類硅模式是在馮氏架構(gòu)下的新興技術(shù)創(chuàng)新,涉及NC FET(負(fù)電容)、TFET(隧穿)、相變FET、SET(單電子)等仍屬電荷變換的非CMOS技術(shù),由于能延續(xù)摩爾定律,受到了半導(dǎo)體業(yè)界的重視;

類腦模式是利用包括存儲(chǔ)器在內(nèi)的各種集成電路和3D封裝模擬神經(jīng)元特性,摸索存算一體等計(jì)算,因其并行性、低功耗的特點(diǎn),已經(jīng)在人工智能領(lǐng)域引起了廣泛注意,并已獲得某些工業(yè)應(yīng)用;

新興范式則涉及新的狀態(tài)變換(信息強(qiáng)相關(guān)電子態(tài)/自旋取向)、新興器件技術(shù)(自旋器件/量子)和新興架構(gòu)(量子計(jì)算/神經(jīng)形態(tài)計(jì)算)。盡管商業(yè)化難度很大,但在基礎(chǔ)探索的同時(shí),也開始進(jìn)入了產(chǎn)業(yè)視野。

架構(gòu)創(chuàng)新,迎來黃金年代

丹納德縮小(Dennard Scaling)、摩爾定律和計(jì)算架構(gòu)是推動(dòng)“硅-馮”范式技術(shù)進(jìn)步的兩股力量。在過去很長時(shí)間里,盡管架構(gòu)也在不斷創(chuàng)新,但硅CMOS技術(shù)每一年半到兩年升級(jí)一大檔,引誘了業(yè)界越來越傾向于“搭摩爾便車”以適時(shí)滿足應(yīng)用市場(chǎng)的要求,并因此造就了電子信息產(chǎn)業(yè)的“一代繁榮”。

但是,到2003年后,丹納德(幾何)縮小開始失效,隨后的等效縮小主要依靠器件結(jié)構(gòu)和新材料的創(chuàng)新,在維持硅芯片集成度和性能的增長趨勢(shì)下,付出的代價(jià)是功耗不再滿足丹納德恒定電場(chǎng)的設(shè)想。

芯片功耗的上升制約了“硅-馮”范式特征產(chǎn)品-硅處理器的性能升級(jí),從單核單線程硅處理器40年發(fā)展歷程(見表2)可以看到,硅處理器的集成度和性能翻番規(guī)律,只在2003年前符合摩爾定律,之后由于丹納德縮放失效、功耗密度不再不變,年均性能增長大幅下降,翻番年數(shù)由1.5年增加到3.5年,隨后更一路下滑到幾乎不再增長,進(jìn)入了“平臺(tái)期”。

表2

單程序硅處理器進(jìn)入平臺(tái)期的時(shí)間是2015年,而正是這一年ITRS升級(jí)到ITRS2.0,并于2016年更改為IRDS。這些情況表明,丹納德縮放和摩爾定律的終結(jié),使得“硅-馮”范式的創(chuàng)新主體由技術(shù)轉(zhuǎn)向架構(gòu),從而迎來架構(gòu)創(chuàng)新的黃金年代[2]。

近幾年來,為應(yīng)對(duì)大數(shù)據(jù)、人工智能等高算力的應(yīng)用要求,主流芯片架構(gòu)發(fā)生了重大變化,以期增加每瓦、每個(gè)時(shí)鐘周期內(nèi)可處理的數(shù)據(jù)量,為數(shù)十年來芯片架構(gòu)轉(zhuǎn)變奠定了基礎(chǔ),使得異構(gòu)計(jì)算(HC)、領(lǐng)域?qū)S糜?jì)算、可重構(gòu)計(jì)算等得到了很大發(fā)展。架構(gòu)創(chuàng)新所涉及的要點(diǎn)有以下幾個(gè)方面:

最大限度地減少數(shù)據(jù)移動(dòng),同時(shí)又使數(shù)據(jù)流最大化;移近計(jì)算與存儲(chǔ)、有效利用、提高內(nèi)存帶寬;提高軟件對(duì)硬件的適配性、提高軟件重用性和抽象水平;消除不必要的精確性;容忍適當(dāng)?shù)慕朴?jì)算;優(yōu)化成本、性能、能耗。

異構(gòu)集成,重塑產(chǎn)業(yè)生態(tài)

1965年,摩爾以“在集成電路中塞進(jìn)(Cramming)更多元件”為題發(fā)表被譽(yù)為“定律”的預(yù)測(cè);之后,行業(yè)依此思想由小規(guī)模集成到大規(guī)模集成,一直發(fā)展到今天“塞進(jìn)”了數(shù)以百億元件的片上系統(tǒng)(SoCs),把半導(dǎo)體工業(yè)推到一個(gè)“無以復(fù)加”的高度。

但“全則必缺,極則必反”(呂氏春秋·博志)。在工藝制程精細(xì)到十幾個(gè)、幾個(gè)納米的今天,在同一個(gè)工藝節(jié)點(diǎn)上,把諸多元件“填鴨式(Cramming)”地做成系統(tǒng),不僅不能同時(shí)優(yōu)化SoCs上不同元部件的特性,還會(huì)因此造成“浪費(fèi)”。另外還因?yàn)闃?gòu)成復(fù)雜,需要不同團(tuán)隊(duì)的無縫協(xié)同,拉長了設(shè)計(jì)時(shí)間,極大地提高了產(chǎn)品成本。例如14nm制程工藝,僅僅驗(yàn)證花費(fèi)就高達(dá)5千萬美元)。

隨著節(jié)點(diǎn)縮小,工藝變得越來越復(fù)雜且昂貴,在經(jīng)典平面縮放耗盡了現(xiàn)有技術(shù)資源、應(yīng)用又要求集成更加靈活和多樣化的今天,若在芯片中還想“塞進(jìn)更多元件”,就必須擴(kuò)展到立體三維,從異構(gòu)集成(HI)中找出路。

2015年(又是這一年)Marvell公司在舊金山的ISSCC(IC奧林匹克賽會(huì))和上海的IC China上提出了模塊化芯片(Modular Chip,MOChiTM )概念:采用DRAM存儲(chǔ)器,CPUGPU計(jì)算元件,LTE Modem、WiFi、南橋等“模塊化”裸芯片,通過異構(gòu)封裝堆疊成智能手機(jī)和筆記本電腦處理器,而這些模塊以前就是一顆SoCs芯片。其中特別要指出的是,異構(gòu)集成所堆疊的、可置于計(jì)算近處的高帶寬存儲(chǔ)器(HBM),在SoCs中是難以實(shí)現(xiàn)的。

2017年美國國防高級(jí)研究計(jì)劃局(DARPA)在其啟動(dòng)的電子復(fù)興計(jì)劃中提出名為CHIPS(Common Heterogeneous Integration and IP Reuse Strategies)的項(xiàng)目,參加單位有英特爾、美光、新思科技以及波音、洛克希德等公司。計(jì)劃的目標(biāo)客戶是商業(yè)和軍事應(yīng)用;計(jì)劃的思路是建立一個(gè)由多方提供的、稱為Chiplet的模塊化裸芯。Chiplet是一種裸管芯(die)形態(tài)的IP,譯為“芯?!北容^恰當(dāng)[3]。它以“搭積木”的方法,采用先進(jìn)封裝堆疊連接成“多芯粒模組”(MCM)。這是對(duì)SoCs的替代,從過去基于IP設(shè)計(jì),變?yōu)榛谛玖?Chiplet as a IP)設(shè)計(jì),它將促進(jìn)從架構(gòu)探索到模組實(shí)現(xiàn)的EDA工具發(fā)展;同時(shí)它也是對(duì)過去“多芯片模組”(MCM)的螺旋復(fù)歸,從過去芯片(Chip)的組裝到現(xiàn)在基于芯粒(Chiplet)的異構(gòu)集成。這些情況表明,技術(shù)對(duì)應(yīng)用的需求,都要回歸到“使用最經(jīng)濟(jì)資源,實(shí)現(xiàn)最理想功能 ”的電子系統(tǒng)基本要求上來。

基于異構(gòu)集成的芯粒具有很多優(yōu)點(diǎn),例如:可用不同節(jié)點(diǎn)制造,因而不僅優(yōu)化了各自的性能,而且還因結(jié)構(gòu)緊湊可兼善良率與成本;可以靈活且方便組裝系統(tǒng),因而能捕捉市場(chǎng)窗口,縮短上市時(shí)間;可方便修改設(shè)計(jì),更換異構(gòu)計(jì)算中的定制加速部件/協(xié)處理器,從而鼓勵(lì)、推動(dòng)芯片架構(gòu)創(chuàng)新。

在這些優(yōu)點(diǎn)刺激下,芯粒模式發(fā)展迅速。2018年10月,為制定芯粒開放標(biāo)準(zhǔn)、促進(jìn)芯粒生態(tài)系統(tǒng)、催生低成本SoCs替代方案的ODSA (Open Domain-Specific Architecture)組織成立,發(fā)起單位僅7家,但半年后就增加到53家,去年底則已擴(kuò)大到70多家,反應(yīng)熱烈。值得指出的是,這次芯粒所誘發(fā)的產(chǎn)業(yè)變革跟上一次Fabless+Foundry完全不同,它是由Intel(IDM)、AMD(Fabless)、TSMC(Foundry)這樣的大企業(yè)主導(dǎo)的,因而來勢(shì)洶涌,從提出芯粒重用策略到今天才短短幾年就已經(jīng)形成熱潮。

芯粒是半導(dǎo)體產(chǎn)業(yè)方向的重大轉(zhuǎn)變,它必將重塑行業(yè)生態(tài)。芯粒雖然對(duì)擁有先進(jìn)封裝能力的IDM、Foundry有利,但產(chǎn)權(quán)有可能來自系統(tǒng)商、IP商和Fabless等各個(gè)行業(yè)部門,而且封測(cè)商也占據(jù)了與以前稍有不同的重要地位。由芯粒模式所重塑的行業(yè)生態(tài)將影響著半導(dǎo)體以外的整個(gè)電子信息行業(yè)。

推陳出新,科學(xué)實(shí)踐突破

“硅-馮”范式是一個(gè)極為龐大而復(fù)雜的體系,在70多年趕班車式的發(fā)展歷程中,既積累了天文數(shù)字的寶貴資源,又暴露了難以解決的問題,從而導(dǎo)致人們既想沿著這條路走下去,以收獲成果,但在途中又碰到阻礙這種成果實(shí)現(xiàn)的壁壘。為解決這個(gè)矛盾,業(yè)界出現(xiàn)了跟半導(dǎo)體更新?lián)Q代類似的科學(xué)實(shí)踐。

半導(dǎo)體產(chǎn)業(yè)是一個(gè)集極端精密(線寬達(dá)納米級(jí))和極大規(guī)模(僅納米級(jí)方孔就數(shù)以億計(jì))于一體的工程科學(xué),產(chǎn)品制程工序數(shù)以百計(jì),因此在技術(shù)與產(chǎn)品更新?lián)Q代過程中,釆用了“嘀”(工藝升級(jí))-“嗒”(產(chǎn)品換代)策略,即在工藝升級(jí)時(shí)產(chǎn)品(比如存儲(chǔ)器)架構(gòu)保持不變,便于找出工藝問題,而在工藝穩(wěn)定后再換代產(chǎn)品,集中解決新產(chǎn)品本身的問題。

在多元相關(guān)復(fù)雜的“硅-馮”范式中,早在多年前就已經(jīng)開始了“嘀”-“嗒”的進(jìn)步策略,表一中的類硅模式是一個(gè)例子,即在馮氏架構(gòu)不變情況下,沿著電荷狀態(tài)變換,尋找可代替CMOS的器件技術(shù),其中除了改善MOS晶體管亞閾值的負(fù)電容FET、二維材料FET等外,還進(jìn)行了諸如納電子機(jī)械NEM relay之類的全新機(jī)制的技術(shù)探索。另一個(gè)例子是表一中的類腦模式,它利用現(xiàn)行器件技術(shù)模擬非馮架構(gòu),其中特別是改變存儲(chǔ)與計(jì)算分離的“存內(nèi)算計(jì)算”和區(qū)別于“程序流”的“脈沖或尖峰傳遞信息的事件驅(qū)動(dòng)”計(jì)算。

縮小變數(shù)、聚焦問題的“嘀”-“嗒”研究策略,既能為顛覆性的創(chuàng)新打基礎(chǔ),又滿足了市場(chǎng)對(duì)高算力應(yīng)用的要求。

超越摩爾,回歸物理基礎(chǔ)

從物理角度看,馮氏計(jì)算的性能與頻率正相關(guān),而硅CMOS技術(shù)的功耗卻正比于頻率的3次方,“硅-馮”范式碰到了難以逾越的功耗墻瓶頸。一位被譽(yù)為可重構(gòu)計(jì)算之父的德國教援R. Hartenstein在2016年提到:“70年前采用馮諾依曼原理是歷史上最大的錯(cuò)誤之一 ”,某種程度上表明現(xiàn)在已經(jīng)到了探索新的替代范式的時(shí)候了。

道生萬物,萬物復(fù)歸于道。技術(shù)與計(jì)算早期都是始于“模擬”,后來才慢慢“數(shù)字化”。經(jīng)歷了計(jì)算與網(wǎng)絡(luò)的第一次數(shù)字化浪潮、移動(dòng)計(jì)算的第二次數(shù)字化浪潮和現(xiàn)在正進(jìn)入的以數(shù)字智能為特征的第三次數(shù)字浪潮,計(jì)算技術(shù)今后不知道還會(huì)不會(huì)進(jìn)一步發(fā)展。但基于人類認(rèn)識(shí)的螺旋上升特點(diǎn),在“非0即1”精確可控的高度“數(shù)字化”后,又會(huì)“復(fù)歸”于“模擬”。

自然界有兩個(gè)神秘而奇特的現(xiàn)象,一個(gè)是詭異的量子疊加與糾纏現(xiàn)象,一個(gè)是至今難以說清的腦意識(shí)現(xiàn)象,這些現(xiàn)象中的狀態(tài)變換,不是“非此即彼”,而是具有概率結(jié)構(gòu)或事件驅(qū)動(dòng)性質(zhì)的模擬計(jì)算。

在摩爾定律逐漸示微的過程中,波粒二象性的量子計(jì)算和基于新功能材料的腦靈感神經(jīng)形態(tài)計(jì)算必將加速發(fā)展,人類有可能在半導(dǎo)體晶體管和存儲(chǔ)程序計(jì)算發(fā)明百年后,迎來新興的器件技術(shù)與計(jì)算架構(gòu)的工程化。屆時(shí),我們又將看到從現(xiàn)在的工程應(yīng)用創(chuàng)新回歸到物理基礎(chǔ)創(chuàng)新。顛覆性基礎(chǔ)創(chuàng)新將把人類推向更高的文明。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 半導(dǎo)體
    +關(guān)注

    關(guān)注

    336

    文章

    29630

    瀏覽量

    253490
  • 摩爾定律
    +關(guān)注

    關(guān)注

    4

    文章

    640

    瀏覽量

    80459
  • 晶體管
    +關(guān)注

    關(guān)注

    78

    文章

    10103

    瀏覽量

    145101

原文標(biāo)題:后摩爾時(shí)代的技術(shù)創(chuàng)新

文章出處:【微信號(hào):cjssia,微信公眾號(hào):集成電路園地】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    Chiplet,改變了芯片

    1965年,英特爾聯(lián)合創(chuàng)始人戈登·摩爾提出了“摩爾定律”。半個(gè)多世紀(jì)以來,這一定律推動(dòng)了集成電路(IC)性能的提升和成本的降低,并成為現(xiàn)代數(shù)字技術(shù)的基礎(chǔ)。摩爾定律指出,半導(dǎo)體芯片上的晶
    的頭像 發(fā)表于 10-17 08:33 ?318次閱讀
    Chiplet,改變了芯片

    當(dāng)摩爾定律 “踩剎車” ,三星 、AP、普迪飛共話半導(dǎo)體制造新變革新機(jī)遇

    ,揭示行業(yè)正處于從“晶體管密度驅(qū)動(dòng)”向“系統(tǒng)級(jí)創(chuàng)新”轉(zhuǎn)型的關(guān)鍵節(jié)點(diǎn)。隨著摩爾定律放緩、供應(yīng)鏈分散化政策推進(jìn),一場(chǎng)融合制造技術(shù)革新與供應(yīng)鏈數(shù)字化的產(chǎn)業(yè)變革正在上演。
    的頭像 發(fā)表于 08-19 13:48 ?892次閱讀
    當(dāng)<b class='flag-5'>摩爾定律</b> “踩剎車” ,三星 、AP、普迪飛共話半導(dǎo)體制造新變革新機(jī)遇

    AI狂飆, FPGA會(huì)掉隊(duì)嗎? (上)

    摩爾定律說,集成電路上的晶體管數(shù)量大約每?jī)赡攴环?。隨著晶體管尺寸接近物理極限,摩爾定律的原始含義已不再適用,但計(jì)算能力的提升并沒有停止。英偉達(dá)的SOC在過去幾年的發(fā)展中,AI算力大致為每?jī)赡攴环?/div>
    的頭像 發(fā)表于 08-07 09:03 ?819次閱讀
    AI狂飆, FPGA會(huì)掉隊(duì)嗎? (上)

    晶心科技:摩爾定律放緩,RISC-V在高性能計(jì)算的重要性突顯

    運(yùn)算還是快速高頻處理計(jì)算數(shù)據(jù),或是超級(jí)電腦,只要設(shè)計(jì)或計(jì)算系統(tǒng)符合三項(xiàng)之一即可稱之為HPC。 摩爾定律走過數(shù)十年,從1970年代開始,世界領(lǐng)導(dǎo)廠商建立晶圓廠、提供制程工藝,在28nm之前取得非常大的成功。然而28nm之后摩爾定律在接近物理極限之前遇到大量的困
    的頭像 發(fā)表于 07-18 11:13 ?3870次閱讀
    晶心科技:<b class='flag-5'>摩爾定律</b>放緩,RISC-V在高性能計(jì)算的重要性突顯

    鰭式場(chǎng)效應(yīng)晶體管的原理和優(yōu)勢(shì)

    自半導(dǎo)體晶體管問世以來,集成電路技術(shù)便在摩爾定律的指引下迅猛發(fā)展。摩爾定律預(yù)言,單位面積上的晶體管數(shù)量每?jī)赡攴环?,而這一進(jìn)步在過去幾十年里得到了充分驗(yàn)證。
    的頭像 發(fā)表于 06-03 18:24 ?986次閱讀
    鰭式場(chǎng)效應(yīng)晶體管的原理和優(yōu)勢(shì)

    電力電子中的“摩爾定律”(2)

    04平面磁集成技術(shù)的發(fā)展在此基礎(chǔ)上,平面磁集成技術(shù)開始廣泛應(yīng)用于高功率密度場(chǎng)景,通過將變壓器的繞組(winding)設(shè)計(jì)在pcb電路板上從而代替利茲線,從而極大降低了變壓器的高度。然而pcb的銅帶厚度并不大,一般不會(huì)超過4oz(140μm),因此想要通過pcb傳輸大電流會(huì)有極大的損耗。為
    的頭像 發(fā)表于 05-17 08:33 ?426次閱讀
    電力電子中的“<b class='flag-5'>摩爾定律</b>”(2)

    跨越摩爾定律,新思科技掩膜方案憑何改寫3nm以下芯片游戲規(guī)則

    。 然而,隨著摩爾定律逼近物理極限,傳統(tǒng)掩模設(shè)計(jì)方法面臨巨大挑戰(zhàn),以2nm制程為例,掩膜版上的每個(gè)圖形特征尺寸僅為頭發(fā)絲直徑的五萬分之一,任何微小誤差都可能導(dǎo)致芯片失效。對(duì)此,新思科技(Synopsys)推出制造解決方案,尤其是
    的頭像 發(fā)表于 05-16 09:36 ?5270次閱讀
    跨越<b class='flag-5'>摩爾定律</b>,新思科技掩膜方案憑何改寫3nm以下芯片游戲規(guī)則

    電力電子中的“摩爾定律”(1)

    本文是第二屆電力電子科普征文大賽的獲獎(jiǎng)作品,來自上??萍即髮W(xué)劉賾源的投稿。著名的摩爾定律中指出,集成電路每過一定時(shí)間就會(huì)性能翻倍,成本減半。那么電力電子當(dāng)中是否也存在著摩爾定律呢?1965年,英特爾
    的頭像 發(fā)表于 05-10 08:32 ?518次閱讀
    電力電子中的“<b class='flag-5'>摩爾定律</b>”(1)

    玻璃基板在芯片封裝中的應(yīng)用

    自集成電路誕生以來,摩爾定律一直是其發(fā)展的核心驅(qū)動(dòng)力。根據(jù)摩爾定律,集成電路單位面積上的晶體管數(shù)量每18到24個(gè)月翻一番,性能也隨之提升。然而,隨著晶體管尺寸的不斷縮小,制造工藝的復(fù)雜度和成本急劇
    的頭像 發(fā)表于 04-23 11:53 ?1867次閱讀
    玻璃基板在芯片封裝中的應(yīng)用

    瑞沃微先進(jìn)封裝:突破摩爾定律枷鎖,助力半導(dǎo)體新飛躍

    在半導(dǎo)體行業(yè)的發(fā)展歷程中,技術(shù)創(chuàng)新始終是推動(dòng)行業(yè)前進(jìn)的核心動(dòng)力。深圳瑞沃微半導(dǎo)體憑借其先進(jìn)封裝技術(shù),用強(qiáng)大的實(shí)力和創(chuàng)新理念,立志將半導(dǎo)體行業(yè)邁向新的高度。 回溯半導(dǎo)體行業(yè)的發(fā)展軌跡,摩爾定律無疑是一個(gè)重要的里程碑
    的頭像 發(fā)表于 03-17 11:33 ?616次閱讀
    瑞沃微先進(jìn)封裝:突破<b class='flag-5'>摩爾定律</b>枷鎖,助力半導(dǎo)體新飛躍

    混合鍵合中的銅連接:或成摩爾定律救星

    混合鍵合3D芯片技術(shù)將拯救摩爾定律。 為了繼續(xù)縮小電路尺寸,芯片制造商正在爭(zhēng)奪每一納米的空間。但在未來5年里,一項(xiàng)涉及幾百乃至幾千納米的更大尺度的技術(shù)可能同樣重要。 這項(xiàng)技術(shù)被稱為“混合鍵合”,可以
    的頭像 發(fā)表于 02-09 09:21 ?912次閱讀
    混合鍵合中的銅連接:或成<b class='flag-5'>摩爾定律</b>救星

    石墨烯互連技術(shù):延續(xù)摩爾定律的新希望

    半導(dǎo)體行業(yè)長期秉持的摩爾定律(該定律規(guī)定芯片上的晶體管密度大約每?jī)赡陸?yīng)翻一番)越來越難以維持。縮小晶體管及其間互連的能力正遭遇一些基本的物理限制。特別是,當(dāng)銅互連按比例縮小時(shí),其電阻率急劇上升,這會(huì)
    的頭像 發(fā)表于 01-09 11:34 ?788次閱讀

    摩爾定律是什么 影響了我們哪些方面

    摩爾定律是由英特爾公司創(chuàng)始人戈登·摩爾提出的,它揭示了集成電路上可容納的晶體管數(shù)量大約每18-24個(gè)月增加一倍的趨勢(shì)。該定律不僅推動(dòng)了計(jì)算機(jī)硬件的快速發(fā)展,也對(duì)多個(gè)領(lǐng)域產(chǎn)生了深遠(yuǎn)影響。
    的頭像 發(fā)表于 01-07 18:31 ?2537次閱讀

    摩爾定律時(shí)代,提升集成芯片系統(tǒng)化能力的有效途徑有哪些?

    電子發(fā)燒友網(wǎng)報(bào)道(文/吳子鵬)當(dāng)前,終端市場(chǎng)需求呈現(xiàn)多元化、智能化的發(fā)展趨勢(shì),芯片制造則已經(jīng)進(jìn)入后摩爾定律時(shí)代,這就導(dǎo)致先進(jìn)的工藝制程雖仍然是芯片性能提升的重要手段,但效果已經(jīng)不如從前,先進(jìn)封裝
    的頭像 發(fā)表于 12-03 00:13 ?3475次閱讀