通過對以上電容特性的分析可知,高頻的小電容對瞬間電流的反應(yīng)最快。例如,一塊IC附近有兩個(gè)電容,一個(gè)是2.2uF,另一個(gè)是0.01uF。當(dāng)IC同步開關(guān)輸出時(shí),瞬間提供電流的肯定是0.01uF的小電容,而2.2uF的電容則會(huì)過一段時(shí)間才響應(yīng),即便小電容離IC遠(yuǎn)一些,只要它的寄生電感(包括引線和悍盤電感)比大電容小,那么它依然是瞬間電流的主要提供者。所以,高速設(shè)計(jì)中的關(guān)鍵就是高頻小電容的處理,要盡可能擺放得離芯片電源引腳近一些,以達(dá)到最佳的旁路效果。
高速PCB布線中對電容處理的要求,簡單地說就是要降低電感。實(shí)際在布局中的具體措施主要有以下6點(diǎn)。
1、減小電容引線/引腳的長度。
2、使用寬的連線。
3、電容盡量靠近器件,并直擬口電源引腳相連。
4、降低電容的高度(使用表貼型電容)。
5、電容之間不要共用過孔,可以考虛打多個(gè)過孔接電源/地。
6、電容的過孔盡量靠近焊盤(能打在悍盤上最佳),如圖1-11-21所示。
圖1-11-21電容布局中引線設(shè)計(jì)趨勢
責(zé)任編輯人:CC
-
PCB布線
+關(guān)注
關(guān)注
22文章
473瀏覽量
43456 -
高速PCB
+關(guān)注
關(guān)注
4文章
102瀏覽量
25697
發(fā)布評(píng)論請先 登錄
高速電路PCB電源布線技巧
提高PCB設(shè)備可靠性的具體措施
實(shí)現(xiàn)高速PCB之布線問題探討
如何降低PCB互連設(shè)計(jì)RF效應(yīng)?
高速PCB布線降低電感的具體措施
高速PCB板的電源布線設(shè)計(jì)
高速PCB的地線布線設(shè)計(jì)
高速PCB布線的最佳技巧
電網(wǎng)結(jié)構(gòu)優(yōu)化具體措施有哪些?
電能質(zhì)量在線監(jiān)測裝置電源管理優(yōu)化的具體措施有哪些?
高速PCB布線降低電感的具體措施
評(píng)論