chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

晶振常見問題分析以及對(duì)應(yīng)PCB布局的講解

硬件那點(diǎn)事兒 ? 來源:硬件那點(diǎn)事兒 ? 作者:硬件那點(diǎn)事兒 ? 2022-04-06 17:44 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

一.前言

關(guān)于晶振電路,前兩篇文章我們講解了晶振負(fù)載電容以及電阻的選型計(jì)算,以及依據(jù)“跨導(dǎo)”這一參數(shù)計(jì)算晶振和MCU是否匹配,這篇文章是晶振系列文章的最后一篇,本篇文章會(huì)著重介紹一下晶振電路應(yīng)用時(shí)的常見問題原因分析,還有就是比較重要的晶振電路PCB布局講解。

詳細(xì)講解晶振:晶振常見問題分析以及對(duì)應(yīng)PCB布局講解(3)晶振

二.晶振電路常見問題分析

1)晶振過驅(qū)動(dòng):

上一篇文章我們講解了跨導(dǎo),跨導(dǎo)只是晶振能否穩(wěn)定工作的條件之一。現(xiàn)在我們說一下晶振過驅(qū)動(dòng)的問題,所謂過驅(qū)動(dòng),就是晶振的實(shí)際工作電壓以及電流過大,功耗過高。晶振出現(xiàn)過驅(qū)動(dòng)會(huì)導(dǎo)致輻射干擾更大,功耗增加,工作不穩(wěn)定,甚至導(dǎo)致晶振物理損壞。低頻晶振容易出現(xiàn)這些問題,因?yàn)楦哳l晶振工作時(shí)的功耗相對(duì)較大,換句話說就是工作電流比較大,不容易出現(xiàn)這些問題。假設(shè)晶振的峰值電壓接地電源電壓VDD,可以用如下公式估算晶振的功耗(R1是晶振等效串聯(lián)電阻):

詳細(xì)講解晶振:晶振常見問題分析以及對(duì)應(yīng)PCB布局講解(3)晶振功耗計(jì)算公式

VDD一般來說就是電源電壓,CL和C0分別是晶振的負(fù)載電容和寄生電容,但是有些晶振有ALC(幅度限制控制)功能,這個(gè)時(shí)候VDD電壓就不是電源電壓,VDD應(yīng)該用晶振能獲得的最大電壓幅度來替代:大概是400-600mV。當(dāng)環(huán)境溫度降低或者供電電壓過大時(shí)會(huì)出現(xiàn)過驅(qū)動(dòng)的風(fēng)險(xiǎn),所以晶振的實(shí)際功耗需要留有余量。

通過上面的公式我們可以知道,降低晶振功耗的方法:

1.選用R1(ESR)更低的晶振。

2.減小負(fù)載電容Cl,但是此方法會(huì)導(dǎo)致晶振頻率增大,所以要慎重。

3.增大限流電阻Rs。

2)晶振啟動(dòng)時(shí)間過長(zhǎng)

一般來說低頻晶振更容易產(chǎn)生此類問題,原因可能是環(huán)路增益不夠,也可能和供電電源的電壓上升時(shí)間(穩(wěn)定時(shí)間)有關(guān)系。

3)溫度和電壓對(duì)晶振工作的影響

一般來說高溫和低電壓條件下,晶振容易發(fā)生地環(huán)路增益和啟動(dòng)時(shí)間慢或者不啟動(dòng)。低溫和高電壓條件下容易發(fā)生增益過大,過驅(qū)動(dòng),損壞晶振,更容易受到諧波影響出現(xiàn)震蕩,甚至停止工作,所以要注意負(fù)載電容一定要選用NP0或C0G類型的瓷片電容,溫度穩(wěn)定性更高。

三.晶振電路PCB布局

1)晶振電路最好刷三防漆,減小水分,灰塵,溫濕度對(duì)晶振電路的影響。

2)MCU電源要穩(wěn)定,要做好濾波(去耦電容),這樣可以降低晶振電路的信噪比。

3)晶振距離MCU越近越好,晶振電路外圍加地環(huán)路。

4)高頻信號(hào)線要遠(yuǎn)離晶振電路。

5)晶振電路下方要單獨(dú)鋪地(雙層板),然后和MCU的地相連。多層板有完整地平面,只需加地環(huán)路即可。如果晶振是金屬封裝,鋪地時(shí),注意不要短路。

詳細(xì)講解晶振:晶振常見問題分析以及對(duì)應(yīng)PCB布局講解(3)晶振電路推薦布局詳細(xì)講解晶振:晶振常見問題分析以及對(duì)應(yīng)PCB布局講解(3)

四.總結(jié)

通過晶振系列的三篇文章,可以掌握晶振外圍電路計(jì)算選型,晶振和MCU是否匹配,以及晶振的PCB最優(yōu)布局,只有掌握了這些,才能算掌握了晶振電路精髓,大家有什么疑問可以在評(píng)論區(qū)留言,歡迎交流。

審核編輯:符乾江

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4394

    文章

    23756

    瀏覽量

    421291
  • 晶振
    +關(guān)注

    關(guān)注

    35

    文章

    3461

    瀏覽量

    72838
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    淺談PCB設(shè)計(jì)中的要點(diǎn)

    在電路設(shè)計(jì)中,系統(tǒng)時(shí)鐘頻率很高,干擾諧波出來的能量也強(qiáng),諧波除了會(huì)從輸入與輸出兩條線導(dǎo)出來外,也會(huì)從空間輻射出來,這也導(dǎo)致在PCB設(shè)計(jì)中對(duì)
    的頭像 發(fā)表于 12-18 17:28 ?392次閱讀
    淺談<b class='flag-5'>晶</b><b class='flag-5'>振</b>在<b class='flag-5'>PCB</b>設(shè)計(jì)中的要點(diǎn)

    為什么不能放置在PCB邊緣?

    為什么不能放置在PCB邊緣
    發(fā)表于 12-05 07:13

    淺談?dòng)性?b class='flag-5'>晶與無源的關(guān)鍵參數(shù)

    有源和無源在電路結(jié)構(gòu)、性能特性以及應(yīng)用上各有不同。今天,凱擎小妹就帶大家一起來深入了解兩類
    的頭像 發(fā)表于 12-04 14:21 ?372次閱讀
    淺談?dòng)性?b class='flag-5'>晶</b><b class='flag-5'>振</b>與無源<b class='flag-5'>晶</b><b class='flag-5'>振</b>的關(guān)鍵參數(shù)

    電路的PCB設(shè)計(jì)

    設(shè)計(jì)考慮事項(xiàng):位置要選對(duì):內(nèi)部是石英晶體,如果不慎掉落或受不明撞擊,石英晶體易斷裂破損,所以的放置遠(yuǎn)離板邊,靠近MCU的位置布局。兩
    的頭像 發(fā)表于 11-21 15:38 ?4033次閱讀
    <b class='flag-5'>晶</b><b class='flag-5'>振</b>電路的<b class='flag-5'>PCB</b>設(shè)計(jì)

    三腳與兩腳的區(qū)別在哪?

    前言是一種頻率元器件,廣泛使用在我們身邊的電子產(chǎn)品中,我們常見到的有插件
    的頭像 發(fā)表于 11-21 15:37 ?9395次閱讀
    三腳<b class='flag-5'>晶</b><b class='flag-5'>振</b>與兩腳<b class='flag-5'>晶</b><b class='flag-5'>振</b>的區(qū)別在哪?

    使用中常見問題與解決方法

    一、頻偏造成的使用異常異?,F(xiàn)象:色彩圖像不正常;音頻雜音,無數(shù)據(jù)傳輸,距離短,遙控?zé)o反應(yīng)。常見處理:換一個(gè)就OK根本原因:負(fù)載電容同電路不匹配。解決辦法:調(diào)整電路匹配電容大小,或換用不同負(fù)載電容
    的頭像 發(fā)表于 11-21 15:37 ?3707次閱讀
    <b class='flag-5'>晶</b><b class='flag-5'>振</b>使用中<b class='flag-5'>常見問題</b>與解決方法

    32.768kHz不起的原因與解決

    PCB板布線錯(cuò)誤;單片機(jī)質(zhì)量有問題;質(zhì)量有問題;負(fù)載電容或匹配電容與不匹配或者電容質(zhì)量有問題;P
    的頭像 發(fā)表于 11-21 15:37 ?6256次閱讀
    32.768kHz<b class='flag-5'>晶</b><b class='flag-5'>振</b>不起<b class='flag-5'>振</b>的原因與解決

    PCB板上電路的設(shè)計(jì)

    時(shí)鐘(Clock)在一般SoC電路上是必不可少的,精準(zhǔn)的時(shí)鐘通常由提供,很難集成到芯片中去,而是作為分立元件設(shè)計(jì)在PCB上。它就像是
    的頭像 發(fā)表于 11-21 15:37 ?4404次閱讀
    <b class='flag-5'>PCB</b>板上<b class='flag-5'>晶</b><b class='flag-5'>振</b>電路的設(shè)計(jì)

    三極管 PCB 布局問題與優(yōu)化建議

    的三極管,換一個(gè)PCB布局,性能差異竟然非常大。這說明三極管的PCB布局問題不容忽視。下面結(jié)合常見問題和優(yōu)化經(jīng)驗(yàn)進(jìn)行
    的頭像 發(fā)表于 09-25 14:00 ?448次閱讀
    三極管 <b class='flag-5'>PCB</b> <b class='flag-5'>布局</b>問題與優(yōu)化建議

    EMC設(shè)計(jì)中的布局要點(diǎn)

    ,成為EMC測(cè)試中的常見問題。本文將結(jié)合實(shí)際案例,探討時(shí)鐘的EMI抑制方法。二時(shí)鐘的EMI問題
    的頭像 發(fā)表于 09-09 11:32 ?3699次閱讀
    EMC設(shè)計(jì)中的<b class='flag-5'>晶</b><b class='flag-5'>振</b><b class='flag-5'>布局</b>要點(diǎn)

    損壞的常見原因

    都是時(shí)鐘信號(hào)的“心臟”,為整個(gè)電路系統(tǒng)提供精準(zhǔn)穩(wěn)定的節(jié)拍。微控制器、計(jì)算機(jī)主板、通信設(shè)備、各類智能硬件中都能看到的身影。
    的頭像 發(fā)表于 06-25 11:34 ?1215次閱讀

    PCB板上如何布局

    事實(shí)上,的作用就像一個(gè)串聯(lián)的RLC電路。的等效電路顯示了一個(gè)串聯(lián)的RLC電路,表示
    的頭像 發(fā)表于 05-26 16:11 ?1531次閱讀
    <b class='flag-5'>晶</b><b class='flag-5'>振</b>在<b class='flag-5'>PCB</b>板上如何<b class='flag-5'>布局</b>

    20個(gè)常見有趣的問答,向你&amp;quot;&amp;quot;準(zhǔn)表白

    華昕電子整理20個(gè)使用過程最常見且很有趣的問題,并且一一解答。應(yīng)用常見問題1、
    的頭像 發(fā)表于 05-20 18:12 ?1068次閱讀
    20個(gè)<b class='flag-5'>常見</b>有趣的<b class='flag-5'>晶</b><b class='flag-5'>振</b>問答,向你&amp;quot;<b class='flag-5'>晶</b>&amp;quot;準(zhǔn)表白

    不起常見原因

    提供精確的時(shí)鐘信號(hào)以驅(qū)動(dòng)電路的正常運(yùn)行。有時(shí)即便有電壓供應(yīng),仍可能出現(xiàn)不起的現(xiàn)象。今天,凱擎小妹將為大家盤點(diǎn)一下導(dǎo)致這種情況的
    的頭像 發(fā)表于 03-31 11:50 ?1237次閱讀

    的主要參數(shù)

    是電子設(shè)備中的關(guān)鍵元件,為各類電子產(chǎn)品提供穩(wěn)定的時(shí)鐘信號(hào)。了解的主要參數(shù)能夠更好地了解
    的頭像 發(fā)表于 03-24 17:52 ?2171次閱讀
    <b class='flag-5'>晶</b><b class='flag-5'>振</b>的主要參數(shù)