chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

UCIe聯(lián)盟熱之下的思考,Chiplet技術(shù)本身更值得關(guān)注

知芯話 ? 來源:知芯話 ? 作者:知芯話 ? 2022-04-08 11:26 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

上月初,英特爾攜手日月光半導(dǎo)體(ASE)、AMD、Arm、谷歌云、Meta、微軟、高通、三星和臺積電等廠商發(fā)起UCIe產(chǎn)業(yè)聯(lián)盟(通用芯粒高速互連),意欲推行開放的晶片間互連標(biāo)準(zhǔn)??梢哉fUCIe的出現(xiàn),代表著全球半導(dǎo)體產(chǎn)業(yè)已經(jīng)進(jìn)入到成熟的產(chǎn)業(yè)階段,但因?yàn)闃?biāo)準(zhǔn)體系涉及到產(chǎn)業(yè)各環(huán)節(jié)間的協(xié)調(diào)和產(chǎn)業(yè)推廣,UCIe真正被行業(yè)認(rèn)可和開始實(shí)施預(yù)計還需要比較長的時間。

目前大陸已經(jīng)有第一批企業(yè)率先加入了該組織,與UCIe產(chǎn)業(yè)聯(lián)盟其他成員共同致力于UCIe 1.0版本規(guī)范和新一代UCIe技術(shù)標(biāo)準(zhǔn)的研究與應(yīng)用,這是值得高興的。但就是在該聯(lián)盟熱度持續(xù)不下的時候,我們也應(yīng)該沉下心來思考這對技術(shù)研發(fā)與生態(tài)發(fā)展的影響。打鐵還需自身硬,在聯(lián)盟標(biāo)準(zhǔn)熱度之下,除了加入標(biāo)準(zhǔn)獲得話語權(quán),芯片研發(fā)企業(yè)還應(yīng)該冷靜打磨自身,潛心研發(fā)攻克核心技術(shù),為國內(nèi)自主可控技術(shù)突破作出切實(shí)的貢獻(xiàn)。

從產(chǎn)業(yè)角度來看,Chiplet目前主要以英特爾為代表等具有強(qiáng)大設(shè)計能力的公司可以做,UCIe產(chǎn)業(yè)聯(lián)盟成員包括日月光、超威(AMD)、Google Cloud(谷歌)、臉書母公司Meta、微軟、高通、三星和臺積電等多家業(yè)者,包括半導(dǎo)體、封裝、IP供應(yīng)商、晶圓代工廠和云端服務(wù)提供廠商,基本可以形成一個小的產(chǎn)業(yè)生態(tài)閉環(huán),這將進(jìn)一步提高各產(chǎn)業(yè)環(huán)節(jié)的集中度,進(jìn)一步鞏固了龍頭優(yōu)勢,是否會真正利好半導(dǎo)體產(chǎn)業(yè)的發(fā)展也是存疑的。

尤其需要注意到英特爾在美國半導(dǎo)體產(chǎn)業(yè)中扮演的敏感角色,在此特定背景下,我們不希望看到UCIe會成為政治化的工具。國內(nèi)方面,我們要繼續(xù)走好自己的路,加速國產(chǎn)化的同時,我們要做好應(yīng)對一切沖擊的準(zhǔn)備。一方面,UCIe提供了一種可參考的產(chǎn)業(yè)平臺機(jī)制,我們亦可以通過組建內(nèi)部產(chǎn)業(yè)聯(lián)盟的方式來優(yōu)化產(chǎn)業(yè)分工,進(jìn)一步加快國內(nèi)產(chǎn)業(yè)發(fā)展,提高國內(nèi)半導(dǎo)體產(chǎn)業(yè)對于沖擊的耐受力。

就這一點(diǎn),早在2020年國內(nèi)舉辦的全球硬科技創(chuàng)新大會上,中國科學(xué)院院士/圖靈獎得主姚期智、西安市副市長馬鮮萍、芯動科技CEO敖海、紫光存儲總裁任奇?zhèn)ゾ凸餐瑔恿酥袊鳦hiplet產(chǎn)業(yè)聯(lián)盟。并提出該聯(lián)盟將致力于集聚人工智能集成電路等領(lǐng)域產(chǎn)、學(xué)、研、金各類資源,搭建開放創(chuàng)新平臺,縮短芯片設(shè)計周期、降低芯片設(shè)計成本,解決我國高質(zhì)量發(fā)展進(jìn)程中相關(guān)“卡脖子”技術(shù)難題。

另一方面,我們可以盡早開發(fā)出標(biāo)準(zhǔn)化的自主Chiplet技術(shù),為高性能CPU/GPU/NPU芯片的異構(gòu)實(shí)現(xiàn)提供保障。就我所知,目前國內(nèi)真正推出自主Chiplet技術(shù)的有芯動科技,我們來看看它推出的國內(nèi)第一款自主Chiplet技術(shù)——Innolink? Chiplet。據(jù)悉,Innolink? Chiplet是第一款國產(chǎn)自主研發(fā)物理層兼容UCIe標(biāo)準(zhǔn)的IP解決方案。

get?code=YWE2NjJjM2Y5ZGQ5MWExNDE4MDE0MTJhM2Q1ZWM3ZWUsMTY0OTM4ODEyMjk4OQ==

據(jù)公開資料介紹,芯動在Chiplet技術(shù)領(lǐng)域積累了大量的客戶應(yīng)用需求經(jīng)驗(yàn),并且和臺積電、intel、三星、美光等業(yè)界領(lǐng)軍企業(yè)有密切的技術(shù)溝通和合作探索,在近幾年各大巨頭推行自己的Chiplet互聯(lián)標(biāo)準(zhǔn)時,芯動科技也奮起直追緊隨其后,兩年前就開始了Innolink? 的研發(fā)工作,率先明確Innolink B/C基于DDR的技術(shù)路線,并于2020年的Design Reuse全球會議上首次向業(yè)界公開Innolink A/B/C技術(shù),率先推出自主研發(fā)的Innolink? Chiplet標(biāo)準(zhǔn)并實(shí)現(xiàn)授權(quán)量產(chǎn)。

Innolink? Chiplet具有自主知識產(chǎn)權(quán),填補(bǔ)了國內(nèi)的異構(gòu)集成技術(shù)空白,打破了國外核心技術(shù)壟斷,成功應(yīng)用于國產(chǎn)GPU及其他高性能計算芯片,為國產(chǎn)高性能芯片的發(fā)展提供了一條新的道路。得益于正確的技術(shù)方向和超前的布局規(guī)劃,Innolink? 的物理層與UCIe的標(biāo)準(zhǔn)保持一致,成為國內(nèi)首發(fā)、世界領(lǐng)先的自主UCIe Chiplet解決方案。

get?code=MzFhOGZjZjM0Y2I0ZTkxZWUzNmMyMDZhNTk3Y2VhNmMsMTY0OTM4ODEyMjk4OQ==

Innolink A/B/C實(shí)現(xiàn)方法

看到Innolink? Chiplet實(shí)實(shí)在在的硬數(shù)據(jù),我們確實(shí)驚訝于國內(nèi)已在Chiplet領(lǐng)先技術(shù)領(lǐng)域?qū)崿F(xiàn)了領(lǐng)先超越。盡管芯動科技在消費(fèi)者領(lǐng)域并不為人熟知,但在很多B端企業(yè)中已頗具盛名,服務(wù)了數(shù)百家知名企業(yè),擁有超過200次的流片記錄、逾60億顆授權(quán)量產(chǎn)芯片。Innolink? Chiplet讓我們看到了市場熱度之下國內(nèi)半導(dǎo)體耕耘者們默默無聞、腳踏實(shí)地的努力,也看到了國產(chǎn)半導(dǎo)體技術(shù)的更多未來。

總的來說,Chiplet發(fā)展需要整個半導(dǎo)體產(chǎn)業(yè)鏈的協(xié)同分工,從芯片設(shè)計、EDA工具晶圓制造封裝測試,需要統(tǒng)一的標(biāo)準(zhǔn)和工藝升級,這需要時間探索和協(xié)作,不斷地迭代前進(jìn)。在當(dāng)前的國際市場背景下,國產(chǎn)自主可控、可以持續(xù)迭代和發(fā)展的Chiplet技術(shù)顯得尤為重要。芯動科技推出的自主Chiplet技術(shù)已成功運(yùn)用于國產(chǎn)第一款高性能GPU“風(fēng)華1號”,提升了產(chǎn)品性能和帶寬,成為國產(chǎn)芯片里走在最前列的異構(gòu)集成設(shè)計的實(shí)踐者,期待更多本土企業(yè)和技術(shù)的突破,加快實(shí)現(xiàn)國產(chǎn)芯片自主可控。

審核編輯:符乾江

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • chiplet
    +關(guān)注

    關(guān)注

    6

    文章

    473

    瀏覽量

    13330
  • UCIe
    +關(guān)注

    關(guān)注

    0

    文章

    51

    瀏覽量

    1947
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    新思科技UCIe IP解決方案實(shí)現(xiàn)片上網(wǎng)絡(luò)互連

    通用芯粒互連技術(shù)UCIe)為半導(dǎo)體行業(yè)帶來了諸多可能性,在Multi-Die設(shè)計中實(shí)現(xiàn)了高帶寬、低功耗和低延遲的Die-to-Die連接。它支持定制HBM(cHBM)等創(chuàng)新應(yīng)用,滿足了I/O裸片
    的頭像 發(fā)表于 08-04 15:17 ?1969次閱讀

    技術(shù)資訊 I 完整的 UCIe 信號完整性分析流程和異構(gòu)集成合規(guī)性檢查

    3D異質(zhì)集成(3DHI)技術(shù)可將不同類型、垂直堆疊的半導(dǎo)體芯片或芯粒(chiplet)集成在一起,打造高性能系統(tǒng)。因此,處理器、內(nèi)存和射頻等不同功能可以集成到單個芯片或封裝上,從而提高性能和效率
    的頭像 發(fā)表于 06-13 16:27 ?357次閱讀
    <b class='flag-5'>技術(shù)</b>資訊 I 完整的 <b class='flag-5'>UCIe</b> 信號完整性分析流程和異構(gòu)集成合規(guī)性檢查

    技術(shù)封鎖到自主創(chuàng)新:Chiplet封裝的破局之路

    從產(chǎn)業(yè)格局角度分析Chiplet技術(shù)的戰(zhàn)略意義,華芯邦如何通過技術(shù)積累推動中國從“跟跑”到“領(lǐng)跑”。
    的頭像 發(fā)表于 05-06 14:42 ?573次閱讀

    淺談Chiplet與先進(jìn)封裝

    隨著半導(dǎo)體行業(yè)的技術(shù)進(jìn)步,尤其是摩爾定律的放緩,芯片設(shè)計和制造商們逐漸轉(zhuǎn)向了更為靈活的解決方案,其中“Chiplet”和“先進(jìn)封裝”成為了熱門的概念。
    的頭像 發(fā)表于 04-14 11:35 ?834次閱讀
    淺談<b class='flag-5'>Chiplet</b>與先進(jìn)封裝

    Chiplet技術(shù)在消費(fèi)電子領(lǐng)域的應(yīng)用前景

    探討Chiplet技術(shù)如何為智能手機(jī)、平板電腦等消費(fèi)電子產(chǎn)品帶來更優(yōu)的性能和能效比。
    的頭像 發(fā)表于 04-09 15:48 ?635次閱讀
    <b class='flag-5'>Chiplet</b><b class='flag-5'>技術(shù)</b>在消費(fèi)電子領(lǐng)域的應(yīng)用前景

    奇異摩爾受邀出席第三屆HiPi Chiplet論壇

    2025年3月28日至29日,由高性能芯片互聯(lián)技術(shù)聯(lián)盟(HiPi 聯(lián)盟)主辦的 “第三屆 HiPi Chiplet 論壇” 將于北京朝林松源酒店舉行。本屆論壇以“標(biāo)準(zhǔn)促進(jìn)創(chuàng)新生態(tài)發(fā)展”
    的頭像 發(fā)表于 03-25 16:59 ?1318次閱讀

    新思科技與英特爾攜手完成UCIe互操作性測試

    近日,新思科技與英特爾攜手合作,率先完成了UCIe(Universal Chiplet Interconnect Express)互操作性測試芯片演示,并成功推出了包含控制器、PHY(物理層)和驗(yàn)證
    的頭像 發(fā)表于 02-18 14:18 ?649次閱讀

    乾瞻科技UCIe IP設(shè)計定案,實(shí)現(xiàn)高速傳輸技術(shù)突破

    全球高速接口IP領(lǐng)域的佼佼者乾瞻科技(InPsytech, Inc.)近日宣布,其Universal Chiplet Interconnect Express(UCIe)系列產(chǎn)品在性能與效率方面
    的頭像 發(fā)表于 01-21 10:44 ?683次閱讀

    乾瞻科技宣布最新UCIe IP設(shè)計定案,推動高速傳輸技術(shù)突破

    UCIe)系列產(chǎn)品在性能與效率上實(shí)現(xiàn)了重大突破。新一代UCIe物理層IP基于臺積電N4制程,預(yù)計于今年完成設(shè)計定案,支持每通道高達(dá)64GT/s的傳輸速度,展現(xiàn)了其在高帶寬應(yīng)用領(lǐng)域的技術(shù)實(shí)力。 憑借豐富
    發(fā)表于 01-17 10:55 ?284次閱讀

    解鎖Chiplet潛力:封裝技術(shù)是關(guān)鍵

    如今,算力極限挑戰(zhàn)正推動著芯片設(shè)計的技術(shù)邊界。Chiplet的誕生不僅僅是技術(shù)的迭代,更是對未來芯片架構(gòu)的革命性改變。然而,要真正解鎖Chiplet
    的頭像 發(fā)表于 01-05 10:18 ?1366次閱讀
    解鎖<b class='flag-5'>Chiplet</b>潛力:封裝<b class='flag-5'>技術(shù)</b>是關(guān)鍵

    颯特紅外成像技術(shù)的創(chuàng)新應(yīng)用

    隨著全球城市化進(jìn)程的加速,科技、環(huán)保、宜居正成為全民訴求,智慧城市的概念也逐漸成為現(xiàn)代城市建設(shè)和創(chuàng)新服務(wù)管理的重要方向。在這個過程中,各種先進(jìn)的技術(shù)和解決方案層出不窮,颯特紅外作
    的頭像 發(fā)表于 12-25 17:37 ?1028次閱讀

    晟聯(lián)科UCIe+SerDes方案塑造高性能計算(HPC)新未來

    Semiconductor Trade Statistics UCIe+SerDes對大算力芯片的價值 目前,基于UCIe的Multi-Die Chiplet是實(shí)現(xiàn)More than Moore的重要手段,結(jié)合先進(jìn)的2.5D和
    的頭像 發(fā)表于 12-25 10:17 ?1082次閱讀
    晟聯(lián)科<b class='flag-5'>UCIe</b>+SerDes方案塑造高性能計算(HPC)新未來

    Chiplet技術(shù)有哪些優(yōu)勢

    Chiplet技術(shù),就像用樂高積木拼搭玩具一樣,將芯片的不同功能模塊,例如CPU、GPU、內(nèi)存等,分別制造成獨(dú)立的小芯片。
    的頭像 發(fā)表于 11-27 15:53 ?1496次閱讀

    最新Chiplet互聯(lián)案例解析 UCIe 2.0最新標(biāo)準(zhǔn)解讀

    單個芯片性能提升的有效途徑?? ? 隨著半導(dǎo)體制程不斷逼近物理極限,越來越多的芯片廠商為了提升芯片性能和效率開始使用Chiplet技術(shù),將多個滿足特定功能的芯粒單元通過Die-to-Die互聯(lián)技術(shù)
    的頭像 發(fā)表于 11-05 11:39 ?2811次閱讀
    最新<b class='flag-5'>Chiplet</b>互聯(lián)案例解析 <b class='flag-5'>UCIe</b> 2.0最新標(biāo)準(zhǔn)解讀

    UCIe規(guī)范引領(lǐng)Chiplet技術(shù)革新,新思科技發(fā)布40G UCIe IP解決方案

    了近3倍,算力提升了6倍,這背后離不開Chiplet(小芯片)設(shè)計方案的引入。Chiplet技術(shù),作為“后摩爾定律時代”提升芯片性能的關(guān)鍵解決方案之一,正逐漸受到業(yè)界的廣泛關(guān)注
    的頭像 發(fā)表于 10-16 14:08 ?1195次閱讀