chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

JESD204B時(shí)鐘網(wǎng)絡(luò)原理概述

潘文明 ? 來源:明德?lián)P吳老師 ? 作者:明德?lián)P吳老師 ? 2022-07-07 08:58 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

明德?lián)P的JESD204B采集卡項(xiàng)目綜合上板后,可以使用上位機(jī)通過千兆網(wǎng)來配置AD9144和AD9516板卡,實(shí)現(xiàn)高速ad采集。最終可以在示波器和上位機(jī)上采集到設(shè)定頻率的正弦波。本文重點(diǎn)介紹JESD204B時(shí)鐘網(wǎng)絡(luò)。

一,JESD204B時(shí)鐘網(wǎng)絡(luò)原理概述

本文以JESD204Bsubclass1來討論時(shí)鐘的時(shí)序需要以及TI時(shí)鐘芯片方案的實(shí)現(xiàn)。任何一個(gè)串行協(xié)議都離不開幀和同步,JESD204B也不例外,也需要收發(fā)雙方有相同的幀結(jié)構(gòu),然后以一種方式來同步,即辨別起始。JESD204B是以時(shí)鐘信號(hào)的沿來辨別同步的開始,以及通過一定的握手信號(hào)使得收發(fā)雙方能夠正確識(shí)別幀的長(zhǎng)度和邊界,因此時(shí)鐘信號(hào)及其時(shí)序關(guān)系對(duì)于JESD204B就顯得極其重要。下圖是典型的JESD204B系統(tǒng)的系統(tǒng)連接:

poYBAGLGLy2AZT1eAAK8wL07r4E509.png

Device Clock是器件工作的主時(shí)鐘,一般在數(shù)模轉(zhuǎn)換器里為其采樣時(shí)鐘或者整數(shù)倍頻的時(shí)鐘,其協(xié)議本身的幀和多幀的時(shí)鐘也是基于Device Clock.SYSREF是用于指示不同轉(zhuǎn)換器或者邏輯的Device Clock的沿,或者不同器件間Deterministic latency的參考。如下圖所示,Device Clock和SYSREF必須滿足的時(shí)序關(guān)系。

pYYBAGLGL0KATPLiAAE3t7fUGoo167.png

SYSREF的第一個(gè)上升沿要非常容易的能被Device Clock捕捉到,這樣就需要SYSREF和Device Clock滿足上圖的時(shí)序關(guān)系。通常會(huì)因?yàn)?a target="_blank">PCB的線長(zhǎng)以及時(shí)鐘器件不同通道輸出時(shí)的Skew,會(huì)帶來一定的誤差,Device Clock的上升沿不一定正好在SYSREF的脈沖的正中間,工程上只要在一定范圍內(nèi)就能保證JESD204收發(fā)正常工作。

二,明德?lián)PJESD204B項(xiàng)目時(shí)鐘網(wǎng)絡(luò)介紹

明德?lián)PJESD204B采集卡項(xiàng)目使用Xilinx的KC705開發(fā)板,外接的DA板卡包含ad9144芯片和ad9516時(shí)鐘芯片。

該項(xiàng)目由FPGA發(fā)送一個(gè)源時(shí)鐘到ad9516芯片,接著由ad9516芯片輸出4個(gè)時(shí)鐘,其中2個(gè)時(shí)鐘輸送到FPGA,另外2個(gè)時(shí)鐘輸送到ad9144芯片。具體架構(gòu)如下圖:

poYBAGLGL1GALDYuAABA-RP6jyY704.png

AD9516介紹

AD9516,這是一個(gè)由ADI公司設(shè)計(jì)的14路輸出時(shí)鐘發(fā)生器,具有亞皮秒級(jí)抖動(dòng)性能,還配有片內(nèi)集成鎖相環(huán)(PLL)和電壓控制振蕩器(VCO)。片內(nèi)VCO的調(diào)諧頻率范圍為2.55 GHz至2.95 GHz。或者,也可以使用最高2.4 GHz的外部VCO/VCXO。

AD9516有6路(3對(duì))LVPECL輸出,4路(2對(duì))LVDS輸出以及8路LVCMOS(每個(gè)LVDS可以作為2路LVCMOS)輸出。每對(duì)之間共享數(shù)值為1-32的分頻數(shù)值,因此,每對(duì)LVPECL或者LVDS輸出的時(shí)鐘頻率是相同的。LVPECL輸出可達(dá)1.6GHz,LVDS輸出可達(dá)800MHz,LVCMOS可達(dá)250MHz。輸入?yún)⒖紩r(shí)鐘頻率和VCO工作頻率有如關(guān)系: Fvco=(Fref/R)*(P*B+A)

每路輸出還有單路的分頻因子(1-32)可以配置,通過參考時(shí)鐘的選擇,內(nèi)部P、B、A寄存器以及每路分頻寄存器的配置,可以得到我們想要的時(shí)鐘。

以上就是關(guān)于明德?lián)PJESD204B的時(shí)鐘網(wǎng)絡(luò)的介紹,明德?lián)P可承接基于JESD204B的高速數(shù)據(jù)傳輸項(xiàng)目,若想了解更多,感興趣的同學(xué)可以留言相互討論!

審核編輯:湯梓紅
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 時(shí)鐘網(wǎng)絡(luò)

    關(guān)注

    0

    文章

    16

    瀏覽量

    6675
  • JESD204B
    +關(guān)注

    關(guān)注

    6

    文章

    83

    瀏覽量

    19763
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    LMK04828 超低噪聲JESD204B兼容時(shí)鐘抖動(dòng)清除器技術(shù)手冊(cè)

    LMK0482x 系列是業(yè)界性能最高的時(shí)鐘調(diào)節(jié)器,支持 JEDEC JESD204B。 PLL2 的 14 個(gè)時(shí)鐘輸出可配置為使用器件和 SYSREF 時(shí)鐘驅(qū)動(dòng) 7 個(gè)
    的頭像 發(fā)表于 09-15 10:10 ?506次閱讀
    LMK04828 超低噪聲<b class='flag-5'>JESD204B</b>兼容<b class='flag-5'>時(shí)鐘</b>抖動(dòng)清除器技術(shù)手冊(cè)

    ?LMK0482x系列超低噪聲JESD204B兼容時(shí)鐘抖動(dòng)清除器技術(shù)文檔總結(jié)

    LMK0482x 系列是業(yè)界性能最高的時(shí)鐘調(diào)節(jié)器,支持 JEDEC JESD204B。 PLL2 的 14 個(gè)時(shí)鐘輸出可配置為使用器件和 SYSREF 時(shí)鐘驅(qū)動(dòng) 7 個(gè)
    的頭像 發(fā)表于 09-15 10:03 ?435次閱讀
    ?LMK0482x系列超低噪聲<b class='flag-5'>JESD204B</b>兼容<b class='flag-5'>時(shí)鐘</b>抖動(dòng)清除器技術(shù)文檔總結(jié)

    LMK04616 超低噪聲低功耗JESD204B兼容時(shí)鐘抖動(dòng)清除器總結(jié)

    LMK0461x 器件系列是業(yè)界性能最高、功耗最低的抖動(dòng)清除器,支持 JESD204B。16 個(gè)時(shí)鐘輸出可配置為使用器件和 SYSREF 時(shí)鐘驅(qū)動(dòng) 8 個(gè) JESD204B 轉(zhuǎn)換器或其
    的頭像 發(fā)表于 09-12 16:50 ?670次閱讀
    LMK04616 超低噪聲低功耗<b class='flag-5'>JESD204B</b>兼容<b class='flag-5'>時(shí)鐘</b>抖動(dòng)清除器總結(jié)

    ?LMK04828-EP 超低噪聲JESD204B兼容時(shí)鐘抖動(dòng)清除器總結(jié)

    LMK04828-EP 器件是業(yè)界性能最高的時(shí)鐘調(diào)理器,支持 JESD204B。 PLL2的14個(gè)時(shí)鐘輸出可配置為使用器件和SYSREF時(shí)鐘驅(qū)動(dòng)7個(gè)
    的頭像 發(fā)表于 09-12 16:13 ?579次閱讀
    ?LMK04828-EP 超低噪聲<b class='flag-5'>JESD204B</b>兼容<b class='flag-5'>時(shí)鐘</b>抖動(dòng)清除器總結(jié)

    LMK04832 超低噪聲、3.2 GHz、15 輸出、JESD204B 時(shí)鐘抖動(dòng)清除器技術(shù)手冊(cè)

    該LMK04832是一款超高性能時(shí)鐘調(diào)節(jié)器,支持 JEDEC JESD204B,還與 LMK0482x 系列器件引腳兼容。 PLL2的14個(gè)時(shí)鐘輸出可配置為使用器件和SYSREF時(shí)鐘
    的頭像 發(fā)表于 09-12 14:11 ?564次閱讀
    LMK04832 超低噪聲、3.2 GHz、15 輸出、<b class='flag-5'>JESD204B</b> <b class='flag-5'>時(shí)鐘</b>抖動(dòng)清除器技術(shù)手冊(cè)

    ?LMK04368-EP 超低噪聲JESD204B/C雙環(huán)路時(shí)鐘抖動(dòng)清除器總結(jié)

    LMK04368-EP 是一款高性能時(shí)鐘調(diào)節(jié)器,支持 JEDEC JESD204B/C,適用于太空應(yīng)用。 PLL2 的 14 個(gè)時(shí)鐘輸出可配置為使用器件和 SYSREF 時(shí)鐘驅(qū)動(dòng)
    的頭像 發(fā)表于 09-11 10:23 ?499次閱讀
    ?LMK04368-EP 超低噪聲<b class='flag-5'>JESD204B</b>/C雙環(huán)路<b class='flag-5'>時(shí)鐘</b>抖動(dòng)清除器總結(jié)

    JESD204B生存指南

    實(shí)用JESD204B來自全球數(shù)據(jù)轉(zhuǎn)換器市場(chǎng)份額領(lǐng)導(dǎo) 者的技術(shù)信息、提示和建議
    發(fā)表于 05-30 16:31 ?0次下載

    替代HMC7044超低噪高性能時(shí)鐘抖動(dòng)消除器支持JESD204B

    1. 概述PC7044是一款高性能雙環(huán)路的整數(shù)時(shí)鐘抖動(dòng)消除器,可以為具有并行或串(JESD204B型)接口的高速數(shù)據(jù)轉(zhuǎn)換器執(zhí)行參考時(shí)鐘選擇和超低噪聲頻率的生成。 PC7044具有兩個(gè)整
    發(fā)表于 05-08 15:57

    LTC6953具有11個(gè)輸出并支持JESD204B/JESD204C協(xié)議的超低抖動(dòng)、4.5GHz時(shí)鐘分配器技術(shù)手冊(cè)

    LTC6953 是一款高性能、超低抖動(dòng)的 JESD204B/JESD204C 時(shí)鐘分配 IC。LTC6953 的 11 個(gè)輸出可配置為最多 5 個(gè) JESD204B/
    的頭像 發(fā)表于 04-16 14:28 ?774次閱讀
    LTC6953具有11個(gè)輸出并支持<b class='flag-5'>JESD204B</b>/<b class='flag-5'>JESD204</b>C協(xié)議的超低抖動(dòng)、4.5GHz<b class='flag-5'>時(shí)鐘</b>分配器技術(shù)手冊(cè)

    AD9680 JESD204B接口的不穩(wěn)定會(huì)導(dǎo)致較大的電流波動(dòng),怎么解決?

    AD采集芯片為AD9680-1000,時(shí)鐘芯片為AD9528。當(dāng) AD 采樣時(shí)鐘為 500MHz 時(shí),jesd204B (串行線速 = 5 Gbps) 穩(wěn)定。但是,當(dāng) AD 采樣時(shí)鐘
    發(fā)表于 04-15 06:43

    JESD204B使用說明

    JESD204B IP核作為接收端時(shí),單獨(dú)使用,作為發(fā)送端時(shí),可以單獨(dú)使用,也可以配合JESD204b phy使用。 JESD204B通常配合AD或DA使用,替代LVDS,提供更高的通訊速率,抗干擾
    的頭像 發(fā)表于 12-18 11:31 ?2169次閱讀
    <b class='flag-5'>JESD204B</b>使用說明

    調(diào)試ADS52J90板卡JESD204B接口遇到的問題求解

    我在調(diào)試TI ADS52J90板卡JESD204B接口遇到的問題: 1、目前在應(yīng)用手冊(cè)中能看到LVDS的詳細(xì)說明,但是缺少關(guān)于JESD204B的相關(guān)資料,能否提供相關(guān)JESD204B的相關(guān)資料
    發(fā)表于 11-28 06:13

    使用JESD204B接口,線速率怎么計(jì)算?

    使用JESD204B接口,線速率怎么計(jì)算?在文檔表9-2中線速率等于 fLINERATE=fs*R,如果我選擇雙通道設(shè)備,采樣時(shí)鐘fs為500MHz,在表8-17,中選擇模式0,N&
    發(fā)表于 11-18 07:10

    使用JESD204B如何對(duì)數(shù)據(jù)進(jìn)行組幀?

    在使用JESD204B協(xié)議時(shí),當(dāng)L=8時(shí),如果時(shí)雙通道數(shù)據(jù),如何對(duì)數(shù)據(jù)進(jìn)行組幀?是直接使用前8通道嗎
    發(fā)表于 11-14 07:51

    如何配置LMK04828時(shí)鐘芯片生成JESD204b需要的時(shí)鐘

    你好!在使用ADS54J42EVM的過程中,我需要采用產(chǎn)品通過JESD204b以L=4, F=4, K=16和6.25G的線速率與FPGA通信,這需要ADS54J42EVM產(chǎn)生156.25Mhz
    發(fā)表于 11-14 07:12