曰本美女∴一区二区特级A级黄色大片, 国产亚洲精品美女久久久久久2025, 页岩实心砖-高密市宏伟建材有限公司, 午夜小视频在线观看欧美日韩手机在线,国产人妻奶水一区二区,国产玉足,妺妺窝人体色WWW网站孕妇,色综合天天综合网中文伊,成人在线麻豆网观看

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

RISC-V能讓FPGA從ASIC時代崛起嗎?

E4Life ? 來源:電子發(fā)燒友網(wǎng) ? 作者:周凱揚 ? 2022-08-22 08:22 ? 次閱讀

電子發(fā)燒友網(wǎng)報道(文/周凱揚)進入AI和云時代以來,顯而易見的趨勢之一就是FPGA出現(xiàn)的頻率開始降低了,且不說曾經(jīng)的兩大FPGA巨頭均已被x86廠商收購,就連FPGA引以為豪的多樣化和靈活性,也被專注于特定應用但全定制化、成本低的ASIC壓得有些抬不起頭來。FPGA廠商們也沒法維系那么多的應用,去和不斷涌現(xiàn)的ASIC初創(chuàng)公司在各個領域去一一硬碰硬。

與此同時,F(xiàn)PGA大廠在被收購后,也開始順應他們的技術路線,可以看到他們的產(chǎn)品方向開始往數(shù)據(jù)中心通信基建這些平均產(chǎn)品單價更高的應用上發(fā)展,尤其是智能網(wǎng)卡、IPU、DPU這類產(chǎn)品。雖然說中端FPGA產(chǎn)品并沒有就此消失,但明顯競爭力已經(jīng)大不如前了,過去的那些產(chǎn)品連滿足現(xiàn)代計算處理的標準和需求都有些勉強,更不用說未來了。FPGA需要一陣令其重獲新生的新風,而基于RISC-V打造的SoC FPGA或許就能充當這樣的角色。

FPGA上的RISC-V

RISC-V和FPGA的關系打從一開始就非常密切,不少RISC-V核心、處理器都是在FPGA上實現(xiàn)或驗證的。與此同時,RISC-V從IP、架構和指令上帶來的創(chuàng)新也被FPGA廠商們看在眼里,諸如Microchip、易靈思、安路科技等廠商都開始基于RISC-V打造全新的FPGA產(chǎn)品,英特爾也開發(fā)了為其FPGA打造的RISC-V軟核,Xilinx也成了RISC-V國際基金會的戰(zhàn)略會員,RISC-V在FPGA上的普及速度可能遠超你的想象。

以Microchip的PolarFire為例,作為首個支持RISC-V ISA的SoC FPGA系列,終于在今年6月正式進入量產(chǎn)階段了,具體包括MPFS250T和MPFS025T這兩款產(chǎn)品。PolarFire系列采用了4輸入LUT+DFF的設計,最大規(guī)模的MPFS460T可以做到461K邏輯單元。

PolarFire CoreMark跑分 / Microchip

而在SoC方面,PolarFire采用了5個64位RISC-V核心的設計,E51作為monitor單核,負責啟動和配置處理器子系統(tǒng),另外四個U54核心則主要用于負責運行Linux之類的操作系統(tǒng)。至于為何選擇RISC-V而不是像旗下另一SoC FPGA系列SmartFusion一樣選擇ARM,Microchip也給出了同等邏輯單元密度下CoreMark跑分的對比,可以看出即便是在工藝落后(28nm對比16nm)的情況下,基于RISC-V的PolarFire SoC依然是最高效的那個,Microchip指出與其他中端FPGA相比,可以將能耗降低最多50%。

PolarFire FPGA開發(fā)套件 / Microchip

為了方便開發(fā)者完成不同SoC之間的嵌入式應用程序移植,Microchip也專門打造了MI-V這一面向RISC-V的生態(tài)系統(tǒng),在本身提供RISC-V軟核IP的同時,也和IAR Systems、SiFive、Zephyr等第三方公司合作,提供開發(fā)工具、CPU IP和RTOS等支持。

擁抱開源生態(tài)

Rapid Silicon是一家專注于打造AI FPGA的初創(chuàng)公司,從他們的董事長兼首席執(zhí)行官Naveed Sherwani博士的公開發(fā)言中,可以看出Rapid Silicon作為開源FPGA基金會的創(chuàng)始成員之一,計劃利用FPGA開拓邊緣AI應用,比如智能家居、安防監(jiān)控和汽車傳感器管理和智能座艙等市場,而他們手里的王牌既有專用AI技術,也有開源EDA軟件。

Rapid Silicon在近期推出了Gemini,一個基于臺積電16nmFF工藝的FPGA,采用了常見的FPGA設計,比如6輸入的可分割LUT、DSP區(qū)塊和真雙端口的Block RAM。最大規(guī)模為250K邏輯單元、1250個DSP區(qū)塊和9.5Mb的片上Block RAM,4個輸出PLL支持生成高達1GHz的時鐘信號。作為中端FPGA,其規(guī)模不算太大,但完成邊緣AI的應用還是綽綽有余的。

Gemini框架 / Rapid Silicon

對于硬件資源充裕的FPGA來說,RISC-V和Arm未必就是不能共存的死對頭,這點在Gemini也能體現(xiàn)出來。Gemini集成了單核32位的RISC-V處理器和雙核的ARM A53處理器。32位的RISC-V處理器作為支持自定義指令的實時應用處理器,最高頻率可達533MHz,同時擁有16KB的I/D cache和64KB的程序內(nèi)存。

Gemini上的64位Arm處理器浮點單元頻率可達1.6GHz,此外還集成了支持最高2166Mbps DDR內(nèi)存的DRAM控制器、PCIe 4.0的PCIe控制器、10G以太網(wǎng)控制器等,均由高性能低延遲的FlexNoC互聯(lián)在一起。

更重要的是,Gemini的誕生還是利用他們自己的開源FPGA EDA套件Raptor打造出來的,這也證明了依靠開源工作流打造FPGA系統(tǒng)是完全可行的。2021年10月,Rapid Silicon獲得了來自成為資本領投的1500萬美元種子資金,考慮到成為資本是RISC-V國際基金會的高級會員,創(chuàng)始人李世默也是RISC-V國際基金會理事,愿意對Rapid Silicon投資也就不足為奇了。

結語

與傳統(tǒng)的ASIC方案相比,SoC FPGA還是有著不少優(yōu)勢的,比如沒有昂貴的NRE成本或是最小采購量的需求。再者,F(xiàn)PGA最大的優(yōu)勢還是在可編程上,即便是已經(jīng)出貨的產(chǎn)品也能重新編程,進一步降低設計風險。而RISC-V的出現(xiàn),則為這類SoC FPGA帶來了一個全新而開放的ISA選擇。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • ASIC芯片
    +關注

    關注

    2

    文章

    92

    瀏覽量

    24116
  • FPGA芯片
    +關注

    關注

    3

    文章

    246

    瀏覽量

    40163
  • RISC-V
    +關注

    關注

    46

    文章

    2463

    瀏覽量

    48102
收藏 人收藏

    評論

    相關推薦
    熱點推薦

    RISC-V賽道的“硬核”突圍之路

    RISC-V作為一種開源指令集架構(ISA),近年來在全球范圍內(nèi)迅速崛起,有望重塑半導體產(chǎn)業(yè)格局。芯片設計公司到軟件開發(fā)商,學術研究機構到行業(yè)巨頭,都在積極探索
    的頭像 發(fā)表于 04-24 15:34 ?95次閱讀
    <b class='flag-5'>RISC-V</b>賽道的“硬核”突圍之路

    FPGARISC-V淺談

    全球半導體產(chǎn)業(yè)競爭格局正在經(jīng)歷深刻變革,物聯(lián)網(wǎng)、邊緣計算等新興技術的蓬勃發(fā)展,讓RISC-V憑借其開源、精簡以及模塊化的靈活優(yōu)勢,日益成為業(yè)界焦點,也為全球半導體產(chǎn)業(yè)注入新的活力與挑戰(zhàn)
    發(fā)表于 04-11 13:53 ?214次閱讀
    <b class='flag-5'>FPGA</b>與<b class='flag-5'>RISC-V</b>淺談

    RISC-V生態(tài)崛起:政策落地與高性能芯片的崛起

    領域的理想選擇。RISC-V生態(tài)崛起2025年,RISC-V生態(tài)迎來重大發(fā)展機遇。據(jù)路透社報道,中國計劃首次發(fā)布政策指導,鼓勵在全國范圍內(nèi)使用開源RISC-V芯片,
    的頭像 發(fā)表于 03-06 11:35 ?540次閱讀
    <b class='flag-5'>RISC-V</b>生態(tài)<b class='flag-5'>崛起</b>:政策落地與高性能芯片的<b class='flag-5'>崛起</b>

    RISC-V MCU技術

    GD32VF103系列的MCU,是兆易創(chuàng)新出的,用了基于RISC-V的Bumblebee處理器內(nèi)核,主要是給物聯(lián)網(wǎng)還有其他超低功耗的場景用的。這個系列MCU運算主頻能到108MHz,片上閃存16KB到
    發(fā)表于 01-19 11:50

    RISC-V發(fā)展及FPGA廠商為什么選擇RISC-V

    Microsemi 于 2017 年開始在其 FPGA 中提供 RISC-V 軟核,Lattice 于 2020 年開始提供,英特爾 (Altera) 于 2021 年開始提供,因此 Xilinx
    的頭像 發(fā)表于 11-11 10:24 ?1258次閱讀
    <b class='flag-5'>RISC-V</b>發(fā)展及<b class='flag-5'>FPGA</b>廠商為什么選擇<b class='flag-5'>RISC-V</b>

    RISC-V近期市場情況調(diào)研

    RISC-V是一種開源的指令集架構(ISA),近年來在全球范圍內(nèi)迅速崛起,尤其在中國,RISC-V的發(fā)展勢頭十分強勁。以下是目前RISC-V芯片的發(fā)展情況,以及中國在這一領域的主要公司
    的頭像 發(fā)表于 10-23 15:10 ?1456次閱讀

    加入全球 RISC-V Advocate 行列,共筑 RISC-V 的未來 !

    加入RISC-VAdvocate行列!我們正在尋找來自世界各地的RISC-V愛好者,通過全球推廣和參與,成為支持RISC-V進步的關鍵參與者。作為一名RISC-VAdvocate,您將
    的頭像 發(fā)表于 09-10 08:08 ?731次閱讀
    加入全球 <b class='flag-5'>RISC-V</b> Advocate 行列,共筑 <b class='flag-5'>RISC-V</b> 的未來 !

    萬物智聯(lián)時代RISC-V與AI的融合之路該如何走?

    人工智能與機器學習專委會主席謝濤發(fā)表了《萬物智聯(lián)時代RISC-V+AI之路》演講,分析了RISC-V與AI技術的結合及其發(fā)展路徑探索。他在發(fā)言中,盡管國產(chǎn)AI芯片在硬件
    的頭像 發(fā)表于 08-31 08:06 ?943次閱讀
    萬物智聯(lián)<b class='flag-5'>時代</b>,<b class='flag-5'>RISC-V</b>與AI的融合之路該如何走?

    RISC-V Summit China 2024 青稞RISC-V+接口PHY,賦能RISC-V高效落地

    沁恒在歷屆峰會上分享RISC-V在MCU領域的創(chuàng)新成果,和大家共同見證了本土RISC-V產(chǎn)業(yè)的成長。早在第一屆RISC-V中國峰會上,沁恒就公開了青稞RISC-V系列量產(chǎn)芯片的關鍵技術
    的頭像 發(fā)表于 08-30 18:18 ?2049次閱讀
    <b class='flag-5'>RISC-V</b> Summit China 2024  青稞<b class='flag-5'>RISC-V</b>+接口PHY,賦能<b class='flag-5'>RISC-V</b>高效落地

    RISC-V Summit China 2024 | 青稞RISC-V+接口PHY,賦能RISC-V高效落地

    方式,同質(zhì)化的市場環(huán)境中脫穎而出,通過專業(yè)接口技術將RISC-V導入下游廣闊的互聯(lián)互通場景,為萬物互聯(lián)的世界賦能。 03 青稞內(nèi)核+接口PHY,讓RISC-V高效落地 現(xiàn)場,沁恒作了“青稞R
    發(fā)表于 08-30 17:37

    2024 RISC-V 中國峰會:華秋電子助力RISC-V生態(tài)!

    第四屆RISC-V中國峰會(RISC-V Summit China 2024)于8月21日至23日在杭州盛大召開,成為RISC-V領域的一次重要盛會
    的頭像 發(fā)表于 08-26 18:33 ?1290次閱讀
    2024 <b class='flag-5'>RISC-V</b> 中國峰會:華秋電子助力<b class='flag-5'>RISC-V</b>生態(tài)!

    2024 RISC-V 中國峰會:華秋電子助力RISC-V生態(tài)!

    第四屆RISC-V中國峰會(RISC-V Summit China 2024)于8月21日至23日在杭州盛大召開,成為RISC-V領域的一次重要盛會。峰會匯聚了RISC-V國際基金會的
    發(fā)表于 08-26 16:46

    risc-v的發(fā)展歷史

    RISC-V的發(fā)展歷史可以追溯到2006年左右,當時David Patterson和其他研究者開始探索創(chuàng)建一個開放和可擴展的指令集架構(ISA)。以下是RISC-V發(fā)展的主要里程碑: 一、起源與初步
    發(fā)表于 07-29 17:20

    rIsc-v的缺的是什么?

    RISC-V作為一種開源的指令集架構(ISA),自其誕生以來就受到廣泛關注和應用,但它也存在一些不足之處。以下是RISC-V架構目前存在的主要缺點: 1. 性能問題 相對于專用ISA的性能差距:盡管
    發(fā)表于 07-29 17:18

    為什么要有RISC-V

    RISC-V(“RISC five”)的目標是成為一個通用的指令集架構(ISA):①、它要能適應包括最袖珍的嵌入式控制器,到最快的高性能計算機等各種規(guī)模的處理器。②、它應該能兼容各種流行的軟件棧
    發(fā)表于 07-27 15:05