chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Cadence發(fā)布基于臺積電N4P工藝的112G超長距離SerDes IP

Cadence楷登 ? 來源:Cadence楷登 ? 2023-04-28 10:07 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

內容提要

● 基于 DSP 的靈活速率 SerDes IP 已針對 PPA 進行優(yōu)化,適用于下一代云網絡、AI/ML 和 5G 無線應用

● 新架構提供卓越的 ELR 性能,能實現有損信道和反射信道的系統穩(wěn)定性

● 該 IP 支持 ELR、LR、MR 和 VSR 應用,并在不同的信道上提供靈活的功耗節(jié)省能力

楷登電子(美國 Cadence 公司,NASDAQ:CDNS)今日發(fā)布基于臺積電 N4P 工藝的 112G 超長距離(112G-ELR)SerDes IP,該 IP 適用于超大規(guī)模 ASIC人工智能/機器學習(AI/ML)加速器、交換架構系統級芯片(SoC)和 5G 無線基礎設施。超長距離 SerDes PHY 支持 43db 的插入損耗(IL),比特誤碼率為 10e-7,從而提供超出長距離標準規(guī)范的額外性能裕度,并可為開放箱式平臺以及較長直連銅(DAC)電纜的有損信道和反射信道提供卓越的系統穩(wěn)定性。

基于臺積電 N4P 工藝(臺積電 5nm 技術平臺的性能增強版)的 Cadence 112G-ELR SerDes PHY IP 采用業(yè)界領先的基于數字信號處理器(DSP)的 SerDes 架構,配備最大似然序列檢測(MLSD)和反射消除技術。

該 SerDes PHY IP 符合 IEEE 和 OIF Long-Reach(LR)標準,同時為 ELR 應用提供了額外的性能裕度。優(yōu)化的功耗、性能和面積非常適合不同的用戶場景,包括高端口密度應用。

除了 ELR 和 LR 信道外,該 IP 還支持中距離(MR)和極短距離(VSR)應用,在不同的信道上提供靈活的功耗節(jié)省能力。支持的數據速率從 1G 到 112G 不等,采用 NRZ 和 PAM4 信號,可通過背板、直連電纜(DAC)、芯片到芯片和芯片到模塊信道實現可靠的高速數據傳輸。

“基于臺積電 N4P 工藝的 Cadence 112G-ELR IP 顯著提升了芯片性能,將使我們的共同客戶受益,依托不斷進步的 Cadence IP 解決方案和臺積電先進工藝技術,幫助他們應對設計挑戰(zhàn),”臺積電設計基礎設施管理部負責人 Dan Kochpatcharin說道,“我們與 Cadence 的最新合作促進了超大規(guī)模、人工智能/機器學習、5G 基礎設施和其他應用的新技術開發(fā)?!?/p>

“我們基于臺積電 N4P 解決方案的下一代 112G-ELR SerDes 為客戶應用提供卓越的性能裕度和系統穩(wěn)定性,”Cadence 公司全球副總裁兼 IP 事業(yè)部總經理 Sanjive Agarwala說道,“我們與領先的超大規(guī)模和數據中心客戶緊密合作,十分了解嚴苛的行業(yè)要求,因此開發(fā)出增強架構,可改善 112G SerDes 的所有關鍵參數。我們基于臺積電 N4P 工藝的 112G-ELR SerDes 解決方案進一步鞏固了我們在為超大規(guī)模數據中心提供高性能連接 IP 方面的領導地位。此外,客戶還可以獲得臺積電 N4P 工藝帶來的相關技術優(yōu)勢?!?/p>

Cadence 目前在臺積電 N4P 測試芯片上包含了 112G-ELR,展現出強大的性能?;谂_積電 N4P 工藝的 Cadence 112G-ELR SerDes 解決方案現已面向客戶推出,有不同版本可供選擇,為公司的 PAM4 SerDes 建立了龐大的客戶群?;谂_積電 N4P 工藝的 112G-ELR SerDes PHY IP 是 Cadence IP 產品組合的一部分,支持 Cadence 智能系統設計(Intelligent System Design)戰(zhàn)略,該戰(zhàn)略可實現卓越的先進節(jié)點 SoC 設計。

審核編輯:湯梓紅

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯系本站處理。 舉報投訴
  • 臺積電
    +關注

    關注

    44

    文章

    5799

    瀏覽量

    175503
  • 工藝
    +關注

    關注

    4

    文章

    710

    瀏覽量

    30183
  • Cadence
    +關注

    關注

    68

    文章

    1007

    瀏覽量

    146539
  • 芯片設計
    +關注

    關注

    15

    文章

    1147

    瀏覽量

    56620

原文標題:Cadence 發(fā)布基于臺積電 N4P 工藝的下一代 112G 擴展長距離 SerDes IP,加快超大規(guī)模系統級芯片設計

文章出處:【微信號:gh_fca7f1c2678a,微信公眾號:Cadence楷登】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    全球首款4×112G 算力中心模擬CDR芯片由上海米硅突破!

    來源:維度網-全球簡訊 米硅科技首款自研4X112G ASP(CDR)芯片收發(fā)套片ms89040, ms88040于近日一版流片成功,完成芯片核心功能驗證!米硅率先成為全球首家,也是目前唯一一家4
    的頭像 發(fā)表于 12-23 17:15 ?492次閱讀
    全球首款<b class='flag-5'>4</b>×<b class='flag-5'>112G</b> 算力中心模擬CDR<b class='flag-5'>電</b>芯片由上海米硅突破!

    基于TE Connectivity QSFP-DD 112G連接器數據手冊的技術解析

    TE Connectivity (TE) 堆疊式四通道小型可插拔雙密度 (QSFP-DD) 112G連接器和屏蔽罩為數據基礎設施提供改進的互連解決方案。QSFP-DD產品支持112G PAM4速度
    的頭像 發(fā)表于 11-04 15:39 ?456次閱讀

    TE Connectivity QSFP 112G SMT連接器與屏蔽罩技術解析

    TE Connectivity QSFP 112G SMT連接器和屏蔽罩可實現每端口高達400Gbps的高速數據傳輸。 這些連接器支持112G-PAM4調制,并向后兼容,可輕松從現有解決方案升級
    的頭像 發(fā)表于 11-03 15:56 ?790次閱讀

    新思科技LPDDR6 IP已在臺公司N2P工藝成功流片

    新思科技近期宣布,其LPDDR6 IP已在臺公司 N2P 工藝成功流片,并完成初步功能驗證。這一成果不僅鞏固并強化了新思科技在先進工藝節(jié)點
    的頭像 發(fā)表于 10-30 14:33 ?1934次閱讀
    新思科技LPDDR6 <b class='flag-5'>IP</b>已在臺<b class='flag-5'>積</b>公司<b class='flag-5'>N2P</b><b class='flag-5'>工藝</b>成功流片

    Cadence AI芯片與3D-IC設計流程支持公司N2和A16工藝技術

    楷登電子(美國 Cadence 公司,NASDAQ:CDNS)近日宣布在芯片設計自動化和 IP 領域取得重大進展,這一成果得益于其與公司的長期合作關系,雙方共同開發(fā)先進的設計基礎設
    的頭像 發(fā)表于 10-13 13:37 ?2148次閱讀

    Cadence基于N4工藝交付16GT/s UCIe Gen1 IP

    我們很高興展示基于成熟 N4 工藝打造的 Gen1 UCIe IP 的 16GT/s 眼圖
    的頭像 發(fā)表于 08-25 16:48 ?1844次閱讀
    <b class='flag-5'>Cadence</b>基于<b class='flag-5'>臺</b><b class='flag-5'>積</b><b class='flag-5'>電</b><b class='flag-5'>N4</b><b class='flag-5'>工藝</b>交付16GT/s UCIe Gen1 <b class='flag-5'>IP</b>

    貿澤即日起開售適用于數據中心和網絡應用的 全新TE Connectivity QSFP 112G SMT連接器

    QSFP 112G SMT連接器支持112G-PAM4調制,具備出色的散熱性能和向后兼容性,能輕松升級現有的解決方案。QSFP 112G連接器采用集成式散熱橋和拉鏈式散熱器技術,有助于提
    發(fā)表于 07-04 14:51 ?1463次閱讀

    力旺NeoFuse于N3P制程完成可靠度驗證

    力旺電子宣布,其一次性可編程內存(One-Time Programmable, OTP)NeoFuse已于N3P制程完成可靠度驗證。N3P
    的頭像 發(fā)表于 07-01 11:38 ?934次閱讀

    晟聯科受邀出席技術研討會,高速接口IP組合及解決方案助推海量數據暢行

    6月25日,中國技術研討會在上海國際會議中心盛大召開。晟聯科作為
    的頭像 發(fā)表于 07-01 10:26 ?505次閱讀
    晟聯科受邀出席<b class='flag-5'>臺</b><b class='flag-5'>積</b><b class='flag-5'>電</b>技術研討會,高速接口<b class='flag-5'>IP</b>組合及解決方案助推海量數據暢行

    智原推出最新SerDes IP持續(xù)布局聯22納米IP解決方案

    ASIC設計服務暨IP研發(fā)銷售廠商智原科技(Faraday Technology Corporation,TWSE:3035)今日宣布其10G SerDes硅智財現已導入聯22納米
    的頭像 發(fā)表于 06-25 15:22 ?615次閱讀

    智原科技推出最新SerDes IP持續(xù)布局聯22納米IP解決方案

    ASIC設計服務暨IP研發(fā)銷售廠商智原科技(Faraday Technology Corporation,TWSE:3035)今日宣布其10G SerDes硅智財現已導入聯22納米
    的頭像 發(fā)表于 06-24 16:41 ?1509次閱讀

    Cadence攜手公司,推出經過其A16和N2P工藝技術認證的設計解決方案,推動 AI 和 3D-IC芯片設計發(fā)展

    :CDNS)近日宣布進一步深化與公司的長期合作,利用經過認證的設計流程、經過硅驗證的 IP 和持續(xù)的技術協作,加速 3D-IC 和先進節(jié)點技術的芯片開發(fā)進程。作為
    的頭像 發(fā)表于 05-23 16:40 ?1742次閱讀

    西門子與合作推動半導體設計與集成創(chuàng)新 包括N3P N3C A14技術

    西門子和在現有 N3P 設計解決方案的基礎上,進一步推進針對臺
    發(fā)表于 05-07 11:37 ?1448次閱讀

    英特爾18A與N2工藝各有千秋

    TechInsights與SemiWiki近日聯合發(fā)布了對英特爾Intel 18A(1.8nm級別)和N2(2nm級別)
    的頭像 發(fā)表于 02-17 13:52 ?1193次閱讀

    蘋果M5芯片量產,采用N3P制程工藝

    工藝——N3P。與前代工藝相比,N3P在性能上實現了約5%的提升,同時在功耗方面降低了5%至10%。這一顯著的進步意味著,搭載M5芯片的設備將能夠提供更強大的處理能力,同時擁有更出色的
    的頭像 發(fā)表于 02-06 14:17 ?1377次閱讀