chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何有效解決Zynq-7000 AP SoC PS Efuse 設(shè)置的完整性在加電/斷電受到影響的問題

YCqV_FPGA_EETre ? 來源:未知 ? 作者:佚名 ? 2017-10-11 14:24 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

描述

在一定條件下,在加電和斷電的過程中,Zynq-7000 AP SoC PS Efuse 設(shè)置的完整性可能會(huì)受到影響。

如果所有下列狀況都有發(fā)生,則 Zynq-7000 AP SoC PS eFUSE 設(shè)置的完整性可能會(huì)受到影響:1、推薦的加電和斷電順序未滿足2、PS_CLK 在加電和/或斷電過程中運(yùn)行3、在 PS 加電過程中沒有按照要求斷言 PS_POR_B,或者在斷電過程中未斷言 PS_POR_B

可能會(huì)體現(xiàn)出下列癥狀:

  • RSA 認(rèn)證的意外啟用或不正確的 RSA PPK 散列值所導(dǎo)致的啟動(dòng)失敗

  • 因意外啟用 OCM ROM 128KB CRC 檢測導(dǎo)致啟動(dòng)時(shí)長超過預(yù)期

  • 因意外的寫保護(hù)設(shè)置或空白檢查錯(cuò)誤造成在 PS eFUSE 編程過程中出錯(cuò)

解決方案

Zynq-7000 AP SoC 設(shè)計(jì)應(yīng)該針對給 PS eFUSE 完整性造成的潛在影響進(jìn)行評(píng)估。

請參見以下部分,了解評(píng)估潛在影響的方法。

我該如何評(píng)估設(shè)計(jì)在加電過程中是否受到影響?

如果下列所有三個(gè)加電測試問題的答案都是否,則 PS eFUSE 完整性可能會(huì)在加電過程中受到影響。

請參閱下文中的“何時(shí)需要進(jìn)一步分析”部分。

加電測試 1:PS_POR_B 是否滿足數(shù)據(jù)手冊對加電的要求,而且是否在 VCCPINT、VCCPAUX 和 VCCO_MIO0 達(dá)到它們的最小電壓水平之前 PS_POR_B 斷言為低 (GND)?如果是,則無風(fēng)險(xiǎn)。通過該測試即為解決方案 1。

加電測試 2:是否 PS 參考時(shí)鐘 (PS_CLK) 在 VCCPINT 到達(dá) 0.80V 之前處于非活躍狀態(tài)?如果是,則無風(fēng)險(xiǎn)。通過該測試即為解決方案 2。

加電測試 3:供電順序是否遵循推薦的加電順序(1:VCCPINT、2:VCCPAUX、3: VCCO_MIO0)?

VCCPINT 必須在 VCCPAUX 到達(dá) 0.70V 以及 VCCO_MIO0 到達(dá) 0.90V 之前到達(dá) 0.80V。

如果是,則無風(fēng)險(xiǎn)。通過該測試即為解決方案 3。

我該如何評(píng)估設(shè)計(jì)是否在斷電過程中受到影響?

如果前述所有 4 個(gè)斷電測試問題的答案都是否,則 PS eFUSE 完整性可能會(huì)在斷電過程中受到影響。

請參閱下文中的“何時(shí)需要進(jìn)一步分析”部分。

斷電測試 1:PS_POR_B 是否在 VCCPINT 到達(dá) 0.80V 前斷言 (GND) 并保持?jǐn)嘌灾敝?VCCPINT 低于 0.40V 或 VCCPAUX 低于 0.70V 或 VCCO_MIO0 低于 0.90V?

如果是,則無風(fēng)險(xiǎn)。通過該測試即為解決方案 4。

斷電測試 2:是否 PS 參考時(shí)鐘 (PS_CLK) 在 VCCPINT 到達(dá) 0.80V 之前處于非活躍狀態(tài)?

如果是,則無風(fēng)險(xiǎn)。通過該測試即為解決方案 5。

斷電測試 3:供電順序是否遵循推薦的斷電順序(1:VCCO_MIO0、2:VCCPAUX、3:VCCPINT)?也就是說:是否在 VCCPINT 到達(dá) 0.80V 之前 VCCO_MIO0 到達(dá) 0.90V 或 VCCPAUX 到達(dá) 0.70V?

如果是,則無風(fēng)險(xiǎn)。通過該測試即為解決方案 6。

斷電測試 4:是否 PS_POR_B 保持去斷言 (VCCO_MIO0),而且 VCCPINT、 VCCPAUX 和 VCCO_MIO0 上的電壓斜坡下降保持無變化 ,直至至少其中一個(gè)電源達(dá)到并分別保持在 0.40V、0.70V 和 0.90V 以下?

如果是,則無風(fēng)險(xiǎn)。通過該測試即為解決方案 7。

對于出現(xiàn)了這些癥狀的系統(tǒng),我該如何檢測 PS eFUSE 完整性?

請參閱下列附件章節(jié),查看能夠通過讀取 PS eFUSE 陣列判斷是否有任何 PS eFUSE 設(shè)置與預(yù)期設(shè)置不同的 XMD 腳本?

請按照附件中 ReadMe.txt 文件的說明進(jìn)行。

對于現(xiàn)有開發(fā)板設(shè)計(jì),什么時(shí)候需要進(jìn)一步分析?

關(guān)于現(xiàn)有開發(fā)板設(shè)計(jì)的進(jìn)一步分析,請打開 Xilinx 支持服務(wù)請求并準(zhǔn)備好提供下列信息:

. 放大加電順序. 放大斷電順序

  • 問題的癥狀(如果有)。

  • 如果觀察到有癥狀存在,您將需要 PS eFUSE 陣列條件(ps_efuse.log 文件)。

  • 運(yùn)行附加的 zynq_efuse_read_normal.zip 實(shí)用工具即可得到該信息。查看附件部分。

  • PS_POR_B、VCCPINT、VCCPAUX 以及 VCCO_MIO0的四通道視圖。

  • PS_CLK 活動(dòng)情況與上述一個(gè)或多個(gè)通道有關(guān)的加電及斷電視圖

為確保 PS eFUSE 完整性而提供的解決方案

有多種解決方案可用于確保 PS eFUSE 的完整性。至少要有一個(gè)加電解決方案和一個(gè)斷電解決方案,才能確保 PS eFUSE 的完整性。

這些解決方案可分為以下類別:

  • 在加電(解決方案 1)和斷電(解決方案 4)漸變階段控制 PS_POR_B

  • 在加電(解決方案 2)和斷電(解決方案 5)漸變階段控制 PS_POR_B

  • 控制加電(解決方案 3)和斷電(解決方案 6)順序

加電解決方案 1:

請滿足 PS_POR_B 的數(shù)據(jù)手冊要求。PS_POR_B 在 VCCPINT、VCCPAUX和 VCCO_MIO0 到達(dá)最低工作電壓水平前都需要進(jìn)行斷言。

此外,對于相關(guān)(Xilinx 答復(fù) 63149)的關(guān)注點(diǎn),請查看數(shù)據(jù)手冊中的 PS 重置斷言時(shí)序要求。

加電解決方案 2:

禁用 PS 參考時(shí)鐘 (PS_CLK),直到 VCCPINT高于 0.80V。

加電解決方案 3:

請遵循數(shù)據(jù)手冊推薦的 PS 加電順序。

具體而言,為確保 PS eFUSE 完整性,VCCPINT必須在 VCCPAUX到達(dá) 0.70V 和 VCCO_MIO0 到達(dá) 0.90V 之前到達(dá) 0.80V。

斷電解決方案 4:

在 VCCPINT到達(dá) 0.80V 之前將 PS_POR_B 斷言為 GND,保持?jǐn)嘌灾敝?VCCPINT低于 0.40V,VCCPAUX 低于 0.70V,或者 VCCO_MIO0 低于 0.90V。

斷電解決方案 5:

在 VCCPINT低于 0.80V 之前,禁用 PS 參考時(shí)鐘 (PS_CLK)。

斷電解決方案 6:

請遵循數(shù)據(jù)手冊推薦的 PS 斷電順序。

具體而言,為確保 PS eFUSE 完整性,VCCO_MIO0必須到達(dá) 0.90V 或 VCCPAUX必須達(dá)到 0.70V,直至 VCCPINT到達(dá) 0.80V。

斷電解決方案 7:

PS_POR_B 保持去斷言 (VCCO_MIO0),而且 VCCPINT、 VCCPAUX和 VCCO_MIO0上的電壓斜坡降低保持 無變化,直至至少其中一個(gè)電源達(dá)到并分別保持在 0.40V、0.70V 和 0.90V 以下。

PVT 考慮:

不論工藝、電壓和溫度出現(xiàn)任何變化,上述加電和斷電條件都必須滿足。

VCCPINT、VCCPAUX 和 VCCMIO 的限值描述已考慮各種不同的 PVT 條件。

但用戶需要確認(rèn) PS_CLK 或 PS_POR_B 上的任何變化不會(huì)在不同的 PVT 場景中觸發(fā)產(chǎn)生故障的條件。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • Zynq-7000
    +關(guān)注

    關(guān)注

    3

    文章

    144

    瀏覽量

    37799

原文標(biāo)題:【專家坐堂Q&A】PS eFUSE 完整性的加電/斷電序列要求

文章出處:【微信號(hào):FPGA-EETrend,微信公眾號(hào):FPGA開發(fā)圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    ZYNQ PS與PL數(shù)據(jù)交互方式

    ZYNQ SoCPS (Processing System) 和 PL (Programmable Logic) 之間的數(shù)據(jù)交互是系統(tǒng)設(shè)計(jì)的核心。
    的頭像 發(fā)表于 10-15 10:33 ?137次閱讀
    <b class='flag-5'>ZYNQ</b> <b class='flag-5'>PS</b>與PL數(shù)據(jù)交互方式

    什么是信號(hào)完整性?

    電子發(fā)燒友網(wǎng)站提供《什么是信號(hào)完整性?.pdf》資料免費(fèi)下載
    發(fā)表于 07-09 15:10 ?0次下載

    普源DHO5058示波器信號(hào)完整性測試中的表現(xiàn)

    信號(hào)完整性測試是電子工程領(lǐng)域中確保電路系統(tǒng)可靠的關(guān)鍵環(huán)節(jié),尤其高速數(shù)字信號(hào)傳輸、電源系統(tǒng)設(shè)計(jì)和復(fù)雜電子設(shè)備調(diào)試中,對測試儀器的性能要求極高。普源精(RIGOL)推出的DHO505
    的頭像 發(fā)表于 06-23 14:16 ?406次閱讀
    普源DHO5058示波器<b class='flag-5'>在</b>信號(hào)<b class='flag-5'>完整性</b>測試中的表現(xiàn)

    了解信號(hào)完整性的基本原理

    作者:Cece Chen 投稿人:DigiKey 北美編輯 隨著支持人工智能 (AI) 的高性能數(shù)據(jù)中心的興起,信號(hào)完整性 (SI) 變得至關(guān)重要,這樣才能以更高的速度傳輸海量數(shù)據(jù)。為確保信號(hào)完整性
    的頭像 發(fā)表于 05-25 11:54 ?645次閱讀
    了解信號(hào)<b class='flag-5'>完整性</b>的基本原理

    Samtec虎家大咖說 | 淺談信號(hào)完整性以及電源完整性

    。與會(huì)者提出了關(guān)于信號(hào)完整性和電源完整性設(shè)計(jì)的問題,這些問題反映了一些新興的工程挑戰(zhàn)。Scott、Rich和Istvan回答中強(qiáng)調(diào)了嚴(yán)格分析、細(xì)節(jié)工具表征以及深入理解基本原理的重要
    發(fā)表于 05-14 14:52 ?1004次閱讀
    Samtec虎家大咖說 | 淺談信號(hào)<b class='flag-5'>完整性</b>以及電源<b class='flag-5'>完整性</b>

    電源完整性基礎(chǔ)知識(shí)

    先說一下,信號(hào)完整性為什么寫電源完整性?SI 只是針對高速信號(hào)的部分,這樣的理解沒有問題。如果提高認(rèn)知,將SI 以大類來看,SI&amp;PI&amp;EMI 三者
    發(fā)表于 05-13 14:41

    信號(hào)完整性測試基礎(chǔ)知識(shí)

    在當(dāng)今快速發(fā)展的數(shù)字時(shí)代,高速傳輸已成為電子設(shè)備的基本要求。隨著數(shù)據(jù)傳輸速率的不斷提升,信號(hào)完整性(Signal Integrity,簡稱SI)問題變得越來越重要。信號(hào)完整性是高速互連系統(tǒng)設(shè)計(jì)的基石
    的頭像 發(fā)表于 04-24 16:42 ?2921次閱讀
    信號(hào)<b class='flag-5'>完整性</b>測試基礎(chǔ)知識(shí)

    使用羅德與施瓦茨RTE1104示波器進(jìn)行電源完整性測試

    瓦茨RTE1104示波器進(jìn)行電源完整性測試,以確保電子設(shè)備的電源分配網(wǎng)絡(luò)(Power Distribution Network, PDN)能夠各種工作條件下穩(wěn)定運(yùn)行。 ? 首先,我們需要了解電源完整性測試的基本挑戰(zhàn)。電源
    的頭像 發(fā)表于 04-23 16:51 ?497次閱讀
    使用羅德與施瓦茨RTE1104示波器進(jìn)行電源<b class='flag-5'>完整性</b>測試

    電源完整性分析及其應(yīng)用

    。 與信號(hào)完整性是指信號(hào)傳輸線上的質(zhì)量相對應(yīng),電源完整性是指高速電路系統(tǒng)中電源和地的質(zhì)量。它在對高速電路進(jìn)行仿真時(shí),往往會(huì)因信號(hào)參考層的不完整造成信號(hào)回流路徑變化多端,從而引起信號(hào)質(zhì)
    發(fā)表于 04-23 15:39

    普源示波器信號(hào)完整性分析中的應(yīng)用研究

    信號(hào)完整性(Signal Integrity, SI)是電子工程領(lǐng)域中一個(gè)至關(guān)重要的概念,它指的是信號(hào)傳輸過程中保持其原始特征的能力。高速數(shù)字電路和通信系統(tǒng)中,信號(hào)完整性問題尤為突
    的頭像 發(fā)表于 03-19 14:20 ?548次閱讀
    普源示波器<b class='flag-5'>在</b>信號(hào)<b class='flag-5'>完整性</b>分析中的應(yīng)用研究

    是德示波器電源完整性分析中的應(yīng)用

    影響系統(tǒng)穩(wěn)定性,甚至可能導(dǎo)致系統(tǒng)失效。因此,對電源完整性進(jìn)行精確分析和有效的解決至關(guān)重要。而作為電子測量領(lǐng)域領(lǐng)先廠商,是德(Keysight)的示波器憑借其卓越的性能和豐富的功能,電源完整性
    的頭像 發(fā)表于 01-07 11:05 ?597次閱讀
    是德示波器<b class='flag-5'>在</b>電源<b class='flag-5'>完整性</b>分析中的應(yīng)用

    聽懂什么是信號(hào)完整性

    2024年12月20日14:00-16:00中星聯(lián)華科技將舉辦“高速信號(hào)完整性分析與測試”-“碼”上行動(dòng)系列線上講堂線上講堂。本期會(huì)議我們將為大家介紹高速串行總線傳輸基本框架,什么是信號(hào)完整性?高速
    的頭像 發(fā)表于 12-15 23:33 ?895次閱讀
    聽懂什么是信號(hào)<b class='flag-5'>完整性</b>

    GND與信號(hào)完整性的關(guān)系

    現(xiàn)代電子系統(tǒng)中,信號(hào)完整性是設(shè)計(jì)和性能的關(guān)鍵因素。信號(hào)完整性問題可能導(dǎo)致數(shù)據(jù)傳輸錯(cuò)誤、系統(tǒng)性能下降甚至設(shè)備損壞。地線(GND)是電路設(shè)計(jì)中的基本要素,它不僅為電路提供參考電位,還有助于減少電磁干擾
    的頭像 發(fā)表于 11-29 15:17 ?1481次閱讀

    當(dāng)ADC3663的LVDS輸出給到ZYNQ-7000的LVDS接收這兩者之間可以直連嗎?

    ADC3663的LVDS差分輸出與xilinx的ZYNQ-7000的LVDS輸入的電平匹配問題 ADC3663的供電是1.8V,ADC3663的LVDS輸出給到ZYNQ-7000的BANK12
    發(fā)表于 11-14 07:43

    Xilinx ZYNQ 7000系列SoC的功能特性

    本文介紹下Xilinx ZYNQ 7000系列SoC的功能特性、資源特性、封裝兼容以及如何訂購器件。
    的頭像 發(fā)表于 10-24 15:04 ?3528次閱讀
    Xilinx <b class='flag-5'>ZYNQ</b> <b class='flag-5'>7000</b>系列<b class='flag-5'>SoC</b>的功能特性