chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

500億晶體管!ACAP技術(shù)細節(jié)

YCqV_FPGA_EETre ? 來源:未知 ? 作者:李倩 ? 2018-03-27 11:04 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1984 年,在硅谷工作的Bernie Vonderschmitt、Ross Freeman 和 Jim Barnett 共同構(gòu)建了一個設(shè)想,他們夢想創(chuàng)立一家不同于一般的公司。他們希望創(chuàng)建一家在整個新領(lǐng)域內(nèi)開發(fā)和推出先進技術(shù)的公司。并且,他們還希望以這種方式領(lǐng)導(dǎo)它:在這里工作的人們熱愛他們的工作、享受工作的樂趣,并對他們所從事的工作著迷。他們創(chuàng)造性地推出了“無晶圓半導(dǎo)體”公司的概念。

圖2-1 Ross Freeman(左)是FPGA的發(fā)明人,Bernie Vonderschmitt(右)是賽靈思公司的創(chuàng)始人

RossFreeman,這位密西根大學(xué)的畢業(yè)生,1984年提出了在那個晶體管堪比黃金的時代最為激進的想法——讓芯片就像一個空白的磁帶,可以隨由工程師在上面編程增添功能,就好像畫師在白布上任意涂鴉。而這念頭,又如一石激起千層浪,誕生了一個價值數(shù)十億美元的全新行業(yè)——可編程邏輯器件(PLD)???,牛人是這樣看IC layout的,這是Ross Freeman在檢查全球第一款FPGA--XC2064

時光荏苒,光陰如箭,30多年過去,RossFreeman最初構(gòu)建的可編程器件帝國已經(jīng)發(fā)生了翻天覆地的變化,恰如人間的滄海桑田,賽靈思還是賽靈思 ,但是FPGA已經(jīng)不是原來的FPGA了!從最初的膠合邏輯到嵌入式邏輯處理再到云計算人工智能加速處理單元再到賽靈思第四任CEO Vitor Peng帶來的ACAP平臺,與時俱進的賽靈思書寫了一個沒有競爭對手時不斷超越自己的勵志故事。

3月16日,剛上任不到兩個月的Vitor Peng來到中國,帶著他迷人的微笑,在長達近四個小時的時間里為中國媒體分享了他治下賽靈思的戰(zhàn)略并揭曉了一個有500億晶體管耗資10億美元打造的新品---ACAP平臺。

ACAP是什么?自適應(yīng)計算加速平臺ACAP(Adaptive Compute Acceleration Platform),這是一款超越FPGA功能的突破性產(chǎn)品,簡稱ACAP(讀A-開普),“它是一個高度集成的多核異構(gòu)計算平臺,能根據(jù)各種應(yīng)用與工作負載的需求從硬件層對其進行靈活修改。ACAP 可在工作過程中進行動態(tài)調(diào)節(jié)的自適應(yīng)能力,實現(xiàn)了 CPUGPU 所無法企及的性能與性能功耗比?!盫ictor指出,“在大數(shù)據(jù)與人工智能迅速興起的時代,ACAP 理想適用于加速廣泛的應(yīng)用,其中包括視頻轉(zhuǎn)碼、數(shù)據(jù)庫、數(shù)據(jù)壓縮、搜索、AI推斷、基因組學(xué)、機器視覺、計算存儲及網(wǎng)絡(luò)加速等。軟硬件開發(fā)人員將能夠針對端點、邊緣及云應(yīng)用設(shè)計基于 ACAP 的產(chǎn)品。首款 ACAP 產(chǎn)品系列,將是采用臺積電 7 nm工藝技術(shù)開發(fā)的代號為“Everest(珠穆朗瑪峰)”的產(chǎn)品系列,該產(chǎn)品將于今年年底實現(xiàn)流片。 ”

這是賽靈思耗資10億美元,1500名員工四年打造的心血,最高級別有500億的晶體管!

“ACAP未來將成為一種新的主流產(chǎn)品類型,我們公司是首先推出ACAP這類產(chǎn)品的公司,我們認為未來需要這種更加靈活的能對工作負載適應(yīng)性的平臺,它會變成一個主流平臺,和CPU、GPU一樣會成為非常基礎(chǔ)性的未來世界構(gòu)建平臺?!彼麍远ǖ乇硎?。“ACAP的推出,不僅是對業(yè)界一項重大的技術(shù)顛覆,更是我們自發(fā)明 FPGA 以來最卓著的工程成就。這款革命性的全新架構(gòu)是賽靈思更廣泛市場戰(zhàn)略的一部分,將幫助公司朝著 FPGA 以外的領(lǐng)域發(fā)展,并突破‘僅支持硬件開發(fā)者’的局限。ACAP 產(chǎn)品在數(shù)據(jù)中心以及我們廣泛市場領(lǐng)域的應(yīng)用,將加速自適應(yīng)算技術(shù)的廣泛普及,從而讓智能、互連、自適應(yīng)的世界更早成為現(xiàn)實。”

500億晶體管!ACAP 技術(shù)細節(jié)

ACAP 的核心是新一代的 FPGA 架構(gòu),結(jié)合了分布式存儲器與硬件可編程的 DSP 模塊、一個多核 SoC 以及一個或多個軟件可編程且同時又具備硬件自適應(yīng)的計算引擎,并全部通過片上網(wǎng)絡(luò)(NoC)實現(xiàn)互連。ACAP還擁有高度集成的可編程I/O功能,根據(jù)不同的器件型號這些功能從集成式硬件可編程存儲器控制器,到先進的SerDes收發(fā)器技術(shù),前沿的RF-ADC/DAC和集成式高帶寬存儲器(HBM)。

Victor表示軟件開發(fā)人員將能夠利用 C/C++、OpenCL 和 Python 等軟件工具應(yīng)用ACAP系統(tǒng)。同時,ACAP也仍然能利用 FPGA 工具從RTL 級進行編程。

據(jù)透露,ACAP歷經(jīng)四年的研發(fā),累積研發(fā)投資逾 10 億美元,每顆芯片有500億晶體管!賽靈思目前有超過 1500 名軟硬件工程師參與“ACAP 和Everest”的設(shè)計。目前,軟件工具已交付給主要客戶。首款“Everest”產(chǎn)品將于 2018 年實現(xiàn)流片,于 2019 年交付給客戶。

與當今最新的 16 納米Virtex? VU9P FPGA 相比,“Everest”有望將深度神經(jīng)網(wǎng)絡(luò)的性能提升20 倍!基于“Everest”的 5G 遠程無線電頭端和目前最新的 16 納米無線電相比可將帶寬提升 4 倍。屆時,跨多個市場領(lǐng)域的各種應(yīng)用都能實現(xiàn)性能和功耗效率的顯著提升,這些市場包括汽車、工業(yè)、科學(xué)與醫(yī)療、航空航天、測試、測量與仿真、音視頻與廣播以及消費類電子產(chǎn)品市場等。他表示賽靈思未來幾個月會陸續(xù)發(fā)布更多ACAP平臺詳細信息,如需了解更多信息,請訪問china.xilinx.com。

賽靈思三大愿景

Victor Peng 于 2008 年加入賽靈思,加入賽靈思之前,Peng 曾擔(dān)任 AMD 公司圖形產(chǎn)品部(GPG)芯片工程企業(yè)副總裁,是 AMD 核心芯片工程團隊的主要領(lǐng)導(dǎo)人,負責(zé)為圖形、游戲主機產(chǎn)品、CPU 芯片和消費者業(yè)務(wù)部門提供支持。擁有CPU、GPU和FPGA經(jīng)歷的他,更能深刻理解處理器技術(shù)未來的發(fā)展。

他表示他的治理愿景是旨在為賽靈思帶來新發(fā)展、新技術(shù)和新方向,打造“自適應(yīng)的智能世界”。在該世界中,賽靈思將超越 FPGA 的局限,推出高度靈活且自適應(yīng)的全新處理器及平臺產(chǎn)品系列,為用戶從端點到邊緣再到云端多種不同技術(shù)的快速創(chuàng)新提供支持。"以前我們在FPGA領(lǐng)域,已經(jīng)沒有競爭對手,現(xiàn)在我們進入了更高級的處理器領(lǐng)域,競爭對手可能是來自CPU的也可能是來自GPU的,這是一個更高級別的競爭。"他表示。這意味著英特爾、Nvidia等公司將成為賽靈思未來的競爭對手。

要適應(yīng)這樣的競爭,他提出未來賽靈思三大戰(zhàn)略:

一、“數(shù)據(jù)中心加速領(lǐng)先”提為發(fā)展新重點

他指出賽靈思正在加強與關(guān)鍵數(shù)據(jù)中心客戶、生態(tài)系統(tǒng)合作伙伴及軟件應(yīng)用開發(fā)商的合作力度,以進一步推動計算加速、計算存儲及網(wǎng)絡(luò)加速領(lǐng)域的創(chuàng)新與部署。數(shù)據(jù)中心是一個快速普及技術(shù)的領(lǐng)域,以此為重點,可以讓客戶迅速受益于賽靈思技術(shù)為各種應(yīng)用所帶來的數(shù)量級提升的性能和單位功耗性能優(yōu)勢,其中包括人工智能(AI)推斷、視頻與圖像處理、基因組學(xué)等應(yīng)用。

二、加速主流市場的發(fā)展

在這些主流市場中,賽靈思一直是關(guān)鍵技術(shù)的領(lǐng)先者而且擁有深厚的市場根基。這些市場包括八大市場領(lǐng)域:汽車、無線基礎(chǔ)設(shè)施、有線通信、音頻、視頻與廣播、航空航天、工業(yè)、科學(xué)與醫(yī)療、測試、測量與仿真以及消費類電子技術(shù)。這些主流市場與客戶仍然是賽靈思的核心,公司將繼續(xù)積極推進上述領(lǐng)域的創(chuàng)新。

三、驅(qū)動自適應(yīng)計算,推出ACAP 平臺

Victor 指出未來的處理器平臺靈活處理負載需求,適應(yīng)各種計算需求,ACAP 其實是高度集成的多核異構(gòu)計算平臺,能針對各種應(yīng)用與工作負載的需求,從硬件層進行更改變化。ACAP 的自適應(yīng)能力可支持在工作過程中以毫秒級動態(tài)調(diào)節(jié),實現(xiàn)了 CPU 與 GPU 所無法企及的性能水平與單位功耗性能。

Peng指出:“雖然 FPGA 與 Zynq? SoC 技術(shù)仍然是我們業(yè)務(wù)的核心,但賽靈思今后將不再僅僅是一家 FPGA 企業(yè)。FPGA技術(shù)是我們的傳統(tǒng),我們在此基礎(chǔ)上已發(fā)展了多年,包括在可編程芯片上全面集成了 SoC,開發(fā)出了 3D IC,構(gòu)建了軟件開發(fā)框架,并創(chuàng)建了合作伙伴生態(tài)系統(tǒng),為行業(yè)提供了獨一無二的產(chǎn)品。ACAP 的發(fā)明,意味著我們將上述創(chuàng)新提升到了一個新的高度,在當前以及未來我們將為數(shù)據(jù)中心與我們的主流市場創(chuàng)造更多的價值。”

自從2015年英特爾167億美元收購FPGA領(lǐng)域老二Altera后,賽靈思一直在不斷超越自己,從工藝從架構(gòu)方面顛覆傳統(tǒng)的FPGA ,現(xiàn)在人工智能技術(shù)普及、智能化趨勢日益明顯,新一代自適應(yīng)計算加速平臺ACAP也應(yīng)運而生了希望ACAP帶來更多顛覆性產(chǎn)品。畢竟它的軟硬件可編程自適應(yīng)計算引擎、下一代可編程邏輯單元都是很新的技術(shù),可以適應(yīng)靈活多變的處理需求。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1656

    文章

    22299

    瀏覽量

    630589
  • 晶體管
    +關(guān)注

    關(guān)注

    78

    文章

    10282

    瀏覽量

    146405

原文標題:賽靈思還是賽靈思,但是FPGA已經(jīng)不是原來的FPGA了!

文章出處:【微信號:FPGA-EETrend,微信公眾號:FPGA開發(fā)圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    MUN5136數(shù)字晶體管技術(shù)解析與應(yīng)用指南

    onsemi MUN5136數(shù)字晶體管旨在取代單個器件及其外部電阻偏置網(wǎng)絡(luò)。這些數(shù)字晶體管包含一個晶體管和一個單片偏置網(wǎng)絡(luò),單片偏置網(wǎng)絡(luò)由兩個電阻器組成,一個是串聯(lián)基極電阻器,另一個是基極-發(fā)射極
    的頭像 發(fā)表于 11-24 16:27 ?486次閱讀
    MUN5136數(shù)字<b class='flag-5'>晶體管</b><b class='flag-5'>技術(shù)</b>解析與應(yīng)用指南

    電壓選擇晶體管應(yīng)用電路第二期

    電壓選擇晶體管應(yīng)用電路第二期 以前發(fā)表過關(guān)于電壓選擇晶體管的結(jié)構(gòu)和原理的文章,這一期我將介紹一下電壓選擇晶體管的用法。如圖所示: 當輸入電壓Vin等于電壓選擇晶體管QS的柵極控制電壓時
    發(fā)表于 11-17 07:42

    多值電場型電壓選擇晶體管結(jié)構(gòu)

    多值電場型電壓選擇晶體管結(jié)構(gòu) 為滿足多進制邏輯運算的需要,設(shè)計了一款多值電場型電壓選擇晶體管??刂贫M制電路通斷需要二進制邏輯門電路,實際上是對電壓的一種選擇,而傳統(tǒng)二進制邏輯門電路通常比較復(fù)雜
    發(fā)表于 09-15 15:31

    PCIe 7.0技術(shù)細節(jié)曝光

    6 月 11 日 PCI SIG官宣 PCI Express 7.0(PCIe 7.0)規(guī)范最終版已制定完畢,但幾乎沒有公開任何技術(shù)細節(jié)。不過,在 7 月 16 日,PCI-SIG 通過 BrightTalk 公開了一些更詳細的技術(shù)信息,下面就為大家介紹這些內(nèi)容。
    的頭像 發(fā)表于 09-08 10:43 ?2333次閱讀
    PCIe 7.0<b class='flag-5'>技術(shù)細節(jié)</b>曝光

    下一代高速芯片晶體管解制造問題解決了!

    晶體管通?;诩{米片堆疊技術(shù),納米片作為晶體管的溝道部分,其厚度和寬度可以精確控制,以實現(xiàn)更好的靜電控制和更高的驅(qū)動電流。叉片晶體管可以實現(xiàn)垂直堆疊,即多個
    發(fā)表于 06-20 10:40

    薄膜晶體管技術(shù)架構(gòu)與主流工藝路線

    導(dǎo)語薄膜晶體管(TFT)作為平板顯示技術(shù)的核心驅(qū)動元件,通過材料創(chuàng)新與工藝優(yōu)化,實現(xiàn)了從傳統(tǒng)非晶硅向氧化物半導(dǎo)體、柔性電子的技術(shù)跨越。本文將聚焦于薄膜晶體管制造
    的頭像 發(fā)表于 05-27 09:51 ?2347次閱讀
    薄膜<b class='flag-5'>晶體管</b><b class='flag-5'>技術(shù)</b>架構(gòu)與主流工藝路線

    多值電場型電壓選擇晶體管結(jié)構(gòu)

    多值電場型電壓選擇晶體管結(jié)構(gòu) 為滿足多進制邏輯運算的需要,設(shè)計了一款多值電場型電壓選擇晶體管??刂贫M制電路通斷需要二進制邏輯門電路,實際上是對電壓的一種選擇,而傳統(tǒng)二進制邏輯門電路通常比較復(fù)雜
    發(fā)表于 04-15 10:24

    晶體管電路設(shè)計(下)

    晶體管,F(xiàn)ET和IC,F(xiàn)ET放大電路的工作原理,源極接地放大電路的設(shè)計,源極跟隨器電路設(shè)計,F(xiàn)ET低頻功率放大器的設(shè)計與制作,柵極接地放大電路的設(shè)計,電流反饋型OP放大器的設(shè)計與制作,進晶體管
    發(fā)表于 04-14 17:24

    索尼IP編碼板:技術(shù)細節(jié)與應(yīng)用探索

    索尼IP編碼板的技術(shù)細節(jié),并探討其在不同領(lǐng)域的應(yīng)用價值。 技術(shù)細節(jié):卓越性能與高效傳輸 索尼IP編碼板作為連接硬件與軟件的橋梁,集成了精密的電路設(shè)計與先進的芯片技術(shù)。它不僅能夠接收并處理來自傳感器、攝像頭等外部設(shè)備
    的頭像 發(fā)表于 03-20 10:10 ?914次閱讀

    晶體管電路設(shè)計(下) [日 鈴木雅臣]

    本書主要介紹了晶體管,F(xiàn)ET和Ic,F(xiàn)ET放大電路的工作原理,源極接地放大電路的設(shè)計,源極跟隨電路的設(shè)計,F(xiàn)ET低頻功率放大器的設(shè)計和制作,柵極接地放大電路的設(shè)計,電流反饋行型op放大器的設(shè)計與制作
    發(fā)表于 03-07 13:55

    氮化鎵晶體管的并聯(lián)設(shè)計技術(shù)手冊免費下載

    。 ? 目的 ?:本手冊詳細闡述了氮化鎵(GaN)晶體管并聯(lián)設(shè)計的具體細節(jié),旨在幫助設(shè)計者優(yōu)化系統(tǒng)性能。 二、氮化鎵的關(guān)鍵特性及并聯(lián)好處 1. 關(guān)鍵特性 ? 正溫度系數(shù)的R DS(on) ?:有助于并聯(lián)器件的熱平衡。 ? 穩(wěn)定的門檻電壓V GS(th) ?:在工作
    的頭像 發(fā)表于 02-27 18:26 ?1015次閱讀

    晶體管電路設(shè)計與制作

    這本書介紹了晶體管的基本特性,單電路的設(shè)計與制作, 雙管電路的設(shè)計與制作,3~5電路的設(shè)計與制作,6以上電路的設(shè)計與制作。書中具體內(nèi)容有:直流工作解析,交流工作解析,接地形式,單
    發(fā)表于 02-26 19:55

    PDTD114EU 50V 500mA NPN電阻的晶體管規(guī)格書

    電子發(fā)燒友網(wǎng)站提供《PDTD114EU 50V 500mA NPN電阻的晶體管規(guī)格書.pdf》資料免費下載
    發(fā)表于 01-23 16:28 ?0次下載
    PDTD114EU 50V <b class='flag-5'>500</b>mA NPN電阻的<b class='flag-5'>晶體管</b>規(guī)格書

    PDTB114EU 50V、500mA PNP電阻晶體管規(guī)格書

    電子發(fā)燒友網(wǎng)站提供《PDTB114EU 50V、500mA PNP電阻晶體管規(guī)格書.pdf》資料免費下載
    發(fā)表于 01-23 16:26 ?0次下載
    PDTB114EU 50V、<b class='flag-5'>500</b>mA PNP電阻<b class='flag-5'>晶體管</b>規(guī)格書