chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何利用FPGA設(shè)計(jì)來驗(yàn)證和加快你的設(shè)計(jì)過程

電子設(shè)計(jì) ? 來源:互聯(lián)網(wǎng) ? 作者:佚名 ? 2018-05-14 09:01 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

如果處理器和現(xiàn)場可編程門陣列FPGA全部由同樣的電壓供電運(yùn)行,并且不需要排序和控制等特殊功能的話,會(huì)不會(huì)變的很簡單呢?不幸的是,大多數(shù)處理器和FPGA需要不同的電源電壓,啟動(dòng)/關(guān)斷序列和不同類型的控制。

幸運(yùn)的是,電源管理IC集成電路 (PMIC) 能夠控制目前的高級(jí)處理器、FPGA和系統(tǒng),并為它們供電,從而大為簡化了整個(gè)系統(tǒng)設(shè)計(jì)。

現(xiàn)在,你也許想知道哪一款PMIC可以為你的片上系統(tǒng) (SoC) 供電,還有就是要這么做的話,該從哪里入手。為你的SoC和系統(tǒng)選擇合適的電源解決方案是系統(tǒng)設(shè)計(jì)人員最常見的挑戰(zhàn)之一。所以,TI推出了數(shù)款全新工具,在使用我們的PMIC時(shí),這些工具能夠簡化器件選型、評(píng)估和設(shè)計(jì)。

在這些工具中,有一些是TI Designs參考設(shè)計(jì),它們可以幫助設(shè)計(jì)人員開始、驗(yàn)證和加快設(shè)計(jì)。多個(gè)TI Designs已經(jīng)發(fā)布,給出了可由TI PMIC供電的很多不同SoC—以下是當(dāng)前列表:

  • TIDA-00478使用TPS65218為Xilinx Zynq 7010供電。

  • TIDA-00551使用TPS65911 為Xilinx Zynq 7015供電。

  • TIDA-00604使用TPS65023為Altera Cyclone III供電。

  • TIDA-00605使用TPS65023為Altera Cyclone IV供電。

  • TIDA-00607使用TPS65218為Altera MAX 10供電。

  • TIDA-00621使用TPS65911。

圖1是為ARM處理器供電的TPS65911的方框圖。與所有TI PMIC一樣,TPS65911非常靈活,并且可被用于數(shù)款器件。圖2顯示的是為Xilinx Zynq 7015 FPGA供電的TPS65911。

圖1:TPS65911的方框圖

圖2:為Xilinx Zynq 7015供電的TPS65911的方框圖

隨這些設(shè)計(jì)一同提供的還有電路原理圖、方框圖、印刷電路板 (PCB) 文件和測試結(jié)果。這些測試使得設(shè)計(jì)人員能夠評(píng)估他們正在嘗試用于特定SoC的PMIC的性能,并且為他們提供可以在他們自己的設(shè)計(jì)中使用的示例設(shè)計(jì)文件。測試結(jié)果包括啟動(dòng)排序、負(fù)載瞬態(tài)、效率測試,以及圖3中顯示的其它內(nèi)容。

圖3:TPS65911的示例啟動(dòng)時(shí)序

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1650

    文章

    22208

    瀏覽量

    627119
  • 電源管理
    +關(guān)注

    關(guān)注

    117

    文章

    6515

    瀏覽量

    147161
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    基于優(yōu)化算法的黑盒系統(tǒng)驗(yàn)證策略

    自動(dòng)駕駛的安全驗(yàn)證是保證系統(tǒng)在給定環(huán)境中正確及安全操作的過程。系統(tǒng)的期望行為通過某些規(guī)范標(biāo)準(zhǔn)定義,而系統(tǒng)失敗指其行為違反了這些規(guī)定。
    的頭像 發(fā)表于 10-16 10:32 ?112次閱讀
    基于優(yōu)化算法的黑盒系統(tǒng)<b class='flag-5'>驗(yàn)證</b>策略

    FPGA利用DMA IP核實(shí)現(xiàn)ADC數(shù)據(jù)采集

    本文介紹如何利用FPGA和DMA技術(shù)處理來自AD9280和AD9708 ADC的數(shù)據(jù)。首先,探討了這兩種ADC的特點(diǎn)及其與FPGA的接口兼容性。接著,詳細(xì)說明了使用Xilinx VIVADO環(huán)境下
    的頭像 發(fā)表于 07-29 14:12 ?4308次閱讀

    是德科技助力蔚驗(yàn)證新一代汽車無線系統(tǒng)

    是德科技與蔚的合作伙伴關(guān)系為蔚汽車解決方案提供了更好的連接性、可靠性和性能 是德科技(NYSE: KEYS )日前宣布,是德科技利用網(wǎng)絡(luò)仿真解決方案,幫助蔚成功
    的頭像 發(fā)表于 06-16 13:50 ?693次閱讀

    西門子利用AI縮小行業(yè)的IC驗(yàn)證生產(chǎn)率差距

    Questa One將集成電路(IC)驗(yàn)證從被動(dòng)反應(yīng)流程重新定義為智能的自優(yōu)化系統(tǒng)。 西門子數(shù)字化工業(yè)軟件推出了Questa? One智能驗(yàn)證軟件組合,將連接性、數(shù)據(jù)驅(qū)動(dòng)方法和可擴(kuò)展性與人
    的頭像 發(fā)表于 05-27 14:34 ?342次閱讀

    FPGA EDA軟件的位流驗(yàn)證

    位流驗(yàn)證,對于芯片研發(fā)是一個(gè)非常重要的測試手段,對于純軟件開發(fā)人員,最難理解的就是位流驗(yàn)證。在FPGA芯片研發(fā)中,位流驗(yàn)證是在做什么,在哪些階段需要做位流
    的頭像 發(fā)表于 04-25 09:42 ?1808次閱讀
    <b class='flag-5'>FPGA</b> EDA軟件的位流<b class='flag-5'>驗(yàn)證</b>

    FPGA開發(fā)任務(wù)

    我想請人幫我開發(fā)一款基于FPGA的產(chǎn)品,把我寫好MATLAB代碼固化在FPGA中,實(shí)現(xiàn)算法加速和加密功能。有興趣的聯(lián)系我
    發(fā)表于 03-15 10:19

    隨機(jī)化在PCIe IDE驗(yàn)證中的重要性

    本文將探討隨機(jī)化在 PCIe IDE 驗(yàn)證中的重要性,重點(diǎn)介紹它如何在確保數(shù)據(jù)完整性和加密可靠性方面發(fā)揮關(guān)鍵作用,同時(shí)也揭示了該過程的獨(dú)特挑戰(zhàn)。
    的頭像 發(fā)表于 03-06 09:27 ?741次閱讀
    隨機(jī)化在PCIe IDE<b class='flag-5'>驗(yàn)證</b>中的重要性

    DLPLCRC410EVM是否提供觸發(fā)信號(hào)接口用于后續(xù)的同步測量?是否也需要利用FPGA對觸發(fā)信號(hào)進(jìn)行編程?

    的同步測量?是否也需要利用FPGA對觸發(fā)信號(hào)進(jìn)行編程? 2. 使用DDR預(yù)先加載投影圖案,投影圖案是否還是通過USB port從PC傳入到DDR中 3. 如何驗(yàn)證經(jīng)過FPGA編程后DM
    發(fā)表于 02-19 07:04

    利用FPGA實(shí)現(xiàn)USB 2.0通信接口

    USB?2.0接口的實(shí)現(xiàn)方式 利用FPGA實(shí)現(xiàn)USB 2.0接口的方式一般有兩種,一是借助外圍的USB接口芯片,二是FPGA內(nèi)部實(shí)現(xiàn)USB協(xié)議控制器,外部通過USB的PHY芯片
    的頭像 發(fā)表于 12-30 13:59 ?3454次閱讀
    <b class='flag-5'>利用</b><b class='flag-5'>FPGA</b>實(shí)現(xiàn)USB 2.0通信接口

    基于Agilex 5 FPGA的模塊系統(tǒng)介紹

    ,這些應(yīng)用要求以更低功耗實(shí)現(xiàn)更高性能。SoM可以大大簡化和加快嵌入式解決方案的開發(fā),為降低板卡設(shè)計(jì)和驗(yàn)證的相關(guān)風(fēng)險(xiǎn)提供理想起點(diǎn),并加快產(chǎn)品上市速度。
    的頭像 發(fā)表于 12-19 17:10 ?1009次閱讀
    基于Agilex 5 <b class='flag-5'>FPGA</b>的模塊系統(tǒng)介紹

    芯華章發(fā)布FPGA驗(yàn)證系統(tǒng)新品HuaProP3

    近日,國內(nèi)EDA(電子設(shè)計(jì)自動(dòng)化)領(lǐng)域的佼佼者芯華章公司,正式對外宣布其最新研發(fā)的FPGA驗(yàn)證系統(tǒng)——HuaProP3已正式面世。這款產(chǎn)品的推出,標(biāo)志著芯華章在FPGA驗(yàn)證技術(shù)上的又一
    的頭像 發(fā)表于 12-13 11:12 ?1069次閱讀

    FPGA與ASIC的區(qū)別 FPGA性能優(yōu)化技巧

    編程配置以實(shí)現(xiàn)特定的功能 為特定應(yīng)用定制設(shè)計(jì)的集成電路,需要根據(jù)特定的需求從頭開始設(shè)計(jì)和制造 設(shè)計(jì)與制造 預(yù)先制造好,用戶可以根據(jù)需要通過編程定制其功能 設(shè)計(jì)和制造過程是一次性的,一旦制造完成,其功能就固定了 成本 包括購買
    的頭像 發(fā)表于 12-02 09:51 ?1447次閱讀

    能否利用TSW1400控制TX7316脈沖信號(hào)的發(fā)射,接收,波束形成?

    最近買了TX7316和TSW1400FPGA板,想請問一下,能否利用TSW1400控制TX7316脈沖信號(hào)的發(fā)射,接收,波束形成?如果可以的話,二者是利用什么接口連接的?是USB嗎
    發(fā)表于 11-20 08:18

    數(shù)字芯片設(shè)計(jì)驗(yàn)證經(jīng)驗(yàn)分享文章 實(shí)際案例說明用基于FPGA的原型測試、驗(yàn)證和確認(rèn)IP——如何做到魚與熊掌兼

    本系列文章從數(shù)字芯片設(shè)計(jì)項(xiàng)目技術(shù)總監(jiān)的角度出發(fā),介紹了如何將芯片的產(chǎn)品定義與設(shè)計(jì)和驗(yàn)證規(guī)劃進(jìn)行結(jié)合,詳細(xì)講述了在FPGA上使用硅知識(shí)產(chǎn)權(quán)(IP)內(nèi)核開發(fā)ASIC原型項(xiàng)目時(shí),必須認(rèn)真考慮的一些問題。
    的頭像 發(fā)表于 10-28 14:53 ?1453次閱讀
    數(shù)字芯片設(shè)計(jì)<b class='flag-5'>驗(yàn)證</b>經(jīng)驗(yàn)分享文章 實(shí)際案例說明用基于<b class='flag-5'>FPGA</b>的原型<b class='flag-5'>來</b>測試、<b class='flag-5'>驗(yàn)證</b>和確認(rèn)IP——如何做到魚與熊掌兼

    FPGA與ASIC的優(yōu)缺點(diǎn)比較

    適應(yīng)各種應(yīng)用場景。這意味著用戶可以根據(jù)需要,通過編程更改FPGA的功能,而無需更改硬件設(shè)計(jì)。 設(shè)計(jì)周期短 :與ASIC相比,FPGA的設(shè)計(jì)、驗(yàn)證和生產(chǎn)周期更短。這主要是因?yàn)?/div>
    的頭像 發(fā)表于 10-25 09:24 ?2102次閱讀