Texas Instrument LMK04714-Q1雙環(huán)時鐘抖動清除器是一款高性能時鐘調(diào)節(jié)器,支持JEDEC JESD204B/C,適用于航天應(yīng)用。PLL2的每個14時鐘輸出均可配置為驅(qū)動七個JESD204B/C轉(zhuǎn)換器。Texas Instrument LMK04714-Q1還可以使用自身和SYSREF時鐘驅(qū)動其他邏輯器件。 SYSREF可以使用直流和交流耦合來提供。由于該器件不限于JESD204B/C應(yīng)用,因此14輸出可以單獨(dú)配置為傳統(tǒng)時鐘系統(tǒng)的高性能輸出。
數(shù)據(jù)手冊:*附件:Texas Instruments LMK04714-Q1雙環(huán)時鐘抖動清除器數(shù)據(jù)手冊.pdf
特性
- AEC-Q100等級1(-40°C至125°C)
- 3255MHz最大時鐘輸出頻率
- 多模:雙PLL、單PLL和時鐘分配
- 6GHz外部VCO或分配輸入
- 在2500MHz下的超低噪聲
- 54fs RMS抖動(12kHz到20MHz)
- 64fs RMS抖動(100Hz到20MHz)
- 本底噪聲:-157.6dBc/Hz
- 3200MHz處的超低噪音
- 61fs RMS 抖動(12kHz 至 20MHz)
- 67fs RMS 抖動(100Hz 到 100MHz)
- 本底噪聲:-156.5dBc/Hz
- PLL2
- -230dBc/Hz的PLL FOM
- -128dBc/Hz的PLL 1/f
- 鑒相器速率高達(dá)320MHz
- 兩個集成VCO:2440MHz至2600MHz和2945MHz至3255MHz
- 最多14個差分設(shè)備時鐘
- 最多1個緩沖VCXO/XO輸出
- LVPECL、LVDS、2xLVCMOS可編程
- 1-1023 CLKOUT整數(shù)分頻器
- 1-8191 SYSREF整數(shù)除法器
- SYSREF時鐘的25ps步進(jìn)模擬延遲
- 設(shè)備時鐘和SYSREF的數(shù)字延遲和動態(tài)數(shù)字延遲
- 使用PLL1的保持模式
- 0延遲與PLL1或PLL2
- 高可靠性
- 受控基線
- 唯一組裝/測試站點(diǎn)
- 唯一制造廠
- 延長的產(chǎn)品壽命周期
- 延長的產(chǎn)品變更通知
- 產(chǎn)品可追溯性
功能框圖

高性能時鐘抖動清除器LMK04714-Q1技術(shù)解析
一、產(chǎn)品概述
LMK04714-Q1是德州儀器(TI)推出的一款汽車級超低噪聲雙環(huán)時鐘抖動清除器,專為JESD204B/C數(shù)據(jù)轉(zhuǎn)換器時鐘應(yīng)用設(shè)計(jì)。作為AEC-Q100 Grade 1認(rèn)證器件,它可在-40°C至+125°C溫度范圍內(nèi)穩(wěn)定工作,滿足汽車?yán)走_(dá)、激光雷達(dá)(LIDAR)等嚴(yán)苛環(huán)境應(yīng)用需求。
該器件采用雙PLL架構(gòu),集成兩個內(nèi)部VCO(2440-2600MHz和2945-3255MHz),支持高達(dá)3255MHz的時鐘輸出頻率。其卓越的噪聲性能表現(xiàn)在:
- 2500MHz時僅54-fs RMS抖動(12kHz-20MHz)
- 3200MHz時61-fs RMS抖動(12kHz-20MHz)
- 噪聲底低至-157.6dBc/Hz
二、關(guān)鍵特性與技術(shù)優(yōu)勢
1. 雙PLL架構(gòu)設(shè)計(jì)
LMK04714-Q1采用創(chuàng)新的雙PLL架構(gòu):
- ?PLL1?:負(fù)責(zé)低頻段抖動清除,支持外部VCXO輸入,典型環(huán)路帶寬10-200Hz
- ?PLL2?:實(shí)現(xiàn)高頻段頻率合成,集成雙VCO核心,典型環(huán)路帶寬50-200kHz
這種架構(gòu)通過對參考時鐘進(jìn)行兩級處理,既保持了低頻段的相位噪聲優(yōu)勢,又利用了高頻VCO的優(yōu)異寬帶噪聲特性。
2. JESD204B/C系統(tǒng)支持
器件提供14個可配置差分輸出,支持靈活分配為:
- 7個設(shè)備時鐘(Device Clock)
- 7個SYSREF時鐘
每個輸出均可獨(dú)立配置為CML、LVPECL、LVDS、HSDS或LCPECL格式,滿足不同JESD204B/C接收器的接口需求。
3. 高級時鐘管理功能
- ?數(shù)字延遲?:支持8-1023個VCO周期的可編程延遲,步進(jìn)精度達(dá)半周期(如3.2GHz時156.25ps)
- ?動態(tài)相位調(diào)整?:可在運(yùn)行時微調(diào)時鐘相位,最小調(diào)整量為一個時鐘周期
- ?SYSREF同步?:提供全局和本地兩級延遲控制,確保與設(shè)備時鐘的精確時序?qū)R
- ?多模式操作?:支持雙PLL、單PLL和純時鐘分配模式
三、典型應(yīng)用設(shè)計(jì)要點(diǎn)
1. 電源設(shè)計(jì)建議
器件包含多個獨(dú)立電源域:
- 數(shù)字電路電源(VCC5_DIG)
- PLL1電源(VCC6_PLL1)
- VCO電源(VCC1_VCO)
- PLL2電源(VCC10_PLL2)
- 時鐘輸出組電源(分4組)
建議采用星型拓?fù)涔╇姡拷M電源單獨(dú)濾波。關(guān)鍵模擬電源推薦使用LC濾波,如10μF鉭電容并聯(lián)0.1μF陶瓷電容。
2. 環(huán)路濾波器設(shè)計(jì)
PLL2集成部分環(huán)路濾波器元件:
- C1i = 60pF
- R3 = 2400Ω
- C3 = 50pF
- R4 = 200Ω
- C4 = 10pF
外部只需設(shè)計(jì)C1、C2和R2。使用TI的PLLatinum Sim工具可優(yōu)化設(shè)計(jì),例如對于245.76MHz相位檢測頻率,典型值為:
- C1 = 220pF
- C2 = 68nF
- R2 = 120Ω
3. 時鐘輸出布局
輸出按物理位置分為4組,各組間存在不同耦合程度:
- 組0(CLKOUT0/1/12/13):高交叉干擾
- 組1(CLKOUT2/3):中等干擾
- 組2(CLKOUT4-7):低干擾
- 組3(CLKOUT8-11):中等干擾
建議將相同頻率或可容忍干擾的時鐘分配在同一組,關(guān)鍵高頻時鐘優(yōu)先使用組2。
四、汽車應(yīng)用中的特殊考量
作為汽車級器件,LMK04714-Q1具備多項(xiàng)可靠性增強(qiáng)特性:
- ?擴(kuò)展溫度范圍?:-40°C至+125°C全溫域性能保證
- ?故障檢測?:集成LOS(信號丟失)檢測電路,支持自動切換和保持模式
- ?保持模式?:參考時鐘丟失時,自動保持輸出頻率精度(典型±0.71ppm)
- ?增強(qiáng)ESD保護(hù)?:HBM ±2000V,CDM ±250V
在汽車?yán)走_(dá)系統(tǒng)中,建議配置:
- 主時鐘輸入使用具有LOS檢測的CLKIN0
- 備用時鐘輸入連接至CLKIN1
- 啟用自動切換模式(CLKin_SEL_AUTO_EN=1)
- 設(shè)置合理的保持模式退出條件
五、設(shè)計(jì)支持資源
TI提供完整的開發(fā)支持工具鏈:
- ?TICS Pro?:寄存器配置與功耗計(jì)算工具
- ?PLLatinum Sim?:環(huán)路濾波器設(shè)計(jì)與相位噪聲仿真
- ?Clock Tree Architect?:時鐘樹架構(gòu)設(shè)計(jì)與器件選型工具
通過合理配置LMK04714-Q1的豐富功能,設(shè)計(jì)人員可構(gòu)建滿足最嚴(yán)苛汽車應(yīng)用要求的時鐘子系統(tǒng),同時簡化BOM并提高系統(tǒng)可靠性。
-
時鐘抖動
+關(guān)注
關(guān)注
1文章
68瀏覽量
16406 -
高性能
+關(guān)注
關(guān)注
0文章
795瀏覽量
21501 -
清除器
+關(guān)注
關(guān)注
0文章
56瀏覽量
6112 -
雙環(huán)
+關(guān)注
關(guān)注
0文章
4瀏覽量
6445
發(fā)布評論請先 登錄
LMK04832-SP時鐘抖動清除器
LMK04714-Q1符合JESD204B/C標(biāo)準(zhǔn)的汽車級、超低噪聲、雙環(huán)路時鐘抖動清除器數(shù)據(jù)表
?LMK04714-Q1 汽車級超低噪聲雙環(huán)時鐘抖動清除器總結(jié)
高性能時鐘抖動清除器LMK04714-Q1技術(shù)解析
評論