chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

fpga開(kāi)發(fā)板 璞致 ZYNQ UltraScale+ MPSOC PZ-ZU15EG PZ-ZU9EG 核心板簡(jiǎn)介

璞致電子科技 ? 來(lái)源:hongying188 ? 作者:hongying188 ? 2025-10-11 17:06 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

?
第一章********核心板簡(jiǎn)介

[]()1.1產(chǎn)品簡(jiǎn)介

璞 致 ZU9/15EG 核 心 板 采 用 XILINX 公 司 的 XCZU9EG- 2FFVB1156I/XCZU15EG-2FFVB1156I 芯片作為主控制器,兩款核心板 完全兼容,需要更換型號(hào)可以直接互換,底板無(wú)需更改。核心板采用 3 個(gè) 0.5mm 間距 168P 鍍金高速連接器與母板連接,核心板四個(gè)腳放 置了 4 個(gè)3.5mm 固定孔,此孔可以與底板通過(guò)螺絲緊固,確保了在強(qiáng) 烈震動(dòng)的環(huán)境下穩(wěn)定運(yùn)行。

[]()[]()1.2********產(chǎn)品規(guī)格

璞致PZ-ZU9/15EG工業(yè)級(jí)核心板規(guī)格
主控制器名稱(chēng)
處理器
邏輯單元 (logic cells)
查找表(LUT)
觸發(fā)器(Flip-Flops)
Block RAM
Ultra RAM
DSP Slices
DDR4/DDR4L
QSPI FLASH
EMMC
啟動(dòng)方式
千兆以太網(wǎng)
用戶 LED
IO 數(shù)量
GTR/GTH 接口數(shù)量
工作電壓/最大電流
工作溫度
核心板尺寸、工藝
核心板與底板合高

[]()[]()1.3********產(chǎn)品外觀

如下圖標(biāo)注了各個(gè)主要電子元器件在核心板的位置,方便用戶 查看識(shí)別。

?編輯

?編輯

[]()[]()1.4********產(chǎn)品尺寸

核心板尺寸為 85x75mm,核心板通過(guò)背面的 3 顆 0.5mm/168P 鍍 金高速連接器與底板連接,合高 4mm。如下圖是核心板的尺寸標(biāo)注。

?編輯

[]()[]()[]()[]()第二章********核心板使用說(shuō)明

[]()2.1********核心板供電

核心板供電電壓范圍是8-12V,推薦供電電壓為 8V,在核心板的 四個(gè)角都留有電源輸入管腳,電源管腳在模塊內(nèi)部已做了連通,此設(shè) 計(jì)是為了方便底板的電源接入,設(shè)計(jì)時(shí)只需要連接一個(gè)角上的電源管 腳,核心板即可工作。電源連接需用銅皮連接且打足夠的過(guò)孔以保證 電源通流能力。核心板上的所有 GND 信號(hào)都需要連接到底板上,每個(gè) GND 通過(guò)兩個(gè)過(guò)孔與底板連接。核心板供電極限電流在 5A,所以外部 供電需要考慮極限電流情況以保證核心板工作穩(wěn)定。

給模組供電的電源輸出電壓需要穩(wěn)定,在模組電源輸入加一級(jí) DCDC 電源轉(zhuǎn)換,從高電壓轉(zhuǎn)到 8-12V(推薦 8V),DCDC 電流輸出能力 可以選 6A 左右,如電源芯片 TPS56628 可以參考。在模組電源輸入處 需放置 2 顆 220uF/25V 電容保證電源質(zhì)量。

?編輯

[]()[]()2.2********核心板時(shí)鐘

核心板為 PS 側(cè)提供了 33.333333Mhz 的時(shí)鐘輸入,輸入的管腳位 置為 PS_REF_CLK;為 PL 側(cè)提供了 200Mhz 的差分時(shí)鐘輸入,PL 側(cè)的 時(shí)鐘輸入管腳是 IO_13P_GC_65/IO_13N_GC_65,管腳位置是 AE5/AF5; 為 PL 側(cè) GTX 提供了一路 125Mhz 的差分時(shí)鐘輸入,125M 輸入后經(jīng)過(guò) 時(shí)鐘緩沖器轉(zhuǎn)換成 4 路 125M 時(shí)鐘輸出,分別接到如圖對(duì)應(yīng)位置。

[]()[]()2.3********核心板全局復(fù)位

核心板提供了 nGST 復(fù)位按鍵,為系統(tǒng)復(fù)位按鍵,低電平有效。 此引腳也引出到了連接器,信號(hào)名稱(chēng)為 SYS_nRST_I,方便外部加入復(fù) 位按鍵或者設(shè)計(jì)看門(mén)狗復(fù)位電路用。同時(shí)為了系統(tǒng)穩(wěn)定,我們?cè)诤诵?板上加了復(fù)位芯片MAX811SEUS,此信號(hào)可以用于單板其他外設(shè)的復(fù)位 用,信號(hào)電平是 3.3V。復(fù)位腳為 PS/PL 共用復(fù)位,連接到 PS 側(cè)的 PS_POR_B(V23)引腳上和 PL 側(cè) BANK44 的 IO_L7P_44(AH14)管腳,AH14 管腳電平為 3.3V。

如果底板上需要設(shè)計(jì)復(fù)位電路有以下幾種情況需考慮。

1) 復(fù)位電路底板內(nèi)部使用,只需要對(duì)地添加復(fù)位按鍵和一個(gè)10uF 電容并口即可。

2) 復(fù)位電路需要預(yù)留在結(jié)構(gòu)上供外部使用,需要添加對(duì)地按鍵, 同時(shí)對(duì)地并聯(lián) 10uF 電容和 TVS 防靜電器件。

?編輯

[]()[]()2.4********核心板啟動(dòng)方式

核心板支持四種啟動(dòng)模式,分別是 JTAG、QSPI Flash、EMMC 、 SD 卡。板載了前三種啟動(dòng)方式,SD 卡方式用戶可以通過(guò)在底板上連 接實(shí)現(xiàn)。四種啟動(dòng)方式可以通過(guò)板載的撥碼開(kāi)關(guān)來(lái)選擇。如下圖已列 出各個(gè)模式撥碼開(kāi)關(guān)所在的位置。因主芯片發(fā)熱量較大,所以在核心 板上需要加散熱片,會(huì)遮擋 BOOT MODE 選擇表格。

?編輯

[]()[]()2.5********網(wǎng)口連接

核心板上放置了一顆千兆以太網(wǎng)芯片RTL8211FI-CG,以太網(wǎng)芯片 與 ZYNQ 芯片之間通過(guò) RGMII 接口互聯(lián),連接對(duì)應(yīng)管腳見(jiàn)下表,以太 網(wǎng)對(duì)外連接只需要一個(gè)帶變壓器的 RJ45 即可使用, 芯片地址 PHY_AD[2:0]=001,連接原理圖可參考下圖(產(chǎn)品電路需加 ESD 保護(hù) 電路)。另外,在實(shí)際產(chǎn)品應(yīng)用中,C80 需要使用高耐壓電容,如 0.1uF/2KV。

RMGII********信號(hào)管腳名稱(chēng)管腳位置
GTX_CLKMIO26_501P21
TXD0MIO27_501M21
TXD1MIO28_501N21
TXD2MIO29_501K22
TXD3MIO30_501L21
TX_ENMIO31_501J22
RX_CLKMIO32_501H22
RXD0MIO33_501H23
RXD1MIO34_501L22
RXD2MIO35_501P22
RXD3MIO36_501K23
RX_CTLMIO37_501N22
MDCMIO76_502H25
MDIOMIO77_502F25

?編輯

[]()[]()2.6EMMC管腳定義

板載 EMMC 容量 8GB,工作溫度為-40℃--+85℃ , 管腳定義如下 表。

EMMC********引腳管腳名稱(chēng)管腳位置
EMMC_D0MIO13AK17
EMMC_D1MIO14AL16
EMMC_D2MIO15AN16
EMMC_D3MIO16AM16
EMMC_D4MIO17AP16
EMMC_D5MIO18AE18
EMMC_D6MIO19AL17
EMMC_D7MIO20AD18
EMMC_CLKMIO22AD20
EMMC_CMDMIO21AF18
EMMC_nRSTMIO23AD19

[]()[]()2.7QSPIFLASH

核心板設(shè)計(jì)了兩路 QSPI FLASH,單片容量為 32MB,兩片共計(jì) 64MB, 用戶可以定義為 QSPI X8 來(lái)加速啟動(dòng),減少啟動(dòng)用時(shí)。QSPI FLASH 可 用于存儲(chǔ)啟動(dòng)文件和用戶文件。

QSPI0FLASH引腳管腳名稱(chēng)管腳位置
DATA0MIO4AH16
DATA1MIO1AJ16
DATA2MIO2AD16
DATA3MIO3AG16
QSPI_CSMIO5AM15
QSPI_CLKMIO0AF16
QSPI1FLASH引腳管腳名稱(chēng)管腳位置
DATA0MIO8AE17
DATA1MIO9AP15
DATA2MIO10AH17
DATA3MIO11AF17
QSPI_CSMIO7AD17
QSPI_CLKMIO12AJ17

[]()[]()2.8板載LED

為方便調(diào)試,核心板上放置了三顆 LED,LED 連接到 PL 側(cè),LED 的管腳位置如下表,當(dāng)管腳輸出高電平時(shí) LED 點(diǎn)亮,低電平 LED 滅。

序號(hào)管腳名稱(chēng)管腳位置
LED1IO-L7N-44AH13
LED2IO-L8P-44AJ15
LED3IO-L8N-44AJ14

[]()[]()2.9BANK接口電平選擇

單板上 BANK66/67 為 HP BANK,接口電平配置為 1.2/1.8V, 可以 通過(guò)單板上提供的指示進(jìn)行 0 歐姆電阻選焊來(lái)調(diào)節(jié)電壓,默認(rèn)電平為 1.8V 。 BANK47/48/49/50 為 HD BANK,BANK 電 平 可 以 實(shí) 現(xiàn) 1.8V/2.5V/3.3V 三種電平轉(zhuǎn)換,更換電阻位置即可,默認(rèn)電平為 3.3V。

?編輯

[]()[]()2.10PS側(cè)********DDR

PS 側(cè)配置了四顆工業(yè)級(jí)DDR4 芯片,單顆容量 1GB,四顆共計(jì)容量 為 4GB,型號(hào)為 MT40A512M16LY-062E,DDR4 管腳分配直接調(diào)用系統(tǒng)分 配即可。也可以參考我司提供的例程。

[]()[]()2.11PL側(cè)********DDR

PL 側(cè)配置了兩顆工業(yè)級(jí) DDR4 芯片,單顆容量 1GB ,型號(hào)為 MT40A512M16LY-062E ,DDR4 管腳分配參見(jiàn)下表。

DDR4********引腳管腳名稱(chēng)管腳位置
DDR4_D0IO-L6P-64AJ10
DDR4_D1IO-L2N-64AM11
DDR4_D2IO-L3P-64AL10
DDR4_D3IO-L5N-64AP9
DDR4_D4IO-L6N-64AK10
DDR4_D5IO-L2P-64AL11
DDR4_D6IO-L5P-64AN9
DDR4_D7IO-L3N-64AM10
DDR4_DM0IO-L1P-64AJ12
DDR4_DQS_P0IO-L4P-64AP11
DDR4_DQS_N0IO-L4N-64AP10
DDR4_D8IO-L11P-64AK8
DDR4_D9IO-L8P-64AM9
DDR4_D10IO-L12P-64AL8
DDR4_D11IO-L8N-64AM8
DDR4_D12IO-L11N-64AK7
DDR4_D13IO-L9P-64AJ9
DDR4_D14IO-L12N-64AL7
DDR4_D15IO-L9N-64AK9
DDR4_DM1IO-L7P-64AN8
DDR4_DQS_P1IO-L10P-64AN7
DDR4_DQS_N1IO-L10N-64AP7
DDR4_D16IO-L18P-64AK5
DDR4_D17IO-L15N-64AP4
DDR4_D18IO-L14P-64AM6
DDR4_D19IO-L15P-64AP5
DDR4_D20IO-L18N-64AK4
DDR4_D21IO-L17N-64AN4
DDR4_D22IO-L14N-64AM5
DDR4_D23IO-L17P-64AM4
DDR4_DM2IO-L13P-64AL6
DDR4_DQS_P2IO-L16P-64AN6
DDR4_DQS_N2IO-L16N-64AP6
DDR4_D24IO-L23N-64AL1
DDR4_D25IO-L24P-64AK3
DDR4_D26IO-L24N-64AK2
DDR4_D27IO-L20P-64AN3
DDR4_D28IO-L23P-64AK1
DDR4_D29IO-L21N-64AN1
DDR4_D30IO-L21P-64AM1
DDR4_D31IO-L20N-64AP3
DDR4_DM3IO-L19P-64AN2
DDR4_DQS_P3IO-L22P-64AL3
DDR4_DQS_N3IO-L22N-64AL2
DDR4_A0IO-L12P-65AE7
DDR4_A1IO-L17P-65AE3
DDR4_A2IO-L10N-65AF8
DDR4_A3IO-L10P-65AE8
DDR4_A4IO-L11P-65AF6
DDR4_A5IO-L20N-65AH3
DDR4_A6IO-L11N-65AG6
DDR4_A7IO-L18N-65AE4
DDR4_A8IO-L16N-65AJ5
DDR4_A9IO-L17N-65AF3
DDR4_A10IO-L15N-65AJ4
DDR4_A11IO-L16P-65AJ6
DDR4_A12IO-L12N-65AF7
DDR4_A13IO-L18P-65AD4
DDR4_A14IO-L21N-65AF1
DDR4_A15IO-L22N-65AJ1
DDR4_A16IO-L21P-65AF2
DDR4_A17IO-L15P-65AH4
DDR4_BA0IO-L9N-65AD6
DDR4_BA1IO-L9P-65AD7
DDR4_BG0IO-20P-65AG3
DDR4_nCSIO-L22P-65AH1
DDR4_nACTIO-L19N-65AJ2
DDR4_ODTIO-L19P-65AH2
DDR4_RESETIO-L23P-65AD2
DDR4_CLK_PIO-L14P-65AG5
DDR4_CLK_NIO-L14N-65AG4
DDR4_CKEIO-L6P-65AD10
DDR4_TENIO-L7N-65AH6
DDR4_PARITYIO-L8N-65AH8
DDR4_nALERTIO-L8P-65AG8

[]()[]()[]()[]()第三章********底板設(shè)計(jì)注意事項(xiàng)

[]()3.1電源部分PCB********設(shè)計(jì)

電源輸入需要鋪銅皮連接,打足夠的過(guò)孔保證通電流能力,但電 源電壓較高,干擾較大,在保證通流的條件下不要讓這個(gè)銅皮更大, 以免干擾其他信號(hào)。地管腳需要連接到地平面上,且一個(gè)地管腳需要 打兩個(gè)過(guò)孔,保證通流和充分連接。

?編輯

[]()[]()3.2********高速接口布局走線

1)USB 口:

USB PHY 芯片的并口速率在60Mhz,并口走線需要保證等長(zhǎng),且長(zhǎng) 度不大于 1000mil(25.4mm),所以 PHY 盡量靠近模組放置,USB 差分 線 DP/DM 可以拉的長(zhǎng)一些。

2)千兆以太網(wǎng):

與 RJ45 端連接的信號(hào)需要保持等長(zhǎng),RGMII 接口的 TX 部分與 RX 部分需要單獨(dú)保持等長(zhǎng)。

3)HDMI 接口

HDMI 接口信號(hào)需要走差分,且差分之間需保持等長(zhǎng)控制。

[]()[]()3.3LVDS信號(hào)

核心板的 BANK 電平可以在 1.2/1.8V/2.5V/3.3V 三種電平之間 選擇,默認(rèn)為 3.3V 電平,如果需要工作在 LVDS 模式下,需要把接口 電平調(diào)整為 1.8V 或者2.5V。同時(shí)底板的 LVDS 信號(hào)走線需做差分/阻 抗控制處理,并且差分之間保持等長(zhǎng)。

[]()[]()3.4GTX信號(hào)走線

GTX 走線需要考慮的問(wèn)題比較多,對(duì)于有疑問(wèn)的用戶可以聯(lián)系客 服接入技術(shù)支持。

[]()[]()3.5********產(chǎn)品防護(hù)

對(duì)于產(chǎn)品設(shè)計(jì),需要在各類(lèi)接口加上防護(hù)電路。需按防護(hù)等級(jí)需 求進(jìn)行設(shè)計(jì)。

[]()[]()[]()[]()第四章********核心板管腳與信號(hào)等長(zhǎng)

[]()4.1********核心板管腳定義

PZ-ZU9EG/15EG 核心板共引出 PS 側(cè) 38 個(gè)管腳,PL 側(cè) 192 根管 腳,PL 管腳其中有 96 根信號(hào)電平 1.2/1.8V ,96 根信號(hào)可以 1.8/2.5/3.3V 三種電平調(diào)節(jié)。詳細(xì)的管腳定義參見(jiàn)文件夾《PZ- ZU9EG_15EG 核心板管腳與等長(zhǎng)》。

[]()[]()4.2********信號(hào)等長(zhǎng)

為方便用戶設(shè)計(jì)底板以及信號(hào)走高速,我們提供了 J1-J3 連接 器上的走線長(zhǎng)度數(shù)據(jù),方便用戶協(xié)同底板設(shè)計(jì)。詳細(xì)數(shù)據(jù)表格參見(jiàn)文 件夾《PZ-ZU9EG_15EG 核心板管腳與等長(zhǎng)》。

?
審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1654

    文章

    22271

    瀏覽量

    629841
  • 開(kāi)發(fā)板
    +關(guān)注

    關(guān)注

    25

    文章

    6111

    瀏覽量

    112904
  • Zynq
    +關(guān)注

    關(guān)注

    10

    文章

    625

    瀏覽量

    49206
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    fpga開(kāi)發(fā)板 Kintex UltraScale Plus PZ-KU3P 與 PZ-KU5P核心板開(kāi)發(fā)板用戶手冊(cè)

    的Kintex UltraScale+開(kāi)發(fā)板采用核心板+底板結(jié)構(gòu),核心板提供KU3P/KU5P兩種型號(hào),配備2GB DDR4、256Mb QSPI Flash等資源,通過(guò)240P高速連
    的頭像 發(fā)表于 09-26 10:46 ?562次閱讀
    <b class='flag-5'>fpga</b><b class='flag-5'>開(kāi)發(fā)板</b> <b class='flag-5'>璞</b><b class='flag-5'>致</b> Kintex <b class='flag-5'>UltraScale</b> Plus <b class='flag-5'>PZ</b>-KU3P 與 <b class='flag-5'>PZ</b>-KU5P<b class='flag-5'>核心板</b>與<b class='flag-5'>開(kāi)發(fā)板</b>用戶手冊(cè)

    FPGA開(kāi)發(fā)板 Kintex-7 系列核心板PZ-K7325T/PZ-K7410T 使用說(shuō)明 XILINX核心板簡(jiǎn)介

    PZ-K7325T/PZ-K7410T核心板采用Xilinx Kintex-7系列FPGA為主控制器,提供326080/406720個(gè)邏輯單元、2GB DDR3L內(nèi)存和32MB QSP
    的頭像 發(fā)表于 09-22 11:49 ?478次閱讀
    <b class='flag-5'>FPGA</b><b class='flag-5'>開(kāi)發(fā)板</b>—<b class='flag-5'>璞</b><b class='flag-5'>致</b> Kintex-7 系列<b class='flag-5'>核心板</b><b class='flag-5'>PZ</b>-K7325T/<b class='flag-5'>PZ</b>-K7410T 使用說(shuō)明 XILINX<b class='flag-5'>核心板</b><b class='flag-5'>簡(jiǎn)介</b>

    fpga開(kāi)發(fā)板 ZYNQ 7000 系列之 PZ7035/PZ7045/PZ7100-FH 核心板開(kāi)發(fā)板用戶手冊(cè)

    本文介紹了Xilinx Zynq-7000系列可擴(kuò)展處理平臺(tái)及其開(kāi)發(fā)板應(yīng)用。Zynq-7000采用雙核ARM Cortex-A9處理器與28nm F
    的頭像 發(fā)表于 09-15 15:54 ?5763次閱讀
    <b class='flag-5'>fpga</b><b class='flag-5'>開(kāi)發(fā)板</b> <b class='flag-5'>璞</b><b class='flag-5'>致</b><b class='flag-5'>ZYNQ</b> 7000 系列之 <b class='flag-5'>PZ</b>7035/<b class='flag-5'>PZ</b>7045/<b class='flag-5'>PZ</b>7100-FH <b class='flag-5'>核心板</b>與<b class='flag-5'>開(kāi)發(fā)板</b>用戶手冊(cè)

    光纖圖像處理卡設(shè)計(jì)原理圖:520-基于ZU15EG 適配AWR2243的雷達(dá)驗(yàn)證底板 XCZU15EG架構(gòu)高速信號(hào)處理

    高速信號(hào)處理, FPGA光纖, 光纖圖像處理, XCZU15EG架構(gòu)
    的頭像 發(fā)表于 08-28 10:39 ?393次閱讀
    光纖圖像處理卡設(shè)計(jì)原理圖:520-基于<b class='flag-5'>ZU15EG</b> 適配AWR2243的雷達(dá)驗(yàn)證底板 XCZU<b class='flag-5'>15EG</b>架構(gòu)高速信號(hào)處理<b class='flag-5'>板</b>

    PZ7020-StarLite 入門(mén)級(jí)開(kāi)發(fā)板】——FPGA 開(kāi)發(fā)的理想起點(diǎn),入門(mén)與工業(yè)場(chǎng)景的雙重優(yōu)選

    對(duì)于初入 FPGA 與嵌入式系統(tǒng)開(kāi)發(fā)領(lǐng)域的工程師而言,一款兼具專(zhuān)業(yè)性與易用性的入門(mén)級(jí)開(kāi)發(fā)板是快速建立技術(shù)認(rèn)知、提升實(shí)踐能力的關(guān)鍵工具。致電子科技(上海)有限公司深耕 SDR 及 AR
    的頭像 發(fā)表于 08-08 14:53 ?765次閱讀
    【<b class='flag-5'>PZ</b>7020-StarLite 入門(mén)級(jí)<b class='flag-5'>開(kāi)發(fā)板</b>】——<b class='flag-5'>FPGA</b> <b class='flag-5'>開(kāi)發(fā)</b>的理想起點(diǎn),入門(mén)與工業(yè)場(chǎng)景的雙重優(yōu)選

    致電子 UltraScale+ RFSoC 架構(gòu)下的軟件無(wú)線電旗艦開(kāi)發(fā)平臺(tái)

    致電子 PZ-ZU49DR-KFB 開(kāi)發(fā)板基于 Xilinx ZYNQ UltraScale+ RFSoC XCZU49DR 主控制器,以
    的頭像 發(fā)表于 08-06 10:08 ?848次閱讀
    <b class='flag-5'>璞</b>致電子 <b class='flag-5'>UltraScale+</b> RFSoC 架構(gòu)下的軟件無(wú)線電旗艦<b class='flag-5'>開(kāi)發(fā)</b>平臺(tái)

    PZ/PZ-ZU19EG-KFB】—ZYNQ UltraScale + 賦能異構(gòu)計(jì)算與高性能嵌入式系統(tǒng)開(kāi)發(fā)

    致電子推出的PZ-ZU19EG-KFB開(kāi)發(fā)板采用Xilinx ZYNQ UltraScale+ XCZU19
    的頭像 發(fā)表于 07-24 09:34 ?910次閱讀
    <b class='flag-5'>PZ</b>/<b class='flag-5'>璞</b><b class='flag-5'>致</b>【<b class='flag-5'>PZ-ZU19EG</b>-KFB】—<b class='flag-5'>ZYNQ</b> <b class='flag-5'>UltraScale</b> + 賦能異構(gòu)計(jì)算與高性能嵌入式系統(tǒng)<b class='flag-5'>開(kāi)發(fā)</b>

    PZSDR/PZ-ZU47DR-KFB】——RFSoC 架構(gòu)下的超寬帶軟件無(wú)線電開(kāi)發(fā)平臺(tái)標(biāo)桿

    致電子科技推出PZ-ZU47DR-KFB開(kāi)發(fā)板,基于Xilinx ZYNQ UltraScale+ RFSoC XCZU47DR芯片,集成
    的頭像 發(fā)表于 07-23 09:28 ?744次閱讀
    PZSDR/<b class='flag-5'>璞</b><b class='flag-5'>致</b>【<b class='flag-5'>PZ-ZU</b>47DR-KFB】——RFSoC 架構(gòu)下的超寬帶軟件無(wú)線電<b class='flag-5'>開(kāi)發(fā)</b>平臺(tái)標(biāo)桿

    PZ-ZU15EG-KFB】——ZYNQ UltraScale + 異構(gòu)架構(gòu)下的智能邊緣計(jì)算標(biāo)桿

    致電子推出PZ-ZU15EG-KFB異構(gòu)計(jì)算開(kāi)發(fā)板,搭載Xilinx ZYNQ UltraScale+ XCZU
    的頭像 發(fā)表于 07-22 09:47 ?668次閱讀
    【<b class='flag-5'>PZ-ZU15EG</b>-KFB】——<b class='flag-5'>ZYNQ</b> <b class='flag-5'>UltraScale</b> + 異構(gòu)架構(gòu)下的智能邊緣計(jì)算標(biāo)桿

    正點(diǎn)原子AU15開(kāi)發(fā)板資料發(fā)布!板載40G QSFP、PCIe3.0x8和FMC LPC等接口,性能強(qiáng)悍!

    正點(diǎn)原子AU15開(kāi)發(fā)板資料發(fā)布!板載40G QSFP、PCIe3.0x8和FMC LPC等接口,性能強(qiáng)悍! 正點(diǎn)原子AU15開(kāi)發(fā)板搭載Xilinx Artix
    發(fā)表于 05-30 17:04

    正點(diǎn)原子Z15I ZYNQ 開(kāi)發(fā)板資料發(fā)布!板載PCIe2.0、SPFx2、MIPI CSI等接口,資料豐富!

    正點(diǎn)原子Z15I ZYNQ 開(kāi)發(fā)板資料發(fā)布!板載PCIe2.0、SPFx2、MIPI CSI等接口,資料豐富! 正點(diǎn)原子Z15I ZYNQ
    發(fā)表于 05-30 16:59

    Zynq UltraScale+ MPSoC數(shù)據(jù)手冊(cè)

    電子發(fā)燒友網(wǎng)站提供《Zynq UltraScale+ MPSoC數(shù)據(jù)手冊(cè).pdf》資料免費(fèi)下載
    發(fā)表于 12-30 14:37 ?3次下載

    高速圖像處理卡設(shè)計(jì)原理圖:527-基于3U VPX XCZU15EG+TMS320C6678的信號(hào)處理

    C6678信號(hào)處理 , FPGA 信號(hào)處理 , FPGA開(kāi)發(fā)平臺(tái) , XC7Z045板卡 , XCZU15EG板卡
    的頭像 發(fā)表于 12-25 09:51 ?1013次閱讀
    高速圖像處理卡設(shè)計(jì)原理圖:527-基于3U VPX XCZU<b class='flag-5'>15EG</b>+TMS320C6678的信號(hào)處理<b class='flag-5'>板</b>

    助力AIoT應(yīng)用:在米爾FPGA開(kāi)發(fā)板上實(shí)現(xiàn)Tiny YOLO V4

    MYC-CZU3EG/4EV/5EV-V2核心板開(kāi)發(fā)板 在MYIR 的 ZU3EG 開(kāi)發(fā)平臺(tái)上提供了一種高效的解決方案。利用
    發(fā)表于 12-06 17:18

    高速數(shù)據(jù)計(jì)算卡設(shè)計(jì)原理圖:512-基于ZU19EG的4路100G 8路40G的光纖匯流計(jì)算卡

    ZU19EG板卡 , ZU19EG處理 , ZU19EG開(kāi)發(fā)板 , 光纖匯流計(jì)算卡 , ZU19EG
    的頭像 發(fā)表于 12-04 09:43 ?989次閱讀
    高速數(shù)據(jù)計(jì)算卡設(shè)計(jì)原理圖:512-基于<b class='flag-5'>ZU19EG</b>的4路100G 8路40G的光纖匯流計(jì)算卡