16位DAC81401和12位DAC61401(DACx1401)器件是引腳兼容的單通道、緩沖、高壓輸出數(shù)模轉(zhuǎn)換器(DAC)系列,集成了2.5V內(nèi)部基準(zhǔn)電壓源。這些器件指定為單調(diào),并提供小于1LSB(最大值)的卓越線性度。
DACx1401 提供 ±20V、±10V、±5V 的雙極性輸出電壓,以及 40V、10V 和 5V 的滿量程單極性輸出電壓。DAC 輸出范圍是可編程的。
*附件:dac61401.pdf
DACx1401 集成了一個上電復(fù)位 (POR) 電路,可為 DAC 輸出供電,并使器件保持掉電模式,直到輸出使能。
與器件的通信通過與行業(yè)標(biāo)準(zhǔn)微處理器和支持 1.7V 至 5.5V作的微控制器兼容的高速 4 線串行接口完成。
DACx1401 的工作溫度范圍為 –55°C 至 +125°C,采用小型 16 引腳 QFN 和 20 引腳 TSSOP 封裝。
特性
- 卓越性能:1LSB INL/DNL(最大)
- 超低毛刺能量:1nV-s
- 寬電源:
- 單極模式:+4.5V 至 +41.5V
- 雙極性模式:±4.5V 至 ±21.5V
- 14 個用戶可編程輸出范圍
- ±5V、±10V、±20V
- 0V 至 5V、0V 至 10V、0V 至 20V、0V 至 40V
- 20% 超量程(±20V 和 0V 至 40V 除外)
- 集成 10ppm/°C、2.5V 精密基準(zhǔn)電壓源
- 可靠性特點(diǎn):
- 循環(huán)冗余校驗(yàn) (CRC)
- 故障引腳
- 50MHz、4線SPI兼容接口
- 回讀
- 菊花鏈
- 溫度范圍:–55°C 至 +125°C
- 包:
- 20 引腳 TSSOP (PW)
- 16引腳WQFN(RTE)
參數(shù)
方框圖
一、產(chǎn)品概述
DAC61401(12 位)與 DAC81401(16 位)是德州儀器推出的單通道高壓輸出數(shù)模轉(zhuǎn)換器(DAC) 系列,核心優(yōu)勢在于高精度(INL/DNL 最大 1LSB)、寬輸出范圍(單極性 040V / 雙極性 ±20V)及集成精密基準(zhǔn)源,專為半導(dǎo)體測試、工業(yè)控制、實(shí)驗(yàn)室儀器等高壓高精度場景設(shè)計(jì)。通過可編程增益輸出緩沖、SPI 接口及故障檢測功能,在簡化系統(tǒng)設(shè)計(jì)的同時,確保全溫域(-55125°C)下的穩(wěn)定性與可靠性。
二、核心特性
(一)高精度與高壓輸出
- 分辨率與線性度 :DAC61401 為 12 位,DAC81401 為 16 位,兩者均保證單調(diào)特性,積分非線性(INL)與微分非線性(DNL)最大 1LSB,全溫域總未調(diào)整誤差(TUE)最大 0.05% FSR,滿足精密測量需求;
- 輸出范圍 :支持 14 種用戶可編程輸出范圍,覆蓋單極性(0
5V/10V/20V/40V,部分范圍支持 20% 超量程,如 05V 可擴(kuò)展至 0~6V)與雙極性(±5V/±10V/±20V),適配不同高壓驅(qū)動場景; - 動態(tài)性能 :超低毛刺能量(1nV?s),5V 量程下建立時間 7μs(±2LSB),40V 量程下 22μs(±2LSB),壓擺率最高 4V/μs(非 40V 量程),確保高速響應(yīng)。
(二)低功耗與靈活供電
- 功耗優(yōu)化 :正常模式下模擬供電電流(IAVDD)最大 1.6mA,數(shù)字供電電流(IVDD)最大 2.5mA,全局掉電模式功耗僅 10μA,支持分模塊掉電(如關(guān)閉內(nèi)部基準(zhǔn)、DAC 輸出)進(jìn)一步降低功耗;
- 供電配置 :需四電源供電,模擬正電源(AVDD)4.5
41.5V、模擬負(fù)電源(AVSS)-21.50V(雙極性模式需負(fù)電源)、數(shù)字核心電源(VDD)4.55.5V、接口電源(IOVDD)1.75.5V,電源序列無強(qiáng)制要求,簡化系統(tǒng)供電設(shè)計(jì)。
(三)集成精密基準(zhǔn)與故障防護(hù)
- 內(nèi)部基準(zhǔn) :集成 2.5V 精密基準(zhǔn)源,溫度漂移最大 10ppm/°C,輸出噪聲(0.1~10Hz)典型值 30μVpp,支持外部基準(zhǔn)輸入(VREFIO 引腳),適配更高精度需求場景;
- 故障檢測 :具備循環(huán)冗余校驗(yàn)(CRC)、溫度告警(結(jié)溫超 140°C 觸發(fā))、DAC 忙狀態(tài)指示功能,F(xiàn)AULT 引腳(開漏輸出)可配置為故障告警輸出,支持 CRC 錯誤、溫度超限、DAC 忙等多觸發(fā)源;
- 可靠性設(shè)計(jì) :輸出短路保護(hù)(短路電流限制 40mA),ESD 防護(hù)符合 HBM±1000V/CDM±500V 標(biāo)準(zhǔn),確保工業(yè)環(huán)境下的抗干擾能力。
(四)靈活的數(shù)字接口與控制
- SPI 接口 :支持 50MHz 高速 4 線 SPI(SCLK/SDIN/SDO/SYNC),兼容 1.7~5.5V 邏輯電平,支持寄存器讀寫、數(shù)據(jù)回讀及菊花鏈(Daisy-Chain)多器件級聯(lián),適配多通道同步控制;
- 配置功能 :通過寄存器可配置輸出范圍、基準(zhǔn)源(內(nèi)部 / 外部)、掉電模式、CRC 校驗(yàn)等,支持軟件復(fù)位與軟件清除(清零代碼 / 中量程代碼),適配動態(tài)系統(tǒng)調(diào)整需求。
三、器件信息與電氣規(guī)格
(一)型號差異與封裝
| 型號 | 分辨率 | 封裝類型 | 引腳數(shù) | 工作溫度 | 關(guān)鍵差異 |
|---|---|---|---|---|---|
| DAC61401 | 12 位 | 20 引腳 TSSOP(PW)、16 引腳 WQFN(RTE) | -55~125°C | 無超量程擴(kuò)展至 ±20V/0~40V,功耗較 16 位型號低約 15% | |
| DAC81401 | 16 位 | 20 引腳 TSSOP(PW)、16 引腳 WQFN(RTE) | -55~125°C | 支持全范圍超量程,更高分辨率,適合精密高壓控制 |
(二)熱學(xué)特性(典型值)
| 封裝類型 | 結(jié)到環(huán)境熱阻(RθJA) | 結(jié)到頂部外殼熱阻(RθJC (top)) | 結(jié)到板熱阻(RθJB) |
|---|---|---|---|
| 20 引腳 TSSOP(PW) | 36.0°C/W | 21.7°C/W | 17.9°C/W |
| 16 引腳 WQFN(RTE) | 19.0°C/W | 30.2°C/W | 18.9°C/W |
(三)核心電氣參數(shù)(TA=-40~125°C,AVDD=15V,AVSS=-15V,VREF=2.5V)
| 參數(shù) | DAC61401(12 位) | DAC81401(16 位) | 測試條件 |
|---|---|---|---|
| INL(最大) | 1LSB | 1LSB | 全量程,-40~125°C |
| DNL(最大) | 1LSB | 1LSB | 全量程,-40~125°C |
| 增益誤差(最大) | ±0.075%FSR | ±0.075%FSR | 外部基準(zhǔn),25°C |
| 增益溫度漂移 | ±3ppm/°C | ±3ppm/°C | 外部基準(zhǔn) |
| 輸出噪聲(0.1~10Hz) | 30μVpp | 25μVpp | 10V 量程,內(nèi)部基準(zhǔn) |
| 輸出電流能力 | ±10mA(AVDD≤5.5V) | ±10mA(AVDD≤5.5V) | 負(fù)載電流范圍,保證線性 |
| 電源抑制比(PSRR-AC) | 75dB | 75dB | 60Hz,±10V 輸出 |
四、功能模塊詳解
(一)模擬輸出與基準(zhǔn)模塊
- R-2R 梯形 DAC 架構(gòu)
- 采用分段式 R-2R 梯形網(wǎng)絡(luò),配合專用基準(zhǔn)緩沖器,確保輸入阻抗恒定(參考引腳 VREFIO 阻抗典型值 50kΩ),通過生產(chǎn)校準(zhǔn)實(shí)現(xiàn)低非線性;
- 輸出緩沖放大器支持軌到軌輸出,單極性模式下輸出阻抗 0.05Ω,雙極性模式下 0.05Ω,負(fù)載調(diào)整率 50μV/mA,保證大負(fù)載下的電壓穩(wěn)定性。
- 基準(zhǔn)源配置
- 內(nèi)部基準(zhǔn) :默認(rèn)掉電狀態(tài),需通過 GENCONFIG 寄存器(0x04)啟用,輸出 2.5V(±0.1% 精度),支持 5mA 負(fù)載電流,VREFIO 引腳需并聯(lián) 150nF 濾波電容;
- 外部基準(zhǔn) :需將內(nèi)部基準(zhǔn)掉電,外部 2.5V 基準(zhǔn)接入 VREFIO 引腳,推薦使用高精度基準(zhǔn)源(如 REF5025),此時增益誤差溫度漂移降至 - 35ppm/°C,提升長期穩(wěn)定性。
- 高壓輸出與保護(hù)
- 輸出級支持 ±15mA 驅(qū)動電流(AVDD>5.5V 時),具備 1.5V 電源裕量(輸出離電源軌 1.5V 內(nèi)仍保證線性);
- 短路保護(hù):輸出短路至 AVSS/AVDD 時,電流限制 40mA(AVDD>5.5V),避免器件損壞,短路狀態(tài)下結(jié)溫可能超上限,需避免長期短路。
(二)數(shù)字信號處理與控制
- 可編程增益輸出
- 輸出增益隨量程自動配置,如 0~5V 量程增益 2.0、±5V 量程增益 4.0、40V 量程增益 16.0,輸出電壓計(jì)算公式如下:
- 單極性:VOUT ? =2NCODE?**×VREFIO ? ×GAIN**(CODE 為十進(jìn)制輸入代碼,N 為分辨率)
- 雙極性:VOUT ? =(2N2**×CODE?**? 1 )×VREFIO?**×GAIN**
- 支持負(fù)載電壓 sensing(VSENSEP 引腳),通過反饋補(bǔ)償 PCB 線路壓降,確保負(fù)載端電壓精度。
- 輸出增益隨量程自動配置,如 0~5V 量程增益 2.0、±5V 量程增益 4.0、40V 量程增益 16.0,輸出電壓計(jì)算公式如下:
- 故障檢測與告警
- 溫度告警 :結(jié)溫超 140°C 時觸發(fā)熱關(guān)斷,TEMP-ALM bit 置 1,DAC 輸出進(jìn)入掉電模式,需通過 ALM-RESET bit 清除告警;
- CRC 校驗(yàn) :啟用后 SPI 幀擴(kuò)展為 32 位(含 8 位 CRC-8 校驗(yàn)),CRC 錯誤時 CRC-ALM bit 置 1,F(xiàn)AULT 引腳可配置為低電平告警;
- DAC 忙指示 :DAC 更新期間 DAC-BUSY bit 置 1,F(xiàn)AULT 引腳可配置為忙狀態(tài)指示,避免連續(xù)更新導(dǎo)致數(shù)據(jù)錯誤。
- 掉電模式
- 支持全局掉電(DEV-PWDWN)與 DAC 單獨(dú)掉電(DAC-PWDWN),掉電時 DAC 輸出通過 10kΩ 電阻接地,寄存器數(shù)據(jù)保持,恢復(fù)后輸出恢復(fù)至掉電前值;
- 掉電電流:AVDD/AVSS 掉電電流最大 10μA,VDD/IOVDD 掉電電流最大 10μA,適合低功耗待機(jī)場景。
(三)SPI 接口與寄存器控制
- 多接口模式
- 標(biāo)準(zhǔn) SPI :24 位幀(1 位 R/W+1 位保留 + 6 位地址 + 16 位數(shù)據(jù)),支持讀寫寄存器,SCLK 最高 50MHz(IOVDD=2.7~5.5V 時);
- 菊花鏈模式 :多器件通過 SDO 級聯(lián),需滿足 24×N 個 SCLK 周期(N 為器件數(shù)),SYNC 高電平時數(shù)據(jù)鎖存至各器件;
- CRC 模式 :32 位幀(1 位 R/W+1 位 CRC-ERROR+6 位地址 + 16 位數(shù)據(jù) + 8 位 CRC),用于噪聲環(huán)境下確保通信完整性。
- 關(guān)鍵寄存器 | 地址(十六進(jìn)制)| 寄存器名稱 | 功能描述 ||----|----|----||0x02|STATUS | 狀態(tài)寄存器,顯示 CRC 告警、DAC 忙、溫度告警狀態(tài) ||0x03|SPICONFIG|SPI 配置,控制故障引腳觸發(fā)源、掉電模式、CRC 使能 ||0x04|GENCONFIG | 通用配置,控制內(nèi)部基準(zhǔn)掉電 / 使能 ||0x0A|DACRANGE | 輸出量程配置,4 位字段選擇 14 種輸出范圍 ||0x0E|TRIGGER | 觸發(fā)寄存器,支持軟件復(fù)位、軟件清除、告警清除 ||0x10|DAC|DAC 數(shù)據(jù)寄存器,存儲 16 位輸入代碼(12 位型號高 4 位無效)|
五、典型應(yīng)用場景
(一)半導(dǎo)體測試與 ATE 設(shè)備
- 應(yīng)用架構(gòu) :DAC81401 通過 SPI 接收 FPGA 配置指令,輸出 0
40V 高壓信號,經(jīng)外部運(yùn)算放大器(如 OPA593)增益擴(kuò)展至 080V,驅(qū)動半導(dǎo)體測試探針;VSENSEP 引腳反饋負(fù)載電壓,補(bǔ)償線路壓降;CRC 校驗(yàn)確保配置指令無誤,溫度告警防止器件過熱; - 關(guān)鍵配置 :啟用內(nèi)部基準(zhǔn)(2.5V),配置 DAC 量程為 0
20V,外部放大器增益 4 倍,實(shí)現(xiàn) 080V 輸出;FAULT 引腳配置為溫度告警與 CRC 錯誤觸發(fā),確保測試過程穩(wěn)定; - 性能優(yōu)化 :CCOMP 引腳并聯(lián) 470pF 電容,支持 1μF 負(fù)載電容,建立時間 1.2ms(±2LSB),滿足測試設(shè)備的高壓快速切換需求。
(二)工業(yè) PLC 模擬輸出模塊
- 應(yīng)用架構(gòu) :DAC61401 接收 PLC 主機(jī)指令,輸出 4
20mA 對應(yīng)電壓信號(如 010V),經(jīng)電壓 - 電流轉(zhuǎn)換器(OPA333+NPN 三極管)轉(zhuǎn)換為 4~20mA 電流信號,驅(qū)動遠(yuǎn)程執(zhí)行器;SPI 接口支持菊花鏈,實(shí)現(xiàn)多通道同步輸出; - 關(guān)鍵配置 :選擇雙極性 ±10V 量程,軟件清除功能確保上電時輸出中量程(0V),避免執(zhí)行器誤動作;掉電模式用于待機(jī)節(jié)能,恢復(fù)后快速輸出目標(biāo)值;
- 可靠性設(shè)計(jì) :FAULT 引腳外接上拉電阻,監(jiān)測 DAC 忙狀態(tài),避免主機(jī)連續(xù)發(fā)送更新指令;TVS 管(36V 雙向)并聯(lián)于 VOUT 引腳,防護(hù) ESD 與電壓瞬變。
-
dac
+關(guān)注
關(guān)注
44文章
2480瀏覽量
195986 -
輸出電壓
+關(guān)注
關(guān)注
2文章
2017瀏覽量
40386 -
引腳
+關(guān)注
關(guān)注
16文章
2003瀏覽量
54757 -
數(shù)模轉(zhuǎn)換器
+關(guān)注
關(guān)注
14文章
1131瀏覽量
84949 -
基準(zhǔn)電壓源
+關(guān)注
關(guān)注
1文章
318瀏覽量
22113
發(fā)布評論請先 登錄
靜態(tài)DAC技術(shù)規(guī)格是什么?
基于FPGA和DAC設(shè)計(jì)的dds發(fā)生器
DSP教程---ADC和DAC
基于dac0832的波形發(fā)生器設(shè)計(jì)與實(shí)現(xiàn)
DAC1230與單片機(jī)Atmega128的接口技術(shù)
DAC60516 ADC 產(chǎn)品文檔總結(jié)
DAC39RFS10-SEP產(chǎn)品技術(shù)文檔總結(jié)
DAC43901-Q1/DAC43902-Q1 技術(shù)文檔總結(jié)
DAC39RF10技術(shù)文檔總結(jié)
DAC39RF10EF/DAC39RFS10EF 技術(shù)文檔總結(jié)
DAC43902-Q1技術(shù)文檔總結(jié)

DAC61401技術(shù)文檔總結(jié)
評論