探索LMK04000系列:高精度時(shí)鐘調(diào)節(jié)器的性能與應(yīng)用
在電子系統(tǒng)設(shè)計(jì)中,時(shí)鐘信號(hào)的穩(wěn)定性和低抖動(dòng)性能至關(guān)重要,尤其是在對(duì)時(shí)鐘精度要求極高的應(yīng)用場(chǎng)景,如數(shù)據(jù)轉(zhuǎn)換、無(wú)線通信和測(cè)試測(cè)量等領(lǐng)域。德州儀器(TI)的LMK04000系列低噪聲時(shí)鐘抖動(dòng)清理器,憑借其獨(dú)特的級(jí)聯(lián)PLL架構(gòu)和出色的電氣性能,成為了眾多工程師的首選。
文件下載:lmk04011.pdf
產(chǎn)品特性亮點(diǎn)
級(jí)聯(lián)PLLatinum? 架構(gòu)
LMK04000系列采用了級(jí)聯(lián)PLLatinum?架構(gòu),由兩個(gè)高性能鎖相環(huán)(PLL)組成。PLL1的鑒相器速率高達(dá)40 MHz,集成了低噪聲晶體振蕩器電路,還具備雙冗余輸入?yún)⒖紩r(shí)鐘和信號(hào)丟失(LOS)檢測(cè)功能。PLL2的歸一化[1 Hz]PLL噪聲底至 - 224 dBc/Hz,鑒相器速率可達(dá)100 MHz,配備輸入倍頻器和集成低噪聲VCO。這種架構(gòu)設(shè)計(jì)使得該系列產(chǎn)品在不同輸出頻率和相位噪聲偏移頻率下都能實(shí)現(xiàn)超低抖動(dòng)性能。例如,在12 kHz - 20 MHz帶寬內(nèi),RMS抖動(dòng)低至150 fs;在100 Hz - 20 MHz帶寬內(nèi),RMS抖動(dòng)為200 fs。
豐富的輸出類型與高時(shí)鐘速率支持
提供LVPECL/2VPECL、LVDS和LVCMOS等多種輸出類型,可滿足不同系統(tǒng)的接口需求。支持高達(dá)1080 MHz的時(shí)鐘速率,并且在電源啟動(dòng)時(shí)提供默認(rèn)時(shí)鐘輸出(CLKout2),方便系統(tǒng)初始化。此外,該系列還具備五個(gè)專用通道分頻器和延遲模塊,可靈活調(diào)整時(shí)鐘輸出的頻率和相位。
工業(yè)級(jí)設(shè)計(jì)與兼容性
工作溫度范圍為 -40°C至85°C,適用于工業(yè)環(huán)境。采用3.15 V至3.45 V電源供電,提供48引腳WQFN封裝(7.0 x 7.0 x 0.8 mm),引腳兼容的系列設(shè)計(jì)便于工程師進(jìn)行產(chǎn)品升級(jí)和替換。
電氣性能剖析
電源與電流特性
絕對(duì)最大額定值方面,電源電壓范圍為 -0.3 V至3.6 V,輸入電壓范圍為 -0.3 V至(VCC + 0.3)V,存儲(chǔ)溫度范圍為 -65°C至150°C,焊接溫度(4秒)最高為 +260°C。在推薦工作條件下,環(huán)境溫度范圍為 -40°C至85°C,電源電壓為3.15 V至3.45 V。電流消耗方面,不同型號(hào)和工作模式下有所差異。例如,在所有時(shí)鐘啟用、所有延遲旁路且Fout禁用的情況下,LMK04000、LMK04001和LMK04002的典型電流消耗為380 mA,最大值為435 mA。
輸入時(shí)鐘規(guī)格
CLKin0/0和CLKin1/1輸入時(shí)鐘的頻率范圍在手動(dòng)選擇模式下為0.001 MHz至400 MHz,自動(dòng)切換模式下為1 MHz至400 MHz。為滿足數(shù)據(jù)手冊(cè)中列出的抖動(dòng)性能,建議所有輸入時(shí)鐘的最小擺率為0.5 V/ns,尤其是單端時(shí)鐘。盡管差分時(shí)鐘(LVDS、LVPECL)在較低擺率下對(duì)相位噪聲性能的下降不太敏感,但為了實(shí)現(xiàn)最佳相位噪聲性能,仍建議使用盡可能高的擺率。
PLL與VCO特性
PLL1的鑒相器頻率最高可達(dá)40 MHz,電荷泵源電流和吸收電流可通過(guò)PLL1_CP_GAIN寄存器進(jìn)行編程。PLL2的參考輸入頻率(OSCin)在EN_PLL2_REF2X = 0時(shí)最大為250 MHz,在EN_PLL2_REF2X = 1時(shí)最大為50 MHz。內(nèi)部VCO的調(diào)諧范圍因型號(hào)而異,例如LMK040x0的調(diào)諧范圍為1185 MHz至1296 MHz。VCO的輸出功率在不同型號(hào)和頻率下有所不同,如LMK040x0在25°C單端輸出時(shí)為3 dBm。
系統(tǒng)架構(gòu)與功能特點(diǎn)
級(jí)聯(lián)PLL架構(gòu)優(yōu)勢(shì)
級(jí)聯(lián)PLL架構(gòu)的選擇旨在提供最寬泛的輸出頻率和相位噪聲偏移頻率范圍內(nèi)的最低抖動(dòng)性能。PLL1與外部參考時(shí)鐘和外部VCXO配合使用,為PLL2提供頻率準(zhǔn)確、低相位噪聲的參考時(shí)鐘。PLL1通常使用較窄的環(huán)路帶寬(10 Hz至200 Hz),以保留參考時(shí)鐘輸入信號(hào)的頻率精度,同時(shí)抑制參考時(shí)鐘可能在傳輸路徑中積累的高頻偏移相位噪聲。而PLL2可以使用更寬的環(huán)路帶寬(50 kHz至200 kHz),充分利用內(nèi)部VCO在高頻偏移下的優(yōu)異相位噪聲性能和參考VCXO在低頻偏移下的良好相位噪聲性能,從而實(shí)現(xiàn)整體最佳的相位噪聲和抖動(dòng)性能。
冗余參考輸入與信號(hào)丟失檢測(cè)
LMK040xx具有兩個(gè)與LVDS/LVPECL/LVCMOS兼容的PLL1參考時(shí)鐘輸入(CLKin0和CLKin1),用戶可以固定選擇其中一個(gè)輸入,也可以配置為自動(dòng)切換模式。當(dāng)選擇自動(dòng)切換模式時(shí),CLKinX_LOS(信號(hào)丟失)輸出會(huì)指示所選參考時(shí)鐘輸入的狀態(tài)。這些輸出可以配置為CMOS(信號(hào)丟失時(shí)為高電平)、NMOS開(kāi)漏或PMOS開(kāi)漏。
時(shí)鐘分配與控制
時(shí)鐘分配模塊至少提供五個(gè)輸出,輸出類型包括LVPECL、2VPECL、LVDS和LVCMOS,具體組合取決于產(chǎn)品型號(hào)。每個(gè)時(shí)鐘分配通道都包含一個(gè)通道分頻器和延遲調(diào)整模塊。通道分頻器的分頻值范圍為2至510,步長(zhǎng)為2,“旁路”模式相當(dāng)于分頻比為1。時(shí)鐘輸出延遲寄存器(CLKoutX_DLY)支持標(biāo)稱150 ps的步長(zhǎng),總延遲范圍為0至2250 ps。此外,SYNC*輸入可用于同步有效時(shí)鐘輸出,Global Output Enable(GOE)引腳可全局控制時(shí)鐘輸出的啟用或禁用,Lock Detect(LD)信號(hào)可監(jiān)測(cè)PLL的鎖定狀態(tài)。
編程與配置要點(diǎn)
寄存器編程
LMK040xx設(shè)備使用多個(gè)32位寄存器進(jìn)行編程,每個(gè)寄存器由4位地址字段和28位數(shù)據(jù)字段組成。編程時(shí),數(shù)據(jù)按MSB先入(位31)、LSB后入(位0)的順序通過(guò)CLK信號(hào)的上升沿時(shí)鐘輸入,最后通過(guò)LE信號(hào)的低 - 高 - 低切換將內(nèi)容鎖存到所選地址寄存器中。為確保設(shè)備正常工作,必須對(duì)R0 - R4、R7和R8 - R15寄存器進(jìn)行編程。
推薦編程順序
推薦的編程順序是先對(duì)R7寄存器進(jìn)行編程,將復(fù)位位(Reg. 7, bit 4)設(shè)置為1,以確保設(shè)備處于默認(rèn)狀態(tài)。如果再次編程R7寄存器,應(yīng)將復(fù)位位清零。然后依次對(duì)其他寄存器進(jìn)行編程,最后編程R15寄存器。這樣的編程順序有助于確保設(shè)備的配置和初始化過(guò)程順利進(jìn)行。
應(yīng)用設(shè)計(jì)考量
系統(tǒng)級(jí)連接與布局
在典型的時(shí)鐘應(yīng)用中,LMK040xx的連接需要注意參考時(shí)鐘輸入、VCXO連接、環(huán)路濾波器設(shè)計(jì)和時(shí)鐘輸出的終端匹配等方面。例如,PLL1和PLL2都需要專用的環(huán)路濾波器,PLL1的環(huán)路濾波器應(yīng)設(shè)計(jì)為使總閉環(huán)帶寬在10 Hz至200 Hz范圍內(nèi),以抑制系統(tǒng)或輸入時(shí)鐘的噪聲;PLL2的環(huán)路濾波器帶寬應(yīng)設(shè)計(jì)為在50 kHz至200 kHz范圍內(nèi),以充分利用內(nèi)部VCO的低帶內(nèi)相位噪聲和高偏移相位噪聲性能。同時(shí),時(shí)鐘輸出的終端匹配對(duì)于確保信號(hào)質(zhì)量和減少反射至關(guān)重要,不同的輸出類型(LVDS、LVPECL、LVCMOS)需要采用不同的終端匹配方法。
電源管理與熱管理
電源管理方面,建議將時(shí)鐘輸出的電源引腳連接到專用電源平面,將其他電源引腳連接到第二個(gè)電源平面,以提高噪聲免疫力。熱管理也不容忽視,由于LMK04000系列設(shè)備的功耗可能較高,為確??煽啃院托阅埽瑧?yīng)將芯片溫度限制在最高125°C以內(nèi)??梢酝ㄟ^(guò)在PCB上設(shè)計(jì)合理的散熱路徑和使用散熱片等方式來(lái)降低芯片溫度。
晶體振蕩器實(shí)現(xiàn)
該系列支持使用外部晶體實(shí)現(xiàn)振蕩器功能。在設(shè)計(jì)時(shí),需要注意晶體的負(fù)載電容、等效串聯(lián)電阻(ESR)和驅(qū)動(dòng)電平等參數(shù)。例如,負(fù)載電容應(yīng)根據(jù)晶體的規(guī)格和電路布局進(jìn)行精確計(jì)算,以確保振蕩器的穩(wěn)定工作。通過(guò)合理選擇晶體和配置相關(guān)電路參數(shù),可以實(shí)現(xiàn)高性能的時(shí)鐘源。
總結(jié)與展望
LMK04000系列低噪聲時(shí)鐘抖動(dòng)清理器以其卓越的級(jí)聯(lián)PLL架構(gòu)、豐富的功能和出色的電氣性能,為電子系統(tǒng)設(shè)計(jì)提供了可靠的時(shí)鐘解決方案。在實(shí)際應(yīng)用中,工程師需要根據(jù)具體的應(yīng)用需求,合理配置設(shè)備的寄存器,優(yōu)化系統(tǒng)的連接和布局,注意電源管理和熱管理等方面的問(wèn)題,以充分發(fā)揮該系列產(chǎn)品的優(yōu)勢(shì)。隨著電子技術(shù)的不斷發(fā)展,對(duì)時(shí)鐘精度和穩(wěn)定性的要求將越來(lái)越高,相信LMK04000系列將在更多的領(lǐng)域得到廣泛應(yīng)用,并不斷推動(dòng)時(shí)鐘技術(shù)的進(jìn)步。你在使用LMK04000系列產(chǎn)品的過(guò)程中遇到過(guò)哪些有趣的挑戰(zhàn)或獨(dú)特的應(yīng)用場(chǎng)景呢?歡迎在評(píng)論區(qū)分享你的經(jīng)驗(yàn)和見(jiàn)解。
發(fā)布評(píng)論請(qǐng)先 登錄
LMK04000系列低噪聲時(shí)鐘抖動(dòng)消除器數(shù)據(jù)表
LMK04001 低噪聲抖動(dòng)清除器技術(shù)手冊(cè)
?LMK04000系列低噪聲時(shí)鐘抖動(dòng)清除器技術(shù)文檔總結(jié)
LMK04000 精密時(shí)鐘調(diào)節(jié)器技術(shù)手冊(cè)
探索LMK04000系列:高精度時(shí)鐘調(diào)節(jié)器的性能與應(yīng)用
評(píng)論