FPGA是一種可編程的硅芯片,DSP是數(shù)字信號處理,當系統(tǒng)設(shè)計人員在項目的架構(gòu)設(shè)計階段就面臨到底采用FPGA還是DSP的重要問題。本文將首先分別介紹FPGA和DSP的特點,然后再從內(nèi)部資源、編程語言、功能多個角度解析兩者的不同。
2016-09-01 10:15:59
31062 ,生命周期縮短。實現(xiàn)功能強、性能指標高、抗干擾能力強、工作穩(wěn)定可靠、體積小、功耗低、結(jié)構(gòu)緊湊合理符合彈載要求的導引頭信號處理器已經(jīng)勢在必行。過去單一采用DSP處理器搭建信號處理器已經(jīng)不能滿足要求
2019-08-30 06:31:29
飛控計算機平臺尤為重要。傳統(tǒng)的單處理器核心飛控計算機難以在多通道異步數(shù)據(jù)收發(fā)的同時保證數(shù)據(jù)處理速度,難以滿足現(xiàn)代導彈的要求。本文提出了一種基于DSP+FPGA結(jié)構(gòu),對外接口為422的通用數(shù)字飛控計算機
2019-06-26 07:29:55
的聲學定位算法的硬件實現(xiàn)方案,該平臺采用FPGA和DSP為主要芯片,具有體積小、實時性強等特點。1 硬件總體設(shè)計方案1.1 硬件工作原理該數(shù)字信號處理硬件平臺應用于水下應答器的定位系統(tǒng)中,具有4路
2019-06-14 05:00:06
在高溫下具有更低功耗的優(yōu)勢。本文根據(jù)Actel公司的產(chǎn)品手冊及相關(guān)文件,設(shè)計了一種由DSP控制實現(xiàn)FPGA在線編程的方案,使Actel的FPGA能應用于需要在線升級的應用場合中,充分發(fā)揮其高溫高可靠性
2019-06-13 05:00:07
本系統(tǒng)采用基于FPGA與DSP協(xié)同工作進行視頻處理的方案,實現(xiàn)視頻采集、處理到傳輸?shù)恼麄€過程。實時視頻圖像處理中,低層的預處理算法處理的數(shù)據(jù)量大,對處理速度要求高,但算法相對比較簡單,適合于用
2019-07-01 07:38:06
對數(shù)據(jù)采集與處理系統(tǒng)提出了新的更高的要求,即高速度、高精度和高實時性。對數(shù)據(jù)采集與處理系統(tǒng)的設(shè)計,有以下3種方案可供選擇:(1)A/D+DSP方案在傳統(tǒng)的高速信號處理中,大多采用這種方案。將A/D、D
2019-07-05 06:41:27
摘要:為了實現(xiàn)對非相干雷達的接收相參處理,基于數(shù)字穩(wěn)定校正(DSU)的原理,采用ALTERA公司的StratixⅡ系列芯片和VHDL編程語言,設(shè)計了一種基于FPGA的DSU硬件實現(xiàn)方法。實驗結(jié)果表明
2019-06-28 08:27:33
摘要:UART作為RS232協(xié)議的控制接口得到了廣泛的應用,將UART的功能集成在FPGA芯片中,可使整個系統(tǒng)更為靈活、緊湊,減小整個電路的體積,提高系統(tǒng)的可靠性和穩(wěn)定性。提出了一種基于FPGA
2019-06-21 07:17:24
摘要:本文介紹了一種基于FPGA的光纖陀螺慣導系統(tǒng)溫控電路接口設(shè)計。主要說明了溫控電路整體結(jié)構(gòu),溫控電路工作流程,FPGA與外圍電路的通信接口和FPGA的邏輯設(shè)計等幾個方面。1 引言采用光纖陀螺的捷
2019-06-18 05:00:08
系統(tǒng)性能提升有限。本文根據(jù)軟件無線電的思想,提出一種全數(shù)字的短波解調(diào)器。使用高速模數(shù)轉(zhuǎn)換器直接射頻采樣,并將高速數(shù)據(jù)流送給FPGA完成下變頻、濾波、解調(diào)。此系統(tǒng)將模擬器件壓縮到最小,使得系統(tǒng)的抗干擾能力得到極大的提高,這也將系統(tǒng)的解調(diào)靈敏度提升到了一個新的高度。
2019-07-02 07:35:09
中,數(shù)字信號處理系統(tǒng)經(jīng)常要進行高速、高精度的FFF運算?,F(xiàn)場可編程邏輯陣列(FPGA)是一種可定制集成電路,具有面向數(shù)字信號處理算法的物理結(jié)構(gòu)。用FPGA實現(xiàn)FFT處理器具有硬件系統(tǒng)簡單、功耗低的優(yōu)點
2019-07-03 07:56:53
摘要:針對現(xiàn)有小型無人機導航系統(tǒng)的解算速度慢、多處理器核心臃腫可靠性差的缺點,實現(xiàn)了一種僅使用單一FPGA作為數(shù)據(jù)處理核心的小型高速導航解算系統(tǒng)。該系統(tǒng)對飛機運動方程組和導航方程組進行并行化分
2019-07-03 06:57:34
基于FFT算法的電力系統(tǒng)諧波檢測裝置,大多采用DSP芯片設(shè)計。DSP芯片是采用哈佛結(jié)構(gòu)設(shè)計的一種CPU,運算能力很強,速度很快;但是其順序 執(zhí)行的模式限制了其進行FFT運算的速度。而現(xiàn)場可編程
2019-06-21 06:25:23
?! ? 硬件方案選擇與設(shè)計 1.1 方案選擇 對于基于DSP平臺的USB接口設(shè)計,經(jīng)過綜合考慮了幾種方案之后決定,采用一個不帶MCU內(nèi)核的USB接口芯片PDIUSBD12(成本非常低,一
2019-06-19 05:00:08
的變化?! ≤浖o線電是指一種基于可編程的,具有一定靈活性的高速信號處理平臺。處理平臺上的設(shè)備都可以進行重新配置,將通用化、模塊化、標準化的算法單元用軟件方式實現(xiàn),根據(jù)系統(tǒng)的實際需要,在軟件中添加各種
2019-06-21 06:44:56
本帖最后由 lee_st 于 2017-11-22 08:28 編輯
摘 要: FFT 運算在OFDM 系統(tǒng)中起調(diào)制和解調(diào)的作用。針對OFDM 系統(tǒng)中FFT 運算的要求, 研究了一種易于
2017-11-21 15:55:13
反復編程使用。DSP、FPGA芯片雖成本略微高于ASIC芯片,但具有貨源暢通、可多次編程使用等優(yōu)點。在中小批量通信產(chǎn)品的設(shè)計生產(chǎn)中,用FPGA和DSP實現(xiàn)HDLC功能是一種值得采用的方法。HDLC的幀
2011-03-17 10:23:56
本文以星載測控系統(tǒng)為背景,提出了一種基于 Actel Flash FPGA的高可靠設(shè)計方案。采用不易發(fā)生單粒子翻轉(zhuǎn)的 flash FPGA芯片,結(jié)合 FPGA內(nèi)部的改進型三模冗余、分區(qū)設(shè)計和降級重構(gòu),實現(xiàn)了高實時、高可靠的系統(tǒng)。
2021-05-10 06:58:47
本文介紹了一種在DSP平臺下對多路交流信號采樣時采用的一種異步采樣方法。
2021-04-02 07:01:30
本帖最后由 eehome 于 2013-1-5 09:55 編輯
摘要:基于數(shù)字信號處理器(DSP)與現(xiàn)場可編程門陣列(FPGA),提出了一種適合光伏并網(wǎng)系統(tǒng)的新型控制方法,并設(shè)計了相應
2012-12-17 10:44:10
為了實現(xiàn)—是彈武器瞄準自動化,本文設(shè)計了基于DSP和FPGA的高速高精確度雙通道CCD圖像采集系統(tǒng),采用QUartuBn在AJtera的FPGA器件CYCLONEII上設(shè)計了CCD驅(qū)動時序電路,采用
2014-11-07 14:54:07
目前,通信干擾的手段以信號大功率壓制為主,本質(zhì)上屬于物理層能量干擾,存在效費比低,且容易暴露自身目標等缺點,而且隨著新的功率控制和信號處理技術(shù)的應用,通信大功率壓制干擾手段的應用遇到了瓶頸。大功率壓制干擾手段的局限性對研究一種新的小功率靈巧干擾技術(shù)提出了迫切的需求。
2019-08-30 06:00:54
目前,通信干擾的手段以信號大功率壓制為主,本質(zhì)上屬于物理層能量干擾,存在效費比低,且容易暴露自身目標等缺點,而且隨著新的功率控制和信號處理技術(shù)的應用,通信大功率壓制干擾手段的應用遇到了瓶頸。大功率壓制干擾手段的局限性對研究一種新的小功率靈巧干擾技術(shù)提出了迫切的需求。
2019-09-02 06:37:24
本文采用了Altera公司推出的FPGA的DSP開發(fā)工具DSP Builder軟件,基于DDS(直接數(shù)字頻率合成)技術(shù)原理,設(shè)計了一種適合于軟件無線電使用的可控數(shù)字調(diào)制器,可以完成FSK、PSK、ASK等調(diào)制方式,并采用此方法在FPGA芯片上進行系統(tǒng)實現(xiàn)。
2021-04-25 07:25:17
如何去實現(xiàn)一種DSP與PC機串行通訊的設(shè)計?
2021-06-03 06:31:41
多用戶干擾消除系統(tǒng)的基本原理是什么?如何去實現(xiàn)一種多用戶干擾消除系統(tǒng)?
2021-05-20 06:39:35
一種FPGA與DSP的高速通信接口設(shè)計與實現(xiàn)方案
2021-06-02 06:07:16
一種基于高性能DSP的軟件無線電平臺系統(tǒng)設(shè)計
2021-05-20 06:03:28
壓制干擾手段的局限性對研究一種新的小功率靈巧干擾技術(shù)提出了迫切的需求。美國通信干擾專家Richard A.Poisel于2002年首先提出了靈巧干擾(smart jamming)的概念。他指出可以
2019-08-09 07:32:42
本文提出了一種基于FPGA的NoC驗證平臺。詳細討論了該驗證平臺中FPGA硬件平臺和NoC軟件的基本功能,并闡述了TG/R,MPU,MPI以及NoC軟件的可重用性等特點。通過一個實例仿真驗證的結(jié)果說明了該驗證平臺的基本功能和優(yōu)越性。
2021-05-06 07:20:48
根據(jù)靈巧干擾平臺功能要求,設(shè)計了基于FPGA/DSP的硬件平臺,采用Verilog HDL及模塊化方法設(shè)計了硬件平臺的控制軟件。
2021-04-30 06:35:19
本文介紹一種以FPGA為核心,設(shè)計了一種基于FPGA的數(shù)字秒表?
2021-05-10 06:40:32
構(gòu)成高速緩存的方案有哪幾種?如何去實現(xiàn)一種海量緩存的設(shè)計?怎樣去實現(xiàn)一種基于DSP和ADC技術(shù)高速緩存和海量緩存?
2021-06-26 07:50:30
一種基于DSP的移動平臺ATP技術(shù)的應用設(shè)計
2021-05-25 07:03:21
本文首先介紹WCDMA系統(tǒng)的無線信道的基帶發(fā)送方案,說明其對多媒體業(yè)務的支持以及實現(xiàn)的復雜性。然后,從硬件實現(xiàn)角度,進行了DSP和FPGA的性能比較,提出DSP+FPGA基帶發(fā)送的實現(xiàn)方案,并以基站分系統(tǒng)(BTS)的發(fā)送單元為例,具體給出了該實現(xiàn)方案在下行無線信道基帶發(fā)送單元中的應用。
2021-05-06 07:40:39
請問怎樣去實現(xiàn)一種基于FPGA的矩陣運算?
2021-06-22 07:00:19
設(shè)計了一種基于FPGA 和DSP 的光纖信號實時處理系統(tǒng),介紹了系統(tǒng)的硬件組成和工作原理。該系統(tǒng)采用FPGA 實現(xiàn)數(shù)據(jù)的高速采集和邏輯控制,用DSP 實現(xiàn)傳感信號的全數(shù)字解調(diào),分析了載
2009-06-19 11:17:43
24 設(shè)計了一種基于DSP 和FPGA 的雷達信號分選電路,對密集的雷達信號進行分選識別。系統(tǒng)利用FPGA 采集信號的特征參數(shù)以及對參數(shù)進行預處理;采用了累積差值直方圖算法,根據(jù)信號脈
2009-07-16 10:52:25
26 本文介紹一種基于FPGA 和DSP 的高性能PCI 數(shù)據(jù)采集處理卡的電路原理設(shè)計和PCI接口軟件設(shè)計。該數(shù)據(jù)采集處理卡主要采用TI 公司的TMS320C6416 數(shù)字信號處理器和XILINX公司VIRTEX2 系列的
2009-08-24 10:55:32
34 研究論述了一種在基于DRFM 的雷達干擾系統(tǒng)上實現(xiàn)靈巧式欺騙干擾的新方法。本文基于雷達“旁瓣干擾”的干擾原理,介紹了一種具有航跡特征的雷達假目標的產(chǎn)生技術(shù),給出
2009-08-27 08:31:44
33 本文討論了一種可在FPGA 上實現(xiàn)的FFT 結(jié)構(gòu)。該結(jié)構(gòu)采用基于流水線結(jié)構(gòu)和快速并行乘法器的蝶形處理器。乘法器采用改進的Booth 算法,簡化了部分積符號擴展,使用Wallace 樹結(jié)構(gòu)和4-2
2009-09-11 15:46:40
16 一種基于DSP Builder 的軟件無線電調(diào)制器的設(shè)計與實現(xiàn)::針對基于FPGA 的DSP 技術(shù),本文提出了一種基于DSP Builder 的軟件無線電調(diào)制器的設(shè)計方法,在DDS 的理論基礎(chǔ)上,采用DSP Builder 軟
2009-12-14 11:08:03
35 GPS 的干擾與抗干擾問題具有十分重要的研究意義。本文提出了一種GPS 干擾源的設(shè)計方案,并重點分析了干擾源中頻信號的產(chǎn)生方法。中頻信號的產(chǎn)生基于FPGA 硬件平臺,頂層設(shè)計
2009-12-19 13:51:24
22 介紹了一種基于FPGA+DSP 的數(shù)據(jù)采集與處理平臺,給出了系統(tǒng)實現(xiàn)的總體方案,并闡述了各部分硬件電路的設(shè)計。重點對FPGA 內(nèi)部各主要功能模塊做了詳細闡述,對各個模塊的設(shè)計方法
2009-12-19 15:59:16
34 比較了多種DSP芯片的互連性能,給出了一種簡單高性能DSP網(wǎng)絡結(jié)構(gòu)。針對構(gòu)成DSP網(wǎng)絡通訊接口的鏈路口,分析其基本特點,并且提出了在FPGA中實現(xiàn)的設(shè)計原理。最后給出了設(shè)計仿真圖和
2010-07-27 16:46:46
24 設(shè)計一種基于DSP和FPGA架構(gòu)的通用圖像處理平臺,運用FPGA實現(xiàn)微處理器接口設(shè)計,并對圖像數(shù)據(jù)進行簡單預處理,利用DSP進行復雜圖像處理算法和邏輯控制,實現(xiàn)圖像數(shù)據(jù)的高速傳輸
2010-12-25 17:06:54
62 板卡概述 VPX638是一款基于KU115 FPGA + C6678 DSP的6U VPX雙FMC接口通用信號處理平臺,該平臺采用一片Xilinx的Kintex
2025-09-01 13:39:12
基于DSP實現(xiàn)的一種新穎開關(guān)逆變電源
摘要:介紹了一種周波逆變器的結(jié)構(gòu)及原理,并以TI的TMS320LF2407型數(shù)字信號處理器
2009-07-15 09:11:24
852 
一種基于DSP+FPGA的控制系統(tǒng)方案設(shè)計
一、前言 ?
本文提到的控制系統(tǒng)控制通信設(shè)備的正常工作,是整個通信設(shè)備的重要組成部分。該控制系統(tǒng)要實現(xiàn)的功能
2009-12-22 17:44:41
1134 
采用FPGA和DSP直接控制硬盤實現(xiàn)存儲控制的方法
摘 要 介紹了采用FPGA和DSP直接控制硬盤進行數(shù)據(jù)存儲的方法,并采用一片F(xiàn)IFO作為數(shù)據(jù)緩存,能夠滿足80Khz數(shù)
2010-01-12 11:27:22
1897 
基于DSP Builder的DDS設(shè)計及其FPGA實現(xiàn)
直接數(shù)字合成器,是采用數(shù)字技術(shù)的一種新型頻率合成技術(shù),他通過控制頻率、相位增量的步長,產(chǎn)生各種不同頻率的信號。他具
2010-01-14 09:43:55
1753 
基于DSP和FPGA的通用圖像處理平臺設(shè)計
摘要:設(shè)計一種基于DSP和FPGA架構(gòu)的通用圖像處理平臺,運用FPGA實現(xiàn)微處理器接口設(shè)計,并對圖像數(shù)據(jù)進行簡單預處理,利用DSP
2010-02-01 11:10:21
1683 
摘要:數(shù)字視頻信號處理涉及對高速實時視頻信號的傳輸和處理,要求相關(guān)電路系統(tǒng)具有強大的數(shù)據(jù)處理能力。介紹一種以DSP和FPGA器件為核心構(gòu)建的場發(fā)射平板顯示器視頻信號處理系統(tǒng)方案,并以,11公司的DSP芯片TMS320C6713和Xilinx公司的FPGA芯片XC3S200一PQ208
2011-02-25 16:39:19
53 摘要:針對數(shù)控系統(tǒng)的工作特點和要求,通過對TI公司新推出的DSP芯片TMS320F2812和ALTERA公司的FPGA芯片EP1K30功能和特點的深入分析,給出了一種基于DSP和FPGA的運動控制卡的設(shè)計與實現(xiàn)。在充分考慮上述芯片特點和資源的基礎(chǔ)上,該卡采用DSP和FPGA取代單片機
2011-02-27 13:29:19
106 摘要:為準確地分析工業(yè)生產(chǎn)中的各種數(shù)據(jù)參數(shù),結(jié)合高速DSP和FPGA的特點,設(shè)計一套數(shù)據(jù)采集系統(tǒng),應用FPGA的內(nèi)部邏輯實現(xiàn)時序控制,以DSP作為采集系統(tǒng)的核心,對采集到的數(shù)據(jù)進行濾波等處理,并將處理后的結(jié)果通過USB口傳輸?shù)接嬎銠C。設(shè)計中還采用ADC0809模數(shù)轉(zhuǎn)換
2011-02-27 23:04:00
96 本文采用TI公司的多媒體DSP芯片TMS320DM642[4](簡稱DM642),實現(xiàn)了一種圖像處理系統(tǒng)基本功能的應用平臺,包含視頻輸入、視頻輸出以及串行通信等功能。
2011-08-19 14:57:25
3642 
SPI 串行總線是一種常用的標準接口,其使用簡單方便而且占用系統(tǒng)資源少,應用相當廣泛。本文將介紹一種新的通用的SPI 總線的FPGA 實現(xiàn)方法。
2011-09-09 11:58:27
67 本文提出了一種用FPGA實現(xiàn)糾錯編碼的設(shè)計思想,并以Altera MAX+PluslI為硬件開發(fā)平臺。利用FPGA編程的特點,用軟件編程方法,很好的解決了糾錯編碼中存在的碼速變換和實時性問題,實現(xiàn)
2011-11-10 17:10:59
61 誤碼儀是評估信道性能的基本測量儀器。本文介紹的誤碼儀結(jié)合FPGA 的特點,采用全新的積分式鑒相結(jié)構(gòu),提出了一種新的誤碼測試方法,經(jīng)多次測試驗證,方案可行,設(shè)計的系統(tǒng)穩(wěn)定。
2012-05-02 14:31:02
1291 
研究了一種利用數(shù)字儲頻技術(shù)和卷積調(diào)制方式產(chǎn)生靈巧噪聲干擾的方法。這種干擾不但具有壓制干擾的特點,還具有欺騙干擾的性質(zhì),不但在頻域上瞄準目標頻率,在時域上也與目標脈
2012-05-09 16:10:57
52 實現(xiàn)了一種高速采集、實時處理、適用于新國標A類機的人民幣圖像鑒別處理平臺。該平臺采用ADC量化CIS的輸出作為系統(tǒng)輸入,FPGA、DSP作為處理核心,得到的人民幣信息被發(fā)送到鑒別儀
2013-09-25 15:54:01
47 一種基于FPGA的以太網(wǎng)高速傳輸平臺,采用DM9000和FPGA芯片,實現(xiàn)100M以太網(wǎng)數(shù)據(jù)傳輸
2016-02-25 14:45:56
17 一種高速dsp的pcb抗干擾設(shè)計技術(shù),有需要的下來看看。
2016-03-29 15:08:09
11 一種基于DSP脈寬調(diào)制電路實現(xiàn)方法的研究
2016-06-17 16:48:12
14 一種CCD圖像相關(guān)處理系統(tǒng)的FPGADSP實現(xiàn),感興趣的小伙伴們可以看一看。
2016-09-14 17:17:07
25 一種基于DSP的多核SOC中斷擴展設(shè)計與實現(xiàn)_張躍玲
2017-01-07 21:08:03
0 一種基于DSP_FPGA的輔助逆變器核心控制系統(tǒng)_吳瑕杰
2017-01-08 11:44:06
0 對步進頻雷達靈巧干擾的建模方法與仿真_譚銘
2017-03-19 19:03:46
0 一種基于DSP平臺的快速H.264壓縮的估計
2017-10-26 10:52:29
4 設(shè)計所需的足夠的可定制性。 市場研究公司Forward Concepts 2005年發(fā)表的一則調(diào)查報告稱,選擇處理器和FPGA的主要標準不是器件本身,而是開發(fā)它們的工具。這一概念對于包含FPGA和DSP處理器的平臺亦應成立。 在DSP處理器和FPGA之間,傳統(tǒng)的DSP開發(fā)者通常選
2017-11-06 13:59:42
3 。本文應用FPGA設(shè)計實現(xiàn)一種快速響應的看門狗電路,可以對單片機、DSP、微處理器等電路提供快速響應監(jiān)控。在該電路中,整體設(shè)計使用了FPGA器件,使得電路的整體性能和速度得到了極大的提高。
2017-11-23 10:35:52
7212 本文主要介紹了一種基于DSP+FPGA視頻圖像采集處理系統(tǒng)的設(shè)計與實現(xiàn),DSP-BF561作為主處理器,負責整個算法的調(diào)度和數(shù)據(jù)流的控制,完成圖像數(shù)據(jù)的采集與顯示及核心算法的實現(xiàn),FPGA作為DSP的協(xié)處理器,依托其高度的并行處理能力,完成圖像預處理中大量的累乘加運算。實驗證明系統(tǒng)達到了實時性要求。
2017-12-25 10:39:47
5649 
本文是在AIS提供信息的基礎(chǔ)上,采用DSP和FPGA設(shè)計船舶避碰系統(tǒng)。其中高速浮點DSP作為AIS數(shù)據(jù)接收、船舶避碰算法和系統(tǒng)控制的微處理器。一塊容量合適的FPGA集成船舶避碰系統(tǒng)所需其他的I/O
2020-05-13 07:57:00
2679 
計算量的方案。本文將闡釋深度學習和FPGA各自的結(jié)構(gòu)特點以及為什么用FPGA加速深度學習是有效的,并且將介紹一種遞歸神經(jīng)網(wǎng)絡(RNN)在FPGA平臺上的實現(xiàn)方案。
2018-09-12 16:53:30
2511 FPGA和DSP之間的“智能配分”可使無線系統(tǒng)設(shè)計師獲得最佳性能組合和成本——效能。應用DSP和FPGA組合可使成本降低。對于無線基站,組合有DSP可編程邏輯的系統(tǒng)配分,可促使更大的產(chǎn)品設(shè)計和市場成功率。
2019-05-30 15:55:01
1167 控計算機平臺尤為重要。傳統(tǒng)的單處理器核心飛控計算機難以在多通道異步數(shù)據(jù)收發(fā)的同時保證數(shù)據(jù)處理速度,難以滿足現(xiàn)代導彈的要求。本文提出了一種基于DSP+FPGA結(jié)構(gòu),對外接口為422的通用數(shù)字飛控計算機平臺
2020-01-29 17:11:00
3011 
一種基于FPGA的MSK調(diào)制器設(shè)計與實現(xiàn)說明。
2021-04-27 14:08:41
22 一種基于FPGA的分頻器的實現(xiàn)說明。
2021-05-25 16:57:08
16 基于FPGA和DSP的圖像采集監(jiān)測通信平臺
2021-06-16 09:38:29
23 FPGA_ASIC-一種改進的2D-DCT的FPGA實現(xiàn)(核達中遠通電源技術(shù)有限公司招聘文員嗎?)-該文檔為FPGA_ASIC-一種改進的2D-DCT的FPGA實現(xiàn)講解文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………
2021-09-16 10:35:54
4 一種基于FPGA 實現(xiàn)的800G信號處理平臺
2023-07-31 10:23:11
765 
電子發(fā)燒友網(wǎng)站提供《一種高效、靈巧的多通信信號產(chǎn)生方法.pdf》資料免費下載
2023-11-07 09:54:10
0
評論