chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

電子發(fā)燒友App

硬聲App

掃碼添加小助手

加入工程師交流群

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>可編程邏輯>FPGA/ASIC技術(shù)>基于FPGA的漢明距離電路設(shè)計(jì)

基于FPGA的漢明距離電路設(shè)計(jì)

123下一頁(yè)全文

本文導(dǎo)航

收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴

評(píng)論

查看更多

相關(guān)推薦
熱點(diǎn)推薦

FPGA CPLFPGA CPLD 數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享

FPGA CPLFPGA CPLD 數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享FPGA/CPLD數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享摘要:在數(shù)字電路的設(shè)計(jì)中,時(shí)序設(shè)計(jì)是一個(gè)系統(tǒng)性能的主要標(biāo)志,在高層次設(shè)計(jì)方法中,對(duì)時(shí)序控制的抽象度也相應(yīng)
2012-08-11 10:17:18

FPGA/CPLD數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享

本帖最后由 xianer317 于 2014-6-21 19:34 編輯 FPGA/CPLD數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享
2014-06-21 19:33:20

FPGA電路設(shè)計(jì)的一些技巧

FPGA設(shè)計(jì)有別于DSP和ARM系統(tǒng),相比之下較為靈活和自由。主要是設(shè)計(jì)構(gòu)思好專用管腳的電路,通用I/O的連接可以自身定義。因而,FPGA電路設(shè)計(jì)中會(huì)有一些獨(dú)特的方法能夠參照。 FPGA管腳兼容性
2024-07-21 20:20:35

FPGACPLD數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享

FPGACPLD數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享
2012-08-07 21:46:49

FPGA實(shí)戰(zhàn)演練邏輯篇17:FPGA電源電路設(shè)計(jì)

FPGA電源電路設(shè)計(jì)本文節(jié)選自特權(quán)同學(xué)的圖書(shū)《FPGA設(shè)計(jì)實(shí)戰(zhàn)演練(邏輯篇)》配套例程下載鏈接:http://pan.baidu.com/s/1pJ5bCtt 整個(gè)系統(tǒng)需要三檔不同的電源電壓,即
2015-04-22 12:06:21

FPGA實(shí)戰(zhàn)演練邏輯篇20:SDRAM電路設(shè)計(jì)

SDRAM電路設(shè)計(jì)本文節(jié)選自特權(quán)同學(xué)的圖書(shū)《FPGA設(shè)計(jì)實(shí)戰(zhàn)演練(邏輯篇)》配套例程下載鏈接:http://pan.baidu.com/s/1pJ5bCtt 如圖3.39所示,SDRAM的電路很簡(jiǎn)單
2015-05-04 11:45:05

FPGA實(shí)戰(zhàn)演練邏輯篇34:字庫(kù)芯片電路設(shè)計(jì)

字庫(kù)芯片電路設(shè)計(jì)本文節(jié)選自特權(quán)同學(xué)的圖書(shū)《FPGA設(shè)計(jì)實(shí)戰(zhàn)演練(邏輯篇)》配套例程下載鏈接:http://pan.baidu.com/s/1pJ5bCtt 最后,我們?cè)賮?lái)看看字庫(kù)芯片U1,該芯片
2015-06-09 10:48:54

FPGA實(shí)戰(zhàn)演練邏輯篇9:FPGA板級(jí)電路設(shè)計(jì)五要素

`FPGA板級(jí)電路設(shè)計(jì)五要素本文節(jié)選自特權(quán)同學(xué)的圖書(shū)《FPGA設(shè)計(jì)實(shí)戰(zhàn)演練(邏輯篇)》配套例程下載鏈接:http://pan.baidu.com/s/1pJ5bCtt 和純粹基于PC機(jī)的各種軟件編程
2015-04-01 11:04:11

FPGA布線開(kāi)關(guān)的電路設(shè)計(jì)

FPGA布線開(kāi)關(guān)的電路設(shè)計(jì)1 研究方法及其條件假定2 導(dǎo)通晶體管布線開(kāi)關(guān)設(shè)計(jì) 2.1導(dǎo)通晶體管布線開(kāi)關(guān)尺寸優(yōu)化2.2 導(dǎo)通晶體管存在的問(wèn)題及其改進(jìn)3 三態(tài)緩沖布線開(kāi)關(guān)的設(shè)計(jì)3.1三態(tài)緩沖器尺寸優(yōu)化3.2 三態(tài)緩沖布線開(kāi)關(guān)的缺點(diǎn)及其改進(jìn)4 各種布線開(kāi)關(guān)性能比較及其建議
2011-03-02 09:50:16

FPGA控制的PS2接口電路設(shè)計(jì)

FPGA控制的PS2接口電路設(shè)計(jì)
2021-03-07 11:47:27

FPGA數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享

是行之有效的,通過(guò)許多設(shè)計(jì)實(shí)例證明采用這種方式可以使電路的后仿真通過(guò)率大大提高,并且系統(tǒng)的工作頻率可以達(dá)到一個(gè)較高水平。FPGA數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享[hide][/hide]
2012-03-05 16:33:30

FPGA最小系統(tǒng)的下載配置與調(diào)試接口電路設(shè)計(jì)

下載配置與調(diào)試接口電路設(shè)計(jì)FPGA是SRAM型結(jié)構(gòu),本身并不能固化程序。因此FPGA需要一片F(xiàn)lash結(jié)構(gòu)的配置芯片來(lái)存儲(chǔ)邏輯配置信息,用于進(jìn)行上電配置。以Altera公司的FPGA為例,配置芯片
2019-06-11 05:00:07

FPGA板級(jí)電路設(shè)計(jì)的五要素

FPGA板級(jí)電路設(shè)計(jì)五要素本文節(jié)選自特權(quán)同學(xué)的圖書(shū)《FPGA設(shè)計(jì)實(shí)戰(zhàn)演練(邏輯篇)》配套例程下載鏈接:http://pan.baidu.com/s/1pJ5bCtt 和純粹基于PC機(jī)的各種軟件編程
2019-01-25 06:27:02

FPGA的IRIG-B(DC)碼產(chǎn)生電路設(shè)計(jì)

FPGA的IRIG-B(DC)碼產(chǎn)生電路設(shè)計(jì)FPGA的IRIG-B(DC)碼產(chǎn)生電路設(shè)計(jì).doc
2012-08-11 10:34:15

電路設(shè)計(jì)[FPGA]設(shè)計(jì)經(jīng)驗(yàn)

電路設(shè)計(jì)[FPGA]設(shè)計(jì)經(jīng)驗(yàn)
2012-05-23 19:49:45

電路設(shè)計(jì)[FPGA]設(shè)計(jì)經(jīng)驗(yàn)

電路設(shè)計(jì)[FPGA]設(shè)計(jì)經(jīng)驗(yàn)
2012-08-20 15:37:36

電路設(shè)計(jì)[FPGA]設(shè)計(jì)經(jīng)驗(yàn)分享

電路設(shè)計(jì)[FPGA]設(shè)計(jì)經(jīng)驗(yàn)
2019-01-03 14:19:28

MOS管驅(qū)動(dòng)電路設(shè)計(jì)秘籍(工作原理+電路設(shè)計(jì)+問(wèn)題總結(jié))

+問(wèn)題總結(jié))/樣品BOM——小批量低價(jià)BOM表分析工具.urlMOS管驅(qū)動(dòng)電路設(shè)計(jì)秘籍(工作原理+電路設(shè)計(jì)+問(wèn)題總結(jié))/電子行業(yè)采購(gòu)神器.url[td]FPGA從0到1學(xué)習(xí)資料集錦(開(kāi)發(fā)指南+電路圖集+例程源碼).zip2830KB...
2020-07-23 17:22:15

MOS管驅(qū)動(dòng)電路設(shè)計(jì)秘籍(工作原理+電路設(shè)計(jì)+問(wèn)題總結(jié))

MOS管驅(qū)動(dòng)電路設(shè)計(jì)秘籍(工作原理+電路設(shè)計(jì)+問(wèn)題總結(jié))+FPGA從0到1學(xué)習(xí)資料集錦(開(kāi)發(fā)指南+電路圖集+例程源碼)鏈接:https://pan.baidu.com/s
2020-07-21 18:52:16

PWM控制電路設(shè)計(jì)

基于FPGA的集成化PWM控制電路設(shè)計(jì)
2013-03-25 22:12:38

【雨的FPGA筆記】基礎(chǔ)知識(shí)-------同步電路設(shè)計(jì)

FPGA的同步電路設(shè)計(jì)基礎(chǔ)知識(shí) 同步電路設(shè)計(jì)將系統(tǒng)的狀態(tài)變化與時(shí)鐘信號(hào)同步,通過(guò)這種方法降低電路設(shè)計(jì)難度。一、觸發(fā)器定義:一種儲(chǔ)存1個(gè)二進(jìn)制位的存儲(chǔ)單元,可以用做時(shí)序邏輯電路的記憶元件。FPGA邏輯
2019-12-11 15:02:36

例說(shuō)FPGA連載20:NAND Flash電路與擴(kuò)展電路設(shè)計(jì)

`例說(shuō)FPGA連載20:NAND Flash電路與擴(kuò)展電路設(shè)計(jì)特權(quán)同學(xué),版權(quán)所有配套例程和更多資料下載鏈接:http://pan.baidu.com/s/1c0nf6Qc 如圖2.29所示,這是
2016-08-15 17:27:34

例說(shuō)FPGA連載9:FPGA板級(jí)電路設(shè)計(jì)五要素

`例說(shuō)FPGA連載9:FPGA板級(jí)電路設(shè)計(jì)五要素特權(quán)同學(xué),版權(quán)所有配套例程和更多資料下載鏈接:http://pan.baidu.com/s/1c0nf6Qc 和純粹基于PC機(jī)的各種軟件編程
2016-07-18 16:24:54

關(guān)于FPGA電路設(shè)計(jì),你需要知道這些實(shí)戰(zhàn)技巧!

FPGA設(shè)計(jì)有別于DSP和ARM系統(tǒng),相比之下較為靈活和自由。主要是設(shè)計(jì)構(gòu)思好專用管腳的電路,通用I/O的連接可以自身定義。因而,FPGA電路設(shè)計(jì)中會(huì)有一些獨(dú)特的方法能夠參照。
2020-04-25 08:00:00

如何利用AD7543和FPGA進(jìn)行數(shù)/模轉(zhuǎn)換電路設(shè)計(jì)?

位數(shù)/模轉(zhuǎn)換(D/A)芯片,它采用串行數(shù)據(jù)輸入形式,即數(shù)字信號(hào)被一位一位地寫(xiě)入AD7543數(shù)/模轉(zhuǎn)換(D/A)芯片中,因此,AD7543要與一個(gè)控制器配合使用才能發(fā)揮作用。那么,我們?cè)撊绾卫肁D7543和FPGA進(jìn)行數(shù)/模轉(zhuǎn)換電路設(shè)計(jì)呢?
2019-08-01 06:19:16

如何去實(shí)現(xiàn)一種基于FPGA芯片的可重構(gòu)數(shù)字電路設(shè)計(jì)

FPGA芯片是由哪些部分組成的?如何去實(shí)現(xiàn)一種基于FPGA芯片的可重構(gòu)數(shù)字電路設(shè)計(jì)?
2021-11-05 08:38:57

我想學(xué)數(shù)字電路設(shè)計(jì)

大家好,我是電子愛(ài)好者新手,現(xiàn)在想學(xué)點(diǎn)數(shù)字電路設(shè)計(jì)。剛把數(shù)字電路這么課程學(xué)完。我想學(xué)電路設(shè)計(jì),不知道如何下手。比如FPGA什么的,這些都怎么開(kāi)始學(xué)習(xí)啊。請(qǐng)知情者指點(diǎn)下。謝謝
2013-08-02 08:17:31

承接各種電路設(shè)計(jì)

承接各種電路設(shè)計(jì),layout等工作,可以提供專業(yè)的解決方案,單片機(jī)、FPGA等嵌入式芯片設(shè)計(jì),具有專業(yè)電子電路設(shè)計(jì)團(tuán)隊(duì),你的選擇成就未來(lái)!{:1:}
2016-12-09 17:51:59

求助大神:電路設(shè)計(jì)

基半導(dǎo)體激光器的遠(yuǎn)距離語(yǔ)音通話電路設(shè)計(jì); 1.遠(yuǎn)距離聲音調(diào)制發(fā)射接受電路設(shè)計(jì); 2.信號(hào)濾波放大電路設(shè)計(jì); 3.聲音環(huán)境濾波和高性能放大電路設(shè)計(jì);最好能有鎖相電路存在
2014-06-21 13:05:49

研二畢業(yè)!我該選擇電路設(shè)計(jì)還是fpga

我今年研二了,馬上就要畢業(yè)了,一直接觸硬件的項(xiàng)目。去年在普天的單板硬件研發(fā)實(shí)習(xí),學(xué)習(xí)了些單板電路設(shè)計(jì)的東西。我現(xiàn)在向往兩個(gè)方向發(fā)展,一是FPGA(因?yàn)槟k妼?shí)在搞不懂,覺(jué)得verilog HDL寫(xiě)起來(lái)
2014-06-27 16:06:01

美資安防公司高薪招聘:FPGA設(shè)計(jì)工程師,模擬電路設(shè)計(jì)工...

FPGA實(shí)現(xiàn)的綜合,測(cè)試,時(shí)序分析和板級(jí)調(diào)試;·帶領(lǐng)和指導(dǎo)其他工程師完成項(xiàng)目工作。 職位要求·本科或以上學(xué)歷,3年以上工作經(jīng)驗(yàn);·有相關(guān)產(chǎn)品的設(shè)計(jì)經(jīng)驗(yàn),在相關(guān)產(chǎn)品的研發(fā)中起核心作用;·熟練的邏輯電路設(shè)計(jì)
2012-06-26 10:20:28

請(qǐng)用FPGA與單片機(jī)混合的電路問(wèn)有誰(shuí)做過(guò)測(cè)試電路設(shè)計(jì)?

請(qǐng)問(wèn)有誰(shuí)做過(guò)測(cè)試電路設(shè)計(jì)?用FPGA與單片機(jī)混合的電路!求交流,我QQ是724657165
2014-08-12 19:21:29

請(qǐng)問(wèn)FPGA電路設(shè)計(jì)上需要注意什么?

醫(yī)療行業(yè)搞硬件開(kāi)發(fā),有用到FPGA,經(jīng)理一直強(qiáng)調(diào)這塊電路要注意,但也沒(méi)說(shuō)有啥,想問(wèn)一下FPGA電路設(shè)計(jì)上需要注意什么?
2020-08-27 08:08:17

談?wù)?b class="flag-6" style="color: red">fpga電路設(shè)計(jì)

,我們還不如談?wù)?b class="flag-6" style="color: red">fpga電路。大部分公司里面,fpga其實(shí)是屬于硬件這塊的,至少通訊公司里面fpga是和硬件部門(mén)分在一起的。如果是芯片設(shè)計(jì)公司,fpga一般用作芯片原型設(shè)計(jì)的,也就是流片之前...
2021-12-15 07:40:10

糾錯(cuò)編碼器實(shí)例(VHDL源代碼)

糾錯(cuò)嗎編碼器實(shí)例(VHDL源代碼):
2009-05-27 10:11:1543

1.2FPGA電路設(shè)計(jì)#FPGA

fpga電路設(shè)計(jì)分析
FPGA小白發(fā)布于 2022-08-01 15:53:56

以太網(wǎng)到多路E1適配電路設(shè)計(jì)FPGA實(shí)現(xiàn)

以太網(wǎng)到多路E1適配電路設(shè)計(jì)FPGA實(shí)現(xiàn) 摘要:介紹了一種基于現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)的以太網(wǎng)數(shù)據(jù)-多路E1反向復(fù)用器同步電路設(shè)計(jì),分析了FPGA具體實(shí)現(xiàn)過(guò)程中的一些常
2009-11-13 20:59:0022

(Hamming)錯(cuò)誤修正檢查碼

(Hamming)錯(cuò)誤修正檢查碼:在數(shù)位資料的傳輸中難免會(huì)發(fā)生錯(cuò)誤,以某些媒體來(lái)說(shuō)(如無(wú)線電、網(wǎng)際網(wǎng)路上資料的傳輸、通訊資料的傳輸、及其它相關(guān)的資料傳輸),較容易產(chǎn)生突
2009-11-17 18:04:2815

非相干擴(kuò)頻測(cè)控系統(tǒng)距離模擬電路設(shè)計(jì)

針對(duì)非相干體制擴(kuò)頻測(cè)控系統(tǒng)信號(hào)模擬器的要求,提出的基于現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)與DSP 的信號(hào)模擬器距離模擬電路設(shè)計(jì)及實(shí)現(xiàn)方案。該距離模擬電路采用計(jì)數(shù)器與偽碼數(shù)控
2010-01-13 14:13:3816

基于FPGA的兩相步進(jìn)電機(jī)細(xì)分驅(qū)動(dòng)電路設(shè)計(jì)

基于FPGA的兩相步進(jìn)電機(jī)細(xì)分驅(qū)動(dòng)電路設(shè)計(jì)摘要:在采用步進(jìn)電機(jī)驅(qū)動(dòng)的機(jī)構(gòu)中,為了提高定位精度,提出了一種基于FPGA 的兩相步進(jìn)電機(jī)細(xì)分驅(qū)動(dòng)電路的設(shè)計(jì)方案。
2010-05-11 16:09:4150

PWM控制電路原理與電路設(shè)計(jì)FPGA

在直流伺服控制系統(tǒng)中,通過(guò)專用集成芯片或中小規(guī)模的數(shù)字集成電路構(gòu)成的傳統(tǒng)PWM控制電路往往存在電路設(shè)計(jì)復(fù)雜,體積大,抗干擾能力差以及設(shè)計(jì)困難、設(shè)計(jì)周期長(zhǎng)等缺點(diǎn)?因此PWM
2009-01-09 15:59:082565

基于FPGA的次聲波合成的電路設(shè)計(jì)

基于FPGA的次聲波合成的電路設(shè)計(jì) 摘要:次聲波是頻率在10一~20Hz的波,在生物醫(yī)學(xué)、氣象學(xué)、軍事等領(lǐng)域有著廣泛應(yīng)用前景,此頻段
2009-10-25 09:53:542373

基于AD7543和FPGA的數(shù)/模轉(zhuǎn)換電路設(shè)計(jì)

基于AD7543和FPGA的數(shù)/模轉(zhuǎn)換電路設(shè)計(jì) 引 言   數(shù)/模轉(zhuǎn)換(D/A)電路,是數(shù)字系統(tǒng)中常用的電路之一,其主要作用是把數(shù)字信號(hào)轉(zhuǎn)換成模擬信
2009-11-17 09:57:192523

基于FPGA的多通道HDLC收發(fā)電路設(shè)計(jì)

基于FPGA的多通道HDLC收發(fā)電路設(shè)計(jì) HDLC(High Level Date Link Control)協(xié)議是通信領(lǐng)域中應(yīng)用最廣泛的協(xié)議之一,它是面向比特的高級(jí)數(shù)據(jù)鏈路控制規(guī)程,具有差錯(cuò)檢測(cè)功能強(qiáng)大
2009-12-10 10:14:352244

基于FPGA的PCB測(cè)試機(jī)硬件電路設(shè)計(jì)研究

基于FPGA的PCB測(cè)試機(jī)硬件電路設(shè)計(jì)研究  引言   PCB 光板測(cè)試機(jī)基本的測(cè)試原理是歐姆定律,其測(cè)試方法是將待測(cè)試點(diǎn)間加一定的測(cè)試電壓,用譯碼電路選中PCB
2010-01-04 09:12:331227

基于FPGA的光電抗干擾電路設(shè)計(jì)方案

基于FPGA的光電抗干擾電路設(shè)計(jì)方案 光電靶的基本原理是:當(dāng)光幕內(nèi)的光通量發(fā)生足夠大的變化時(shí),光電傳感器會(huì)響應(yīng)這種變化而產(chǎn)生電信號(hào)。這就
2010-02-09 10:31:20922

基于DSP和FPGA的HDLC協(xié)議通訊電路設(shè)計(jì)

摘要:為了實(shí)現(xiàn)高速HDLC通訊協(xié)議,設(shè)計(jì)了DSP+FPGA結(jié)構(gòu)的485通訊接口,接口包括DSP、FPGA、485轉(zhuǎn)換等硬件電路,以及DSP與FPGA之間的數(shù)據(jù)交換程序和FPGA內(nèi)部狀態(tài)機(jī);其中DSP用于實(shí)現(xiàn)數(shù)據(jù)控制,FPGA用于實(shí)現(xiàn)HDLC通訊協(xié)議,DSP與FPGA之間采用XINTF方式,通過(guò)雙FI
2011-02-25 17:24:3498

基于FPGA的高重復(fù)率距離門(mén)控電路實(shí)現(xiàn)

傳統(tǒng)的距離門(mén)控電路多采用分立元器件,工作頻率和控制精度均十分有限,難于滿足重復(fù)頻率高的測(cè)距需求.通過(guò)分析高重復(fù)率距離門(mén)控的時(shí)序,提出并實(shí)現(xiàn)了一種基于FPGA的高重復(fù)率距離門(mén)控電路方法.該方法充分發(fā)揮了FPGA在運(yùn)算、存儲(chǔ)、時(shí)鐘管理等方面的優(yōu)勢(shì):采
2011-03-15 15:05:0024

AD6電路設(shè)計(jì)與技巧

Altium Designer 6 是Ahium 公司推出的最新的板級(jí)電路設(shè)計(jì)系統(tǒng),它完美地綜合了原理 圖繪制、電路仿真、PCB 設(shè)計(jì)、設(shè)計(jì)規(guī)則檢查、FPGA 及邏輯器件設(shè)計(jì)等功能,為用戶提供 了全面的設(shè)計(jì)解
2011-03-23 10:48:11451

什么是距離?

距離是以理查德·衛(wèi)斯里·的名字命名的,在誤差檢測(cè)與校正碼的基礎(chǔ)性論文中首次引入這個(gè)概念
2011-08-11 10:50:004001

高速SDRAM存儲(chǔ)器接口電路設(shè)計(jì)(Altera FPGA開(kāi)發(fā)板)

高速SDRAM存儲(chǔ)器接口電路設(shè)計(jì)(Altera FPGA開(kāi)發(fā)板)如下圖所示:
2012-08-15 14:33:413603

異步SRAM存儲(chǔ)器接口電路設(shè)計(jì)(Altera FPGA開(kāi)發(fā)板)

異步SRAM存儲(chǔ)器接口電路設(shè)計(jì)(Altera FPGA開(kāi)發(fā)板)如圖所示:
2012-08-15 14:37:054265

高云發(fā)布FPGA星核計(jì)劃,打造國(guó)產(chǎn)集成電路設(shè)計(jì)平臺(tái)

廣東高云半導(dǎo)體科技股份有限公司(以下簡(jiǎn)稱“高云半導(dǎo)體”)今日宣布發(fā)起IP軟核平臺(tái)—星核計(jì)劃,該計(jì)劃旨在打造具有中國(guó)自主知識(shí)產(chǎn)權(quán)的可重復(fù)使用的集成電路設(shè)計(jì)平臺(tái)。星核計(jì)劃以FPGA為設(shè)計(jì)及驗(yàn)證平臺(tái),積累
2014-11-03 16:06:052282

基于FPGA的高速USB2.0數(shù)據(jù)采集系統(tǒng)主控電路設(shè)計(jì)

基于FPGA的高速USB2.0數(shù)據(jù)采集系統(tǒng)主控電路設(shè)計(jì)
2016-01-04 15:31:550

基于FPGA的超聲波傳感器前端電路設(shè)計(jì)

基于FPGA的超聲波傳感器前端電路設(shè)計(jì)..
2016-01-04 17:03:5514

基于FPGA的慣性平臺(tái)測(cè)試保護(hù)電路設(shè)計(jì)

基于FPGA的慣性平臺(tái)測(cè)試保護(hù)電路設(shè)計(jì)..
2016-01-04 17:03:557

基于FPGA的光電系統(tǒng)同步自適應(yīng)電路設(shè)計(jì)與實(shí)現(xiàn)

基于FPGA的光電系統(tǒng)同步自適應(yīng)電路設(shè)計(jì)與實(shí)現(xiàn)
2016-01-04 17:03:5511

Multisim電路設(shè)計(jì)與仿真

設(shè)計(jì)和后處理功能,還可以進(jìn)行從原理圖到 PCB 布線工具包的無(wú)縫隙數(shù) 據(jù)傳輸。 對(duì)于電路設(shè)計(jì)者來(lái)說(shuō),能滿足電路電子設(shè)計(jì)與仿真,滿足從參數(shù)到產(chǎn)品的 設(shè)計(jì)要求,節(jié)約電路設(shè)計(jì)時(shí)間,降低實(shí)驗(yàn)費(fèi)用,提高設(shè)計(jì)的可靠性。
2016-05-13 15:07:4427

電路設(shè)計(jì)[FPGA]設(shè)計(jì)經(jīng)驗(yàn)

電路設(shè)計(jì)[FPGA]設(shè)計(jì)經(jīng)驗(yàn),有需要的下來(lái)看看
2016-05-20 11:16:3549

FPGA_CPLD數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)

電子專業(yè)單片機(jī)相關(guān)知識(shí)學(xué)習(xí)教材資料——FPGACPLD數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn),感興趣的小伙伴們可以瞧一瞧。
2016-09-13 17:46:480

基于FPGA的串口通信電路設(shè)計(jì)

基于FPGA的串口通信電路設(shè)計(jì)
2017-01-24 17:30:1335

基于FPGA技術(shù)的RS232接口時(shí)序電路設(shè)計(jì)方案

基于FPGA技術(shù)的RS232接口時(shí)序電路設(shè)計(jì)方案
2017-01-26 11:36:5530

數(shù)字電路設(shè)計(jì)方案中DSP與FPGA的比較與選擇

數(shù)字電路設(shè)計(jì)方案中DSP與FPGA的比較與選擇
2017-01-18 20:39:1315

新手如何學(xué)習(xí)FPGA外圍硬件電路設(shè)計(jì)

在論壇里有人發(fā)帖子,問(wèn)關(guān)于FPGA的硬件電路問(wèn)題,我想涉及到這個(gè)問(wèn)題的基本都是硬件工程師或者在讀學(xué)生,所以我介紹一下我是怎么學(xué)習(xí)FPGA的硬件電路設(shè)計(jì)的吧!
2017-02-11 12:55:1129028

基于FPGA短程激光相位測(cè)距儀數(shù)字信號(hào)處理電路設(shè)計(jì)_趙一霽

基于FPGA短程激光相位測(cè)距儀數(shù)字信號(hào)處理電路設(shè)計(jì)_趙一霽
2017-03-19 11:38:2611

基于FPGA的壓電陀螺數(shù)字化檢測(cè)電路設(shè)計(jì)_李國(guó)斌

基于FPGA的壓電陀螺數(shù)字化檢測(cè)電路設(shè)計(jì)_李國(guó)斌
2017-03-19 19:07:170

基于FPGA的面陣CCD驅(qū)動(dòng)傳輸電路設(shè)計(jì)

圖像處理技術(shù)應(yīng)用越來(lái)越廣泛,特別是工業(yè)檢測(cè)領(lǐng)域。然而,圖像處理技術(shù)應(yīng)用的基礎(chǔ)是圖像的獲取,為了更加靈活地設(shè)計(jì)各種應(yīng)用產(chǎn)品,本課題研究基于FPGA的面陣 CCD驅(qū)動(dòng)傳輸電路設(shè)計(jì),利用該電路能夠獲取高質(zhì)量、高分辨率的圖像,為后續(xù)的圖像處理技術(shù)應(yīng)用打下基礎(chǔ)。
2017-08-30 16:38:073

DSP和FPGA的HDLC協(xié)議通訊電路設(shè)計(jì)

DSP和FPGA的HDLC協(xié)議通訊電路設(shè)計(jì)
2017-10-19 14:46:117

基于距離的改進(jìn)粒子群算法

針對(duì)傳統(tǒng)粒子群算法不適合求解離散型問(wèn)題,提出一種基于距離的改進(jìn)粒子群算法。該算法保留了粒子群算法的基本思想和流程,并基于距離為粒子定義了一種新型的速度表示。同時(shí),為了使算法尋優(yōu)能力更高、避免
2017-11-24 17:19:005

基于STM32與FPGA的武器裝備信號(hào)采集電路設(shè)計(jì)

為打破實(shí)際應(yīng)用過(guò)程時(shí)信號(hào)采集電路中人為參與的局限,以嵌入式系統(tǒng)作為數(shù)據(jù)采集的應(yīng)用平臺(tái),提出了一種基于STM32與FPGA相結(jié)合的武器裝備信號(hào)采集電路設(shè)計(jì)方案.研究了PPI顯示器信號(hào)采集電路的信息采集
2018-01-31 15:31:205

基于FPGA的電機(jī)測(cè)速系統(tǒng)電路設(shè)計(jì)

現(xiàn)場(chǎng)可編程門(mén)陣列即FPGA,是從EPLD、PAL、GAL等這些可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展起來(lái)的。作為專業(yè)集成電路領(lǐng)域中的半定制電路而出現(xiàn)的FPGA,不但解決了定制電路的不足,而且克服了原有可編程器件因門(mén)電路數(shù)有限的而產(chǎn)生的缺點(diǎn)。
2018-04-09 15:09:003348

基于FPGA的調(diào)焦電路設(shè)計(jì)方案資料下載

基于FPGA的調(diào)焦電路設(shè)計(jì)方案資料下載
2018-05-07 15:53:0810

如何使用距離分類算法達(dá)到精準(zhǔn)營(yíng)銷

隨著大數(shù)據(jù)時(shí)代的到來(lái),企業(yè)營(yíng)銷將不再局限于傳統(tǒng)的營(yíng)銷理念與手段,依托現(xiàn)代信息手段,達(dá)到精準(zhǔn)營(yíng)銷將成為潮流趨勢(shì)。本文主要研究基于某品牌手機(jī)的購(gòu)買(mǎi)數(shù)據(jù),針對(duì)用戶的個(gè)人信息和行為偏好,采用距離分類算法和BP神經(jīng)網(wǎng)絡(luò),對(duì)用戶進(jìn)行分類,從而達(dá)到精準(zhǔn)營(yíng)銷的目的。
2018-11-19 16:01:4318

超強(qiáng)電路電路設(shè)計(jì)經(jīng)驗(yàn)技巧大合集

.docx DC-DC升壓電路.docx FPGACPLD數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享.docx MIC電路工作總結(jié).docx MOS管驅(qū)動(dòng)電路詳解.docx PCB電路設(shè)計(jì)指南(經(jīng)典).docx PLC輸出電路
2019-01-11 18:19:380

FPGA電路設(shè)計(jì)時(shí)需要考慮的問(wèn)題淺析

在設(shè)計(jì)可編程門(mén)陣列(FPGA電路時(shí),必須極端重視電源問(wèn)題,從而使最終產(chǎn)品能在所有可能的條件下無(wú)缺陷工作并處于最優(yōu)狀態(tài)。FPGA 電路電源有兩項(xiàng)需考慮的問(wèn)題: FPGA 電路上電要求和電路功耗分析。這篇文章針對(duì)這兩方面的要求,討論您可能遇到的問(wèn)題,以及解決方案。
2019-05-31 14:39:133104

FPGA的原理及電路設(shè)計(jì)應(yīng)用的講解

中國(guó)大學(xué)MOOC 本課程以目前流行的Xilinx 7系列FPGA的開(kāi)發(fā)為主線,全面講解FPGA的原理及電路設(shè)計(jì)、Verilog HDL語(yǔ)言及VIVADO的應(yīng)用,并循序漸進(jìn)地從組合邏輯、時(shí)序邏輯的開(kāi)發(fā)開(kāi)始,深入到FPGA的基礎(chǔ)應(yīng)用、綜合應(yīng)用和進(jìn)階應(yīng)用。
2019-08-06 06:08:003859

數(shù)字設(shè)計(jì)FPGA應(yīng)用:時(shí)序邏輯電路FPGA的實(shí)現(xiàn)

本課程以目前流行的Xilinx 7系列FPGA的開(kāi)發(fā)為主線,全面講解FPGA的原理及電路設(shè)計(jì)、Verilog HDL語(yǔ)言及VIVADO的應(yīng)用,并循序漸進(jìn)地從組合邏輯、時(shí)序邏輯的開(kāi)發(fā)開(kāi)始,深入到FPGA的基礎(chǔ)應(yīng)用、綜合應(yīng)用和進(jìn)階應(yīng)用。
2019-12-05 07:08:003476

數(shù)字設(shè)計(jì)FPGA應(yīng)用:FPGA串口(A、B)電路設(shè)計(jì)

中國(guó)大學(xué)MOOC 本課程以目前流行的Xilinx 7系列FPGA的開(kāi)發(fā)為主線,全面講解FPGA的原理及電路設(shè)計(jì)、Verilog HDL語(yǔ)言及VIVADO的應(yīng)用,并循序漸進(jìn)地從組合邏輯、時(shí)序邏輯的開(kāi)發(fā)開(kāi)始,深入到FPGA的基礎(chǔ)應(yīng)用、綜合應(yīng)用和進(jìn)階應(yīng)用。
2019-12-02 07:08:002801

掌握這些有源電容放電電路設(shè)計(jì)要領(lǐng),和“損壞系統(tǒng)”說(shuō)拜拜!

FPGA系統(tǒng)中有源電容放電電路設(shè)計(jì)需注意哪些問(wèn)題
2019-06-09 14:21:007732

Quartus官方的Verilog教程使用FPGA的典型電路設(shè)計(jì)和實(shí)現(xiàn)等資料說(shuō)明

本教程介紹Quartus Prime CAD系統(tǒng)。本文概述了用fpga器件實(shí)現(xiàn)的典型電路設(shè)計(jì)CAD流程,并說(shuō)明了該流程是如何在quartus prime軟件中實(shí)現(xiàn)的。通過(guò)給出使用quartus prime軟件在intel-fpga設(shè)備中實(shí)現(xiàn)非常簡(jiǎn)單的電路的逐步說(shuō)明,說(shuō)明了設(shè)計(jì)過(guò)程。
2019-09-20 08:00:007

FPGA電路設(shè)計(jì) 這些技巧需要了解

FPGA設(shè)計(jì)有別于DSP和ARM系統(tǒng),相比之下較為靈活和自由。主要是設(shè)計(jì)構(gòu)思好專用管腳的電路,通用I/O的連接可以自身定義。因而,FPGA電路設(shè)計(jì)中會(huì)有一些獨(dú)特的方法能夠參照。
2020-03-20 15:53:361984

FPGA的硬件電路設(shè)計(jì)教程和FPGA平臺(tái)資料簡(jiǎn)介

本文檔的主要內(nèi)容詳細(xì)介紹的是FPGA的硬件電路設(shè)計(jì)教程和FPGA平臺(tái)資料簡(jiǎn)介包括了:FPGA技術(shù)概述;主流FPGA器件介紹;VIRTEX-5 FPGA電路設(shè)計(jì);V4LX160 FPGA平臺(tái)介紹;
2020-07-06 18:11:22177

淺談FPGA設(shè)計(jì)中分頻電路設(shè)計(jì)

通常情況下,時(shí)鐘的分頻在FPGA設(shè)計(jì)中占有重要的地位,在此就簡(jiǎn)單列出分頻電路設(shè)計(jì)的思考思路。
2020-07-10 17:18:032928

:國(guó)內(nèi)集成電路產(chǎn)業(yè)化推進(jìn)還有差距

認(rèn)為,芯片產(chǎn)業(yè)是全球化的,從材料的提供,芯片的制造、封裝,到最后的應(yīng)用,每一個(gè)環(huán)節(jié)都不是孤立的?!安牧现饕谌毡?,制造和封裝主要在中國(guó)臺(tái)灣和中國(guó)大陸,因此,集成電路要脫離全球化發(fā)展是不可能的?!眳?b class="flag-6" style="color: red">漢明說(shuō)。
2020-10-15 10:16:132646

微電子:專注集成電路設(shè)計(jì)的國(guó)家級(jí)高新技術(shù)企業(yè)

微電子成立于2003年10月,是一家專業(yè)從事集成電路設(shè)計(jì)、封裝測(cè)試及銷售的國(guó)家級(jí)高新技術(shù)企業(yè),產(chǎn)品主要包括LED顯示驅(qū)動(dòng)芯片、LED照明驅(qū)動(dòng)芯片、電源管理芯片等,產(chǎn)品廣泛應(yīng)用于LED顯示屏、智能景觀、照明、家電等領(lǐng)域。
2020-12-17 14:47:495394

FPGA最小系統(tǒng)配置電路設(shè)計(jì)與實(shí)現(xiàn)

利用FPGA的在系統(tǒng)下載或重新配置功能,可以在電路設(shè)計(jì)和調(diào)試時(shí)改變整個(gè)電路的硬件邏輯關(guān)系,而不需要改變印制電路板的結(jié)構(gòu)。
2021-05-12 10:46:1026

院士院士:芯片產(chǎn)能過(guò)剩是忽悠,中國(guó)還缺8個(gè)中芯國(guó)際

”的說(shuō)法開(kāi)始在業(yè)界出現(xiàn)。在5月25日舉辦的2021數(shù)博會(huì)上,工程院院士吳親自對(duì)這一說(shuō)法進(jìn)行了反駁。吳院士直接指出,中國(guó)芯片產(chǎn)能過(guò)剩的說(shuō)法純屬忽悠人。而且,目前芯片的產(chǎn)能非但沒(méi)有過(guò)剩,反而面臨嚴(yán)重短缺。所謂“
2021-05-29 10:40:403794

以《后摩爾時(shí)代的芯片挑戰(zhàn)和機(jī)遇》發(fā)表了演講

、人工智能等技術(shù)的發(fā)展、延伸,它們也給我們的社會(huì)和經(jīng)濟(jì)帶來(lái)不可想像的發(fā)展。 然而, 芯片產(chǎn)業(yè)面臨著眾多挑戰(zhàn)。吳院士表示,產(chǎn)業(yè)面臨的主要挑戰(zhàn)是產(chǎn)業(yè)鏈太長(zhǎng)、太寬,包括材料、設(shè)計(jì)、制造、裝備的集成電路企業(yè)、研究機(jī)構(gòu)零零總
2021-06-17 16:43:252557

FPGA CPLD數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享.

FPGA CPLD數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享.(電源技術(shù)發(fā)展怎么樣)-FPGA CPLD數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享? ? ? ? ? ? ? ? ? ??
2021-09-18 10:58:0352

FPGA內(nèi)部自復(fù)位電路設(shè)計(jì)方案

。 下面將討論FPGA/CPLD的復(fù)位電路設(shè)計(jì)。 2、分類及不同復(fù)位設(shè)計(jì)的影響 根據(jù)電路設(shè)計(jì),復(fù)位可分為異步復(fù)位和同步復(fù)位。 對(duì)于異步復(fù)位,電路對(duì)復(fù)位信號(hào)是電平敏感的,如果復(fù)位信號(hào)受到干擾,如出現(xiàn)短暫的脈沖跳變,電路就會(huì)部分或全部被
2023-04-06 16:45:022170

FPGA入門(mén)之復(fù)位電路設(shè)計(jì)

前面在時(shí)序分析中提到過(guò)亞穩(wěn)態(tài)的概念,每天學(xué)習(xí)一點(diǎn)FPGA知識(shí)點(diǎn)(9)之時(shí)序分析并且在電路設(shè)計(jì)中如果不滿足Tsu(建立時(shí)間)和Th(保持時(shí)間),很容易就出現(xiàn)亞穩(wěn)態(tài);在跨時(shí)鐘域傳輸?shù)囊幌盗写胧┮彩菫榱私档蛠喎€(wěn)態(tài)發(fā)生的概率。
2023-05-25 15:55:432832

FPGA芯片外圍電路設(shè)計(jì)規(guī)范和配置過(guò)程

小編在本節(jié)介紹FPGA芯片外圍電路設(shè)計(jì)規(guī)范和配置過(guò)程,篇幅比較大,時(shí)鐘的設(shè)計(jì)原則就有17條,伙伴們耐心讀一讀。
2023-08-15 16:18:1110883

院士:浙江大學(xué)已打造高校唯一的集成電路大生產(chǎn)制造試驗(yàn)線

據(jù)浙江發(fā)布消息,吳表示,浙江省先進(jìn)的制造集群包括輸出、電子設(shè)計(jì)自動(dòng)化(eda)、設(shè)備、零部件、材料等各個(gè)領(lǐng)域,在長(zhǎng)江三角洲地區(qū)的差別化發(fā)展中具有獨(dú)特優(yōu)勢(shì)。他指出,集成電路是需要技術(shù)和資金持續(xù)高投入的集約型產(chǎn)業(yè),需要保持戰(zhàn)略支持,營(yíng)造良好的產(chǎn)業(yè)氛圍和集成效果。
2023-11-01 10:25:392369

FPGA/CPLD數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享

電子發(fā)燒友網(wǎng)站提供《FPGA/CPLD數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享.pdf》資料免費(fèi)下載
2023-11-21 11:03:125

已全部加載完成