高性能工控MPU,歐拉系統(tǒng),豐富生態(tài)米爾基于海思Hi3093處理器的核心板及開發(fā)板,基于海思Hi3093高性能MPU,支持openEuler embedded OS歐拉系統(tǒng),100%全國
2024-03-19 14:53:42
TINYFPGA AX1
2024-03-14 22:18:36
TINYFPGA AX2
2024-03-14 22:18:36
TINYFPGA BX
2024-03-14 22:18:36
H743在使用FMC接口外接FPGA,將FPGA視作SRAM,在進(jìn)行讀寫操作時,FPGA抓不到片選信號和讀使能拉低,但能抓到寫使能拉低?
hsram1.Instance
2024-03-11 06:50:28
。
FPGA 方案和 ASIC 方案成本比較
4)技術(shù)趨勢:制程迭代驅(qū)動 33 年發(fā)展,平臺型產(chǎn)品是未來。
1985 年賽靈思發(fā)明 FPGA 以來,其容量提高了一萬倍以上,速度提高了一百
2024-03-08 14:57:22
今年38歲的阿爾特曼因擔(dān)任OpenAI CEO為人熟知。盡管OpenAI近期市值飆升至860億美元,但據(jù)彭博社報道,阿爾特曼股權(quán)最為主要的來源為風(fēng)投基金及初創(chuàng)企業(yè)投資網(wǎng)絡(luò)。
2024-03-04 14:13:01
132 作為全球最大AI研究機(jī)構(gòu)之一,OpenAI價值已達(dá)800多億美元(即約合5768億元人民幣),其未來戰(zhàn)略有可能深刻地影響這一創(chuàng)新性技術(shù)領(lǐng)域。2023年11月17日,OpenAI董事會決定解除阿爾特曼的CEO職務(wù),僅五天使其重新上崗。
2024-02-29 15:33:06
96 我們用的主平臺是賽靈思,想要通過CYUSB3014+FPGA實(shí)現(xiàn)OTG的功能,有幾個問題,想請教一下。
1.是否有可以驗(yàn)證功能的EVK呢,我找了下FX3 DVK似乎買不到
2024-02-29 07:20:21
數(shù)字化浪潮之下,芯片技術(shù)是連接現(xiàn)在與未來的橋梁,更是影響科技產(chǎn)品質(zhì)效的核心要素。憑借在現(xiàn)場可編程門陣列(FPGA)領(lǐng)域的出色表現(xiàn),深圳市科通技術(shù)股份有限公司(下文簡稱“科通技術(shù)”)成為新興產(chǎn)業(yè)發(fā)展
2024-02-27 14:10:50
92 的 2.5D/3D 封裝技術(shù)可以實(shí)現(xiàn)芯片之間的高速、低功耗和高帶寬的信號傳輸。常見的垂直 TSV 的制造工藝復(fù)雜,容易造成填充缺陷。錐形 TSV 的側(cè)壁傾斜,開口較大,有利于膜層沉積和銅電鍍填充,可降低工藝難度和提高填充質(zhì)量。在相對易于實(shí)現(xiàn)的刻蝕條件下制備
2024-02-25 17:19:00
119 
以硅通孔(TSV)為核心的 2.5D/3D 封裝技術(shù)可以實(shí)現(xiàn)芯片之間的高速、低功耗和高帶寬的信號傳輸。
2024-02-25 16:51:10
482 
VS Codium 是一個 VS Code 的克隆版本,百分之百免費(fèi)且開源。
2024-02-23 15:28:08
273 
FPGA輸出3.3V發(fā)波,到74AC04非門的輸出。
為了使電平滿足要求,可以在非門的輸出端加上拉電阻,輸出的波形整體向上
移動了。
加上拉電阻后的整體波形為什么可以向上移動呢?
整體移動后,電平可以滿足要求了,但是會帶來什么潛在的問題呢?
2024-02-22 06:42:40
芯片原子鐘賽思是一家為萬物互聯(lián)同頻的時頻科技企業(yè),基于業(yè)界的時頻科研與方案能力,賽思打造出軟硬一體化的時頻產(chǎn)品體系,面向電力、交通、通信、智能樓宇、數(shù)據(jù)中心、前沿領(lǐng)域等核心場景提供解決方案,持續(xù)為
2024-02-02 09:39:57
基辛格強(qiáng)調(diào),他將與阿爾特曼共同商討半導(dǎo)體在當(dāng)前社會中的重要地位。阿爾特曼曾對多個NPU研發(fā)公司進(jìn)行主動投資,包括Rain AI,并成功獲得了OpenAI的芯片定購;
2024-02-01 14:52:07
275 芯片電路圖方案
2024-01-12 18:19:16
高精度低功耗授時模塊衛(wèi)星板卡,賽思是一家為萬物互聯(lián)同頻的時頻科技企業(yè),基于業(yè)界的時頻科研與方案能力,賽思打造出軟硬一體化的時頻產(chǎn)品體系,面向電力、交通、通信、智能樓宇、數(shù)據(jù)中心、前沿領(lǐng)域等核心場景
2024-01-09 13:25:01
硅通孔技術(shù)(TSV,Through Silicon Via)是通過在芯片和芯片之間、晶圓和晶圓之間制作垂直導(dǎo)通,實(shí)現(xiàn)芯片之間互連的技術(shù),是2.5D/3D 封裝的關(guān)鍵工藝之一。通過垂直互連減小互連長度、信號延遲,降低電容、電感,實(shí)現(xiàn)芯片間低功耗、高速通訊,增加帶寬和實(shí)現(xiàn)小型化。
2024-01-09 09:44:13
1888 
VS1053模塊是一種音頻解碼芯片,可用于播放音頻文件。它具有多種接口選項(xiàng),包括I2S,SPI和UART。要連接喇叭到VS1053模塊,你需要以下幾個步驟。 第一步是選擇合適的喇叭。喇叭有多種
2024-01-03 17:45:12
599 【2023電子工程師大會】國產(chǎn)FPGA技術(shù)及國內(nèi)FPGA發(fā)展ppt
2024-01-03 16:31:45
13 ,最主流的FPGA開發(fā)軟件有兩個,就是賽靈思/AMD的Vivado,還有英特爾的Quartus。這里又來一個二選一,大家要根據(jù)自身情況去選擇,比如你們學(xué)校教的是誰家的FPGA,或者你用誰家的開發(fā)板,或者
2024-01-02 23:03:31
芯片原子鐘賽思是一家為萬物互聯(lián)同頻的時頻科技企業(yè),基于業(yè)界的時頻科研與方案能力,賽思打造出軟硬一體化的時頻產(chǎn)品體系,面向電力、交通、通信、智能樓宇、數(shù)據(jù)中心、前沿領(lǐng)域等核心場景提供解決方案,持續(xù)為
2023-12-25 14:31:21
AD7655的BUSY輸出信號經(jīng)FPGA內(nèi)部上拉以后為什么高電平只有不到2V????????
2023-12-25 06:54:51
POSITALFRABA博思特編碼器是一種先進(jìn)的測量儀器,其具有高精度和可靠性的旋轉(zhuǎn)位置傳感器。該編碼器采用了先進(jìn)的技術(shù),能夠準(zhǔn)確地測量物體的位置和運(yùn)動情況,并將其轉(zhuǎn)化為數(shù)字信號輸出。一
2023-12-08 17:14:49
模數(shù)轉(zhuǎn)換器AD9625的評估板AD-FMCADC3-EBZ能不能和賽靈思的Virtex7系列FPGA開發(fā)板連接,我看到他們都具備JESD204B接口,物理接口上能直接連嗎?還是說需要在使用轉(zhuǎn)換接口來連接?
2023-12-08 08:25:12
國產(chǎn)有哪些FPGA入門?萊迪思半導(dǎo)體?高云半導(dǎo)體?
2023-12-05 16:05:38
1、該芯片DATAsheet中有一個SHDN 拉低正常工作 拉高 輸出高阻,可否利用該引腳設(shè)計多通道 數(shù)據(jù)采集 所有輸出引腳通過BUS總線連接到FPGA 通過FPGA控制 SHDN引腳依次采集
2023-12-05 07:08:36
阿爾特是以整車及整車平臺全工程研發(fā)、核心零部件研發(fā)制造、新能源智能化平臺開發(fā)為載體的技術(shù)驅(qū)動型科技創(chuàng)新企業(yè)。為了充分抓住汽車智能化和ai技術(shù)發(fā)展的機(jī)會,公司已經(jīng)將ai附加到汽車研究開發(fā)上作為公司的重要戰(zhàn)略來推進(jìn)。
2023-12-01 15:20:36
467 3D-IC 中 硅通孔TSV 的設(shè)計與制造
2023-11-30 15:27:28
212 
三星電子和sk海力士用于tsv蝕刻的設(shè)備都是Syndion。synthion是典型的深硅蝕刻設(shè)備,深度蝕刻到晶片內(nèi)部,用于tsv和溝槽等的高度和寬度比的形成。泛林集團(tuán) sabre 3d將用于用銅填充蝕刻的晶圓孔來制作線路的tsv線路。
2023-11-30 10:15:57
329 11月20日,微軟首席執(zhí)行官薩提亞·納德拉在社交平臺上宣布,openai前的員工,如阿爾特曼和格雷格·布羅克曼(Greg Brockman),將加入微軟,帶領(lǐng)一支新的高科技人工智能研究團(tuán)隊(duì)。
2023-11-23 10:24:02
263 丹尼爾?艾夫斯還補(bǔ)充說,阿爾特曼成功說服微軟(ms)進(jìn)行數(shù)十億美元的投資,為了將openai的價值從290億美元提升到800億美元以上,主導(dǎo)了今年的收購提案。
2023-11-20 10:16:04
182 分享易靈思FPGA
2023-11-19 16:13:03

背景 NXP 在 2023 年 7 月 31 日正式發(fā)布了 MCUXpresso for VS Code? 插件,使得廣大的 VS Code 用戶可以在熟悉的代碼編輯環(huán)境中,快速開發(fā)基于 NXP
2023-11-16 08:55:02
445 
文章轉(zhuǎn)自:屹立芯創(chuàng)公眾號 “TSV是能實(shí)現(xiàn)芯片內(nèi)部上下互聯(lián)的技術(shù),可以使多個芯片實(shí)現(xiàn)垂直且最短互聯(lián)”,AI算力帶動TSV由2.5D向3D深入推進(jìn),HBM異軍突起,前道大廠憑借積淀的制造優(yōu)勢繼續(xù)壟斷
2023-11-09 13:41:21
2342 
概念和特點(diǎn)比較簡單,沒有完全形成氣候。
賽靈思:重點(diǎn)布局深耕中國市場
賽靈思公司目前在中國內(nèi)地設(shè)有6家辦事處,公司很多項(xiàng)重要的區(qū)域性業(yè)務(wù)均以中國為基地。例如,亞太區(qū)技術(shù)支持中心設(shè)在上海。另外,針對
2023-11-08 17:19:01
在上篇文章中介紹了扇入型晶圓級芯片封裝(Fan-In WLCSP)、扇出型晶圓級芯片封裝(Fan-Out WLCSP)、重新分配層(RDL)封裝、倒片(Flip Chip)封裝,這篇文章著重介紹硅通孔(TSV)封裝工藝。
2023-11-08 10:05:53
1825 
VS Code幾乎是所有的程序員必備的工具之一,據(jù)說全球一般的開發(fā)者都使用過VS Code這款工具。
2023-11-07 09:27:14
307 
你是否好奇過FPGA技術(shù)是如何影響日常使用的設(shè)備的?在當(dāng)今快節(jié)奏的技術(shù)領(lǐng)域中,FPGA變得越來越重要。FPGA擁有強(qiáng)大的功能和廣泛的應(yīng)用,驅(qū)動著現(xiàn)代科技的進(jìn)步。
2023-11-02 10:06:54
700 你是否好奇過FPGA技術(shù)是如何影響日常使用的設(shè)備的?在當(dāng)今快節(jié)奏的技術(shù)領(lǐng)域中,FPGA變得越來越重要。FPGA擁有強(qiáng)大的功能和廣泛的應(yīng)用,驅(qū)動著現(xiàn)代科技的進(jìn)步。
2023-11-02 10:04:25
223 EPM1270F256C4N,ALTERA/阿爾特拉,即時開啟非易失性CPLD,處理器EPM1270F256C4N,ALTERA/阿爾特拉,即時開啟非易失性CPLD,處理器
2023-10-24 15:38:16
全新FPGA技術(shù) HIFI播放器解決方案 本方案DEMO板,采用了CT7601
2023-10-23 19:38:58
您是否正在尋找一種 快速 開發(fā)視覺應(yīng)用的解決方案? 您是否想了解,如何利用 FPGA核心板 為您提供理想的技術(shù)解決方案? 您是否希望您的視覺應(yīng)用能夠滿足高速數(shù)據(jù)處理、低延遲和 高可靠性 的需求
2023-10-23 11:44:01
224 
超聲波時靈使不靈,怎么辦呢??
2023-10-19 06:22:18
推斷開發(fā)平臺,它可以幫助開發(fā)者在賽靈思的 FPGA 和自適應(yīng) SoC 上實(shí)現(xiàn)高效的 AI 應(yīng)用部署。它是一個強(qiáng)大而靈活的 AI 開發(fā)平臺,它可以讓您充分利用賽靈思硬件平臺的優(yōu)勢,實(shí)現(xiàn)高性能、低功耗
2023-10-14 15:34:26
單片機(jī)中的RAM vs ROM
2023-09-28 17:57:26
615 SDK 是一種構(gòu)建在開源且被廣泛采用的 GStreamer 框架上的應(yīng)用框架。這種SDK 設(shè)計上支持跨
所有賽靈思平臺的無縫開發(fā),包括賽靈思 FPGA、SoC、Alveo 卡,當(dāng)然還有 Kria
2023-09-26 15:17:29
產(chǎn)品型號編號釋義
PG2L50H-FBG484的主要參數(shù)
盤古50Pro VS 盤古50
第二代全新升級
03 電源參數(shù)
強(qiáng)大的研發(fā)團(tuán)隊(duì)和技術(shù)支持團(tuán)隊(duì)是售后技術(shù)支持強(qiáng)力的保證
小眼睛FPGA始終秉承
2023-09-18 17:02:58
先進(jìn)封裝中硅通孔(TSV)銅互連電鍍研究進(jìn)展
2023-09-06 11:16:42
534 
描述 Artix?-7 器件在單個成本優(yōu)化的 FPGA 中提供了最高性能功耗比結(jié)構(gòu)、 收發(fā)器線速、DSP 處理能力以及 AMS 集成。包含 MicroBlaze? 軟處理器和 1,066
2023-09-01 10:47:25
描述 Virtex?-7 FPGA 針對 28nm 系統(tǒng)性能與集成進(jìn)行了優(yōu)化,可為您的設(shè)計帶來業(yè)界最佳的功耗性能比架構(gòu)、DSP 性能以及 I/O 帶寬。 該系列可用于 10G 至 100G
2023-09-01 10:41:54
描述 Kintex? UltraScale? 器件在 20nm 節(jié)點(diǎn)提供最佳成本/性能/功耗比,包括在中端器件、下一代收發(fā)器和低成本封裝中的最高信號處理帶寬,實(shí)現(xiàn)性能與成本效益的最佳組合。此系列適合 100G 網(wǎng)絡(luò)和數(shù)據(jù)中心應(yīng)用的包處理,以及下一代醫(yī)療成像、 8k4k 視頻和異構(gòu)無線基礎(chǔ)設(shè)施所需的 DSP 密集型處理。特性 可編程系統(tǒng)集成
2023-09-01 10:24:44
硅通孔(TSV)有望成為電子器件三維芯片堆疊技術(shù)的未來。TSV互連的結(jié)構(gòu)是通過首先在晶片表面蝕刻深過孔,然后用所需金屬填充這些過孔來形成的。目前,銅基TSV是最具成本效益的大規(guī)模生產(chǎn)TSV。一旦過孔
2023-08-30 17:19:11
326 
。這些器件采用 45nm 技術(shù)構(gòu)建,是汽車信息娛樂、消費(fèi)類以及工業(yè)自動化中各種高級橋接應(yīng)用的理想選擇。 特性 可編程的系統(tǒng)集成 I/
2023-08-08 11:55:55
)、凸塊制作(Bumping)及硅通孔(TSV)等工藝技術(shù),涉及與晶圓制造相似的光刻、顯影、刻蝕、剝離等工序步驟。
2023-08-07 10:59:46
852 
FPGA可重構(gòu)技術(shù)就是通過上位機(jī)控制在FPGA運(yùn)行過程中加載不同的Bitstream文件,FPGA芯片根據(jù)文件內(nèi)的不同邏輯將內(nèi)部的資源全部或部分進(jìn)行重新配置以達(dá)到多種功能任務(wù)動態(tài)切換的目標(biāo),從而提高了使用FPGA進(jìn)行開發(fā)的靈活度。
2023-08-04 10:08:05
381 FPGA云:基于Cortex-M33的平臺技術(shù)參考手冊
2023-08-02 14:53:44
我是大二的電子信息工程在讀生,目前沒有接觸過32方向的任何東西,只學(xué)習(xí)了一個學(xué)期的FPGA并參加了集創(chuàng)賽,感覺FPGA的學(xué)習(xí)難度還是很大的。但是我在網(wǎng)上搜索FPGA時,感覺大家對它的前景并不看好,在
2023-07-26 11:04:06
來源:半導(dǎo)體風(fēng)向標(biāo) 從HBM存儲器到3D NAND芯片,再到CoWoS,硬件市場上有許多芯片是用英文稱為TSV構(gòu)建的,TSV是首字母縮寫,意為“通過硅通孔”并翻譯為via硅的事實(shí),它們垂直地穿過
2023-07-26 10:06:15
619 TSV不僅賦予了芯片縱向維度的集成能力,而且它具有最短的電傳輸路徑以及優(yōu)異的抗干擾性能。隨著摩爾定律慢慢走到盡頭,半導(dǎo)體器件的微型化也越來越依賴于集成TSV的先進(jìn)封裝。
2023-07-25 10:09:36
470 
《Spheres Vs Shapes》是一款開源的 3D 光線追蹤游戲,用 C 語言編寫后又被轉(zhuǎn)換為了?FPGA 比特流
2023-07-12 15:35:33
430 
隨著晶體管尺寸不斷向原子尺度靠近,摩爾定律正在放緩,面對工藝技術(shù)持續(xù)微縮所增加的成本及復(fù)雜性,市場亟需另辟蹊徑以實(shí)現(xiàn)低成本前提下的芯片高性能,以TSV(Through Silicon Via
2023-07-10 16:57:20
403 編者注:TSV是通過在芯片與芯片之間、晶圓和晶圓之間制作垂直導(dǎo)通;TSV技術(shù)通過銅、鎢、多晶硅等導(dǎo)電物質(zhì)的填充,實(shí)現(xiàn)硅通孔的垂直電氣互聯(lián),這項(xiàng)技術(shù)是目前唯一的垂直電互連技術(shù),是實(shí)現(xiàn)3D先進(jìn)封裝的關(guān)鍵技術(shù)之一。
2023-07-03 09:45:34
2001 
隨著三維集成技術(shù)的發(fā)展,如何將不同材料、結(jié)構(gòu)、工藝、功能的芯片器件實(shí)現(xiàn)一體化、多功能集成化是未來系統(tǒng)集成發(fā)展的重點(diǎn)?;?b class="flag-6" style="color: red">TSV、再布線(RDL)、微凸點(diǎn)(Micro Bump)、倒裝焊(FC)等關(guān)鍵工藝的硅轉(zhuǎn)接基板集成技術(shù)是將處理器、存儲器等多種芯片集成到同一個基板上,可提供高密度引腳的再分布。
2023-07-01 10:35:21
1395 
我有一個老程序,是使用VS2013 + QT3.3.4開發(fā)的,開發(fā)了很多dll,現(xiàn)在我想用VS2013+QT5來修改它的用戶界面部分,盡量不去改它的dll,因?yàn)樘郿ll了。想問一下大家vs+qt3編譯的dll,vs+qt5可以調(diào)用嗎?如果可以有什么資料可以參考。如果不可以,可以解釋一下嗎?
2023-06-26 07:02:22
和最具影響力的領(lǐng)導(dǎo)者之一。 ? 山姆·阿爾特曼在美國華盛頓國會參議院司法隱私、技術(shù)和法律聽證會上等待發(fā)言 上周二,山姆·阿爾特曼在美國國會作證,介紹他的公司OpenAI以及去年AI技術(shù)的爆炸式發(fā)展,這是立法者深入研究如何監(jiān)管新技術(shù)的首批重大事件之一。 ChatGPT的成
2023-06-19 14:15:53
1379 硅通孔(Through Si Vias,TSV)硅轉(zhuǎn)接基板技術(shù)作為先進(jìn)封裝的一種工藝方式,是實(shí)現(xiàn)千級IO芯片高密度組裝的有效途徑,近年來在系統(tǒng)集成領(lǐng)域得到快速應(yīng)用。
2023-06-16 16:11:33
342 
VS-10-C-2-3傾角傳感器在使用中有一定的注意事項(xiàng)。 因此,本文簡要介紹了VS-10-C-2-3雙軸傾角傳感器的使用注意事項(xiàng),供大家參考。
2023-06-08 15:33:47
523 
大家好,我的需求是將FPGA(賽靈思K7)采集的數(shù)據(jù)發(fā)送至工控機(jī)(Linux),數(shù)據(jù)量為每秒5M字節(jié),并解析工控機(jī)發(fā)送的控制指令(50字節(jié)/秒),有同個問題如下:
1.ARM選什么型號比較好
2023-06-02 18:25:04
工藝的發(fā)展重點(diǎn)。 ? 當(dāng)前最主要的封裝形式仍然為倒裝鍵合和引線鍵合,先進(jìn)封裝(包括2.5D集成、Fan-out WLP/PLP等)已經(jīng)進(jìn)入市場并占據(jù)一定市場份額,3D集成是當(dāng)前技術(shù)研究熱點(diǎn)。2018年底,英特爾發(fā)布了首個商用3D集成技術(shù):FOVEROS混合封裝。 ? 傳統(tǒng)的集成電
2023-05-31 11:02:40
1312 
主要的技術(shù)路徑。2.5D/3D封裝正在加速3D互連密度的技術(shù)突破,TSV及TGV的技術(shù)作為2.5D/3D封裝的核心技術(shù),越來越受到重視。
2023-05-23 12:29:11
2873 
大賽背景
開放原子開源大賽OpenHarmony創(chuàng)新賽期望達(dá)到以賽促用、以賽促教、以賽促學(xué)、以賽促練、以賽促創(chuàng)的效果,開發(fā)者通過學(xué)習(xí)OpenHarmony,開發(fā)出具有創(chuàng)新性,實(shí)用性的開源應(yīng)用軟件
2023-05-17 16:52:38
硅通孔(TSV) 是當(dāng)前技術(shù)先進(jìn)性最高的封裝互連技術(shù)之一?;?TSV 封裝的核心工藝包括 TSV 制造、RDL/微凸點(diǎn)加工、襯底減薄、圓片鍵合與薄圓片拿持等。
2023-05-08 10:35:24
2024 
VS512_數(shù)據(jù)表
2023-05-04 19:42:31
0 VS330_數(shù)據(jù)表
2023-05-04 19:42:14
0 應(yīng)用開發(fā)技術(shù),打造競技交流賽事,旨在提高開發(fā)者的動手實(shí)踐能力以及運(yùn)用新技術(shù)的創(chuàng)新創(chuàng)造能力。
通過本次大賽,期望達(dá)到以賽促用、以賽促教、以賽促學(xué)、以賽促練、以賽促創(chuàng)的效果,開發(fā)者通過學(xué)習(xí)
2023-04-23 11:15:44
MICROFJ-60035-TSV-TR1
2023-04-06 23:35:33
MICROFJ-30035-TSV-TR
2023-04-06 23:31:03
MICROFJ-60035-TSV-TR
2023-04-06 23:31:03
MODULE USB-TO-FPGA TOOL W/MANUAL
2023-04-06 11:27:29
MODULE USB-TO-FPGA TRAINING TOOL
2023-04-06 11:27:13
MODULE USB-TO-FPGA SPARTAN3
2023-04-06 11:27:13
MODULE USB-TO-FPGA SPARTAN 3A
2023-04-06 11:27:11
、通信、醫(yī)療、安防等工業(yè)領(lǐng)域,與6大主流工業(yè)處理器原廠強(qiáng)強(qiáng)聯(lián)合,包括德州儀器(TI)、恩智浦(NXP)、賽靈思(Xilinx)、全志科技、瑞芯微、紫光同創(chuàng),產(chǎn)品架構(gòu)涵蓋ARM、FPGA、DSP
2023-03-31 16:19:06
BOARD EVAL FPGA BLACKFIN EXTENDR
2023-03-30 12:06:40
BOARD EVAL FOR ORCA OR4E6 FPGA
2023-03-30 11:49:36
TSV911AIDCKR
2023-03-28 13:13:59
開拓者FPGA DEVB_121X160MM 6~24V
2023-03-28 13:06:25
我在做FPGA設(shè)計時,軟件已經(jīng)寫好,可是將程序一下進(jìn)FPGA芯片,5v供電電源就會被周期性拉低,從而在產(chǎn)生一個新的頻率,給后級電路的調(diào)制端造成很大的麻煩。請問產(chǎn)生的原因是因?yàn)楣奶?,電源帶載能力不夠嗎?在電源端加入陶瓷電容能夠解決嗎?
2023-03-27 13:47:18
評論