chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

3D-IC 中 硅通孔TSV 的設(shè)計(jì)與制造

jf_pJlTbmA9 ? 來源:Cadence楷登PCB及封裝資源中 ? 作者:Cadence楷登PCB及封裝 ? 2023-11-30 15:27 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本文要點(diǎn):

3D 集成電路需要一種方法來連接封裝中垂直堆疊的多個(gè)裸片

由此,與制造工藝相匹配的硅通孔(Through-Silicon Vias,TSV)設(shè)計(jì)應(yīng)運(yùn)而生

硅通孔設(shè)計(jì)有助于實(shí)現(xiàn)更先進(jìn)的封裝能力,可以在封裝的不同部分混用不同的通孔設(shè)計(jì)

3D 集成電路或2.5D 封裝方法,以及新的處理器ASIC,都依賴于以某種方式來連接封裝上相互堆疊的裸片。硅通孔是一種主要的互連技術(shù),用于在 2.5D/3D 封裝中通過中介層、基板、電源和堆疊的裸片間提供電氣連接。這些通孔提供了與 PCB 中相同的互連功能,但設(shè)計(jì)方法完全不一樣,需要根據(jù)它們在制造過程中的不同來設(shè)計(jì)。

如今,現(xiàn)代集成電路較常使用單一樣式的硅通孔,這是因?yàn)橛糜诼闫询B互連的沉積工藝較難實(shí)現(xiàn)。盡管在實(shí)現(xiàn)方面沒有太多的靈活性,但硅通孔使 2.5D 封裝和堆疊式集成電路的規(guī)模逐步縮小,在bump 數(shù)量增多的情況下,依然可以使bump的中體尺寸變小。在我們?yōu)樵O(shè)計(jì)選擇硅通孔樣式之前,需要考慮制造工藝以及硅通孔在制造中的困難。

硅通孔設(shè)計(jì)

wKgaomVdiEWAHFkWAAqt9H5ZatE485.png

3D 集成封裝基于裸片與中介層之間的垂直互連

硅通孔有三種設(shè)計(jì)樣式,用于連接中介層上堆疊的 3D 裸片,需要根據(jù)制造過程中的實(shí)現(xiàn)情況來選擇這些堆疊。硅通孔結(jié)構(gòu)一般用于集成了堆疊邏輯和存儲器的 2.5D/3D 集成系統(tǒng)級封裝。由于高帶寬存儲器占用了大量的封裝基板面積,針對這些部分使用硅通孔有諸多好處,可以沿著垂直堆疊的方向提供裸片之間的連接。

在 3D 集成電路中使用

硅通孔可以放置在 3D 集成電路中使用的裸片-裸片/裸片-晶圓工藝中,以定義通過基板和 I/O 的連接。下圖是以三種樣式實(shí)現(xiàn)的硅通孔截面示意圖。在這些圖中,通孔提供了一個(gè)長的垂直連接,垂直橫跨基板,并可進(jìn)入多個(gè)裸片層。

3D 集成電路中的硅通孔可以采用三種方法進(jìn)行設(shè)計(jì)和放置:

wKgZomVdiEyAT4hNAADnD07_PIY106.png

硅通孔的先通孔、中通孔和后通孔工藝

先通孔

先制作通孔,然后再將元件或鍵合裸片擺放在中介層上。首先,在通孔中沉積金屬,然后覆蓋結(jié)構(gòu)的頂部。堆疊裸片之間的金屬化連接,用于連接基板層并完成與硅通孔的連接。

中通孔

放置通孔需要在金屬化之前、擺放電路之后進(jìn)行。在堆疊過程中,通孔結(jié)構(gòu)要達(dá)到不同的層,并提供層之間的連接。盲孔、埋孔和通孔版本的硅通孔可以在這個(gè)過程中輕松放置。

后通孔

顧名思義,通孔是在堆疊和金屬化之后形成的,也叫做背面硅通孔。在這個(gè)過程中,將一個(gè)長的通孔結(jié)構(gòu)沿著封裝放置并穿過基板。該過程不影響金屬化,也不需要在晶圓減薄過程中納入顯現(xiàn) (reveal) 工藝。

用于在硅片上形成這些硅通孔的主要活性離子蝕刻工藝,是使用六氟化硫 (SF6) 和 C4F8 鈍化的 Bosch 蝕刻工藝。雖然非常大的孔可以由蝕刻掩膜定義并通過這種工藝形成,但蝕刻率對孔的長寬比非常敏感。在蝕刻之后,利用銅的電化學(xué)沉積來形成種子層,并通過電鍍堆積出孔的結(jié)構(gòu)。

在中介層和晶圓級封裝中使用

硅通孔也可用于中介層,將多個(gè)芯片或堆疊的裸片連接成 2.5D 封裝。擺放在中介層上的單個(gè)芯片可以是單片集成電路或硅上堆疊裸片,每個(gè)都有自己的硅通孔。這些堆疊的元件也可以是細(xì)間距 BGA/倒裝芯片封裝中的非標(biāo)準(zhǔn)元件,直接粘合在中介層的金屬焊盤上。然后,中介層利用倒裝芯片 bump 安裝到封裝基板上,如下圖所示:

wKgaomVdiFKAc00lAAON9F9EVGY902.png

硅中介層上的 2.5D 集成封裝

中介層中硅通孔的制造工藝與單片或裸片堆疊 3D 集成電路(見上文)的制造工藝基本相同,涉及類似的蝕刻和堆積工藝。這種工藝也可以直接在芯片的晶圓上制造通孔和形成封裝,稱為晶圓級封裝。然后,這些晶圓級封裝可以粘合到異構(gòu) 3D 集成電路上,或者可以形成 bump,直接安裝到 2.5D 封裝中使用的中介層上。

硅通孔對信號完整性有何影響

按照集成電路的尺寸標(biāo)準(zhǔn),硅通孔的結(jié)構(gòu)非常大,并且長寬比較高,因此在選擇硅通孔時(shí)要格外關(guān)注成本,因?yàn)檫@些大型結(jié)構(gòu)需要更長的加工時(shí)間。此外,其直徑可以達(dá)到幾微米,且可能帶有扇形輪廓,會帶來可靠性問題。然而,盡管制造復(fù)雜性有所增加,但考慮到信號和電源完整性,依然利大于弊,包括:

電源損耗更低,因?yàn)楣柰ɑミB比水平通道要短

沿著互連長度的寄生效應(yīng)更小

由于寄生電容更少,信號轉(zhuǎn)換更快

對繼續(xù)進(jìn)行 3D 集成和異構(gòu)集成來說是十分必要的

如果 VLSI 設(shè)計(jì)師想為專門的應(yīng)用開發(fā)更先進(jìn)的元件,就需要在物理布局中設(shè)計(jì)硅通孔,并運(yùn)行基本的信號仿真來驗(yàn)證電氣行為。

如果想在設(shè)計(jì)中實(shí)現(xiàn) 2.5D/3D 封裝的所有優(yōu)勢,請使用 Cadence 的全套系統(tǒng)分析工具。VLSI 設(shè)計(jì)師可以將多個(gè)特征模塊集成到新的設(shè)計(jì)中,并定義中介層連接,實(shí)現(xiàn)持續(xù)集成和擴(kuò)展。強(qiáng)大的場求解器提供全套軟件仿真功能,與電路設(shè)計(jì)和 PCB layout 軟件集成,打造了一個(gè)完整的系統(tǒng)設(shè)計(jì)工具包,適用于各類應(yīng)用和各種復(fù)雜程度的設(shè)計(jì)。

文章來源:Cadence楷登PCB及封裝資源中心

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 封裝
    +關(guān)注

    關(guān)注

    128

    文章

    8618

    瀏覽量

    145125
  • TSV
    TSV
    +關(guān)注

    關(guān)注

    4

    文章

    121

    瀏覽量

    81876
  • 硅通孔
    +關(guān)注

    關(guān)注

    2

    文章

    26

    瀏覽量

    11980
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    日月光最新推出FOCoS-Bridge TSV技術(shù)

    日月光半導(dǎo)體最新推出FOCoS-Bridge TSV技術(shù),利用提供更短供電路徑,實(shí)現(xiàn)更高 I/O 密度與更好散熱性能,滿足AI/HPC對高帶寬與高效能的需求。
    的頭像 發(fā)表于 05-30 15:30 ?448次閱讀

    TSV以及博世工藝介紹

    在現(xiàn)代半導(dǎo)體封裝技術(shù)不斷邁向高性能、小型化與多功能異構(gòu)集成的背景下,TSV,Through-SiliconVia)工藝作為實(shí)現(xiàn)芯片垂直互連與三維集成(3DIC)的核心技術(shù),正日
    的頭像 發(fā)表于 04-17 08:21 ?461次閱讀
    <b class='flag-5'>TSV</b>以及博世工藝介紹

    TSV填充材料

    電子發(fā)燒友網(wǎng)報(bào)道(文/黃山明)TSV(Through Silicon Via)即技術(shù),是通過在芯片和芯片之間、晶圓和晶圓之間制作垂直導(dǎo)通,實(shí)現(xiàn)芯片之間互連的技術(shù),是2.5D/
    的頭像 發(fā)表于 04-14 01:15 ?1507次閱讀

    基于TSV3D-IC關(guān)鍵集成技術(shù)

    3D-IC通過采用TSV(Through-Silicon Via,)技術(shù),實(shí)現(xiàn)了不同層芯片之間的垂直互連。這種設(shè)計(jì)顯著提升了系統(tǒng)集成度,同時(shí)有效地縮短了互連線的長度。這樣的改進(jìn)不
    的頭像 發(fā)表于 02-21 15:57 ?1244次閱讀
    基于<b class='flag-5'>TSV</b>的<b class='flag-5'>3D-IC</b>關(guān)鍵集成技術(shù)

    將2.5D/3DIC物理驗(yàn)證提升到更高水平

    (InFO) 封裝這樣的 3D 扇出封裝方法,則更側(cè)重于手機(jī)等大規(guī)模消費(fèi)應(yīng)用。此外,所有主流設(shè)計(jì)公司、晶圓代工廠和封測代工廠 (OSAT) 都在投資新一代技術(shù)——使用 (TSV
    的頭像 發(fā)表于 02-20 11:36 ?672次閱讀
    將2.5<b class='flag-5'>D</b>/<b class='flag-5'>3</b>DIC物理驗(yàn)證提升到更高水平

    玻璃通(TGV)技術(shù)深度解析

    玻璃通(TGV,Through-Glass Via)技術(shù)是一種在玻璃基板上制造貫穿通的技術(shù),它與先進(jìn)封裝
    的頭像 發(fā)表于 02-02 14:52 ?2632次閱讀

    芯片先進(jìn)封裝(TSV)技術(shù)說明

    ,HBM)依靠在臺積電的28nm工藝節(jié)點(diǎn)制造的GPU芯片兩側(cè),TSV轉(zhuǎn)接基板采用UMC的65nm工藝,尺寸28mm×35mm。
    的頭像 發(fā)表于 01-27 10:13 ?1583次閱讀
    芯片先進(jìn)封裝<b class='flag-5'>硅</b>通<b class='flag-5'>孔</b>(<b class='flag-5'>TSV</b>)技術(shù)說明

    TSV三維堆疊芯片的可靠性問題

    質(zhì)量和 信賴性保證難度大 ;(2) 多層芯片堆疊結(jié)構(gòu)的機(jī)械穩(wěn) 定性控制難度大 ;(3) 芯片間熱管理和散熱解決方案 復(fù)雜 ;(4) 芯片測試和故障隔離、定位困難。 2.1 TSV
    的頭像 發(fā)表于 12-30 17:37 ?1308次閱讀

    先進(jìn)封裝TSV/技術(shù)介紹

    Hello,大家好,今天我們來分享下什么是先進(jìn)封裝TSV/技術(shù)。 TSV:Through Silicon Via,
    的頭像 發(fā)表于 12-17 14:17 ?1774次閱讀
    先進(jìn)封裝<b class='flag-5'>中</b>的<b class='flag-5'>TSV</b>/<b class='flag-5'>硅</b>通<b class='flag-5'>孔</b>技術(shù)介紹

    用平面錐制造100μm深10μm寬的高縱橫比

    得到的高深寬比深度100μm,頂部底部尺寸分別為10μm和6μm,而不會造成任何旁瓣損傷。通過進(jìn)一步優(yōu)化平面錐鏡的設(shè)計(jì),可以解決定制貝塞爾光束制造速度的問題,實(shí)現(xiàn)更快、更高分辨率和更精確的
    的頭像 發(fā)表于 12-09 16:52 ?1014次閱讀
    用平面錐<b class='flag-5'>制造</b>100μm深10μm寬的高縱橫比<b class='flag-5'>硅</b>通<b class='flag-5'>孔</b>

    AI時(shí)代核心存力HBM()

    HBM 對半導(dǎo)體產(chǎn)業(yè)鏈的影響1. HBM 的核心工藝在于技術(shù)(TSV)和堆疊鍵合技術(shù) TS
    的頭像 發(fā)表于 11-16 09:59 ?1096次閱讀
    AI時(shí)代核心存力HBM(<b class='flag-5'>中</b>)

    三維互連與集成技術(shù)

    本文報(bào)道了三維互連技術(shù)的核心工藝以及基于TSV形成的眾多先進(jìn)封裝集成技術(shù)。形成TSV主要有Via-First、Via-Middle、Via-Last
    的頭像 發(fā)表于 11-01 11:08 ?3816次閱讀
    <b class='flag-5'>硅</b>通<b class='flag-5'>孔</b>三維互連與集成技術(shù)

    玻璃通工藝流程說明

    TGV(Through-Glass Via),玻璃通,即是一種在玻璃基板上制造貫穿通的技術(shù),與
    的頭像 發(fā)表于 10-18 15:06 ?1438次閱讀
    玻璃通<b class='flag-5'>孔</b>工藝流程說明

    一文了解(TSV)及玻璃通(TGV)技術(shù)

    按照封裝的外形,可將封裝分為 插孔式封裝 、 表面貼片式封裝 、 BGA 封裝 、 芯片尺寸封裝 (CSP), 單芯片模塊封裝 (SCM,印制電路板(PCB)上的布線與集成路(IC)板焊盤之間的縫隙
    的頭像 發(fā)表于 10-14 13:31 ?3611次閱讀
    一文了解<b class='flag-5'>硅</b>通<b class='flag-5'>孔</b>(<b class='flag-5'>TSV</b>)及玻璃通<b class='flag-5'>孔</b>(TGV)技術(shù)

    Samsung 和Cadence在3D-IC熱管理方面展開突破性合作

    ? 企業(yè)若想保持領(lǐng)先地位,往往需要在快速發(fā)展的技術(shù)領(lǐng)域中培養(yǎng)戰(zhàn)略合作伙伴關(guān)系并開展前沿創(chuàng)新。Samsung 和 Cadence 在 3D-IC 熱管理方面的突破性合作就完美詮釋了這一策略。此舉不僅
    的頭像 發(fā)表于 07-16 16:56 ?1175次閱讀