chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

三星電子開發(fā)業(yè)界首創(chuàng)的12層3D TSV芯片封裝技術(shù)

jf_1689824270.4192 ? 來源:電子發(fā)燒友網(wǎng) ? 作者:jf_1689824270.4192 ? 2019-10-08 16:32 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

這項新技術(shù)允許使用超過60,000個TSV孔堆疊12個DRAM芯片,同時保持與當(dāng)前8層芯片相同的厚度。

全球先進(jìn)半導(dǎo)體技術(shù)的領(lǐng)導(dǎo)者三星電子今天宣布,它已開發(fā)出業(yè)界首個12層3D-TSV(直通硅通孔)技術(shù)。

三星的創(chuàng)新被認(rèn)為是大規(guī)模生產(chǎn)高性能芯片的最具挑戰(zhàn)性的封裝技術(shù)之一,因為它需要精確的精度才能通過具有60,000多個TSV孔的三維配置垂直互連12個DRAM芯片。

封裝的厚度(720um)與當(dāng)前的8層高帶寬存儲器(HBM2)產(chǎn)品相同,這在組件設(shè)計上是一項重大進(jìn)步。這將幫助客戶發(fā)布具有更高性能容量的下一代大容量產(chǎn)品,而無需更改其系統(tǒng)配置設(shè)計。


圖1:PKG截面結(jié)構(gòu)

此外,3D封裝技術(shù)還具有比當(dāng)前現(xiàn)有的引線鍵合技術(shù)短的芯片間數(shù)據(jù)傳輸時間,從而顯著提高了速度并降低了功耗。

三星電子TSP(測試與系統(tǒng)封裝)執(zhí)行副總裁Hong-Joo Baek表示:“隨著各種新時代的應(yīng)用(例如人工智能AI)和高功率計算(HPC)),確保超高性能存儲器的所有復(fù)雜性的封裝技術(shù)變得越來越重要?!?/p>

隨著摩爾定律的擴展達(dá)到極限,預(yù)計3D-TSV技術(shù)的作用將變得更加關(guān)鍵。我們希望站在這一最新的芯片封裝技術(shù)的最前沿?!?/p>

依靠其12層3D-TSV技術(shù),三星將為數(shù)據(jù)密集型和超高速應(yīng)用提供最高的DRAM性能。

而且,通過將堆疊層數(shù)從8個增加到12個,三星很快將能夠批量生產(chǎn)24GB高帶寬內(nèi)存,其容量是當(dāng)今市場上8GB高帶寬內(nèi)存的三倍。


圖2:引線鍵合與TSV技術(shù)

三星將憑借其尖端的12層3D TSV技術(shù)滿足快速增長的大容量HBM解決方案市場需求,并希望鞏固其在高端半導(dǎo)體市場的領(lǐng)先地位。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 三星電子
    +關(guān)注

    關(guān)注

    4

    文章

    570

    瀏覽量

    40715
  • 內(nèi)存
    +關(guān)注

    關(guān)注

    9

    文章

    3173

    瀏覽量

    76118
  • 芯片封裝
    +關(guān)注

    關(guān)注

    13

    文章

    604

    瀏覽量

    32085
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    3D封裝架構(gòu)的分類和定義

    3D封裝架構(gòu)主要分為芯片芯片集成、封裝封裝集成和異構(gòu)集成
    的頭像 發(fā)表于 10-16 16:23 ?1333次閱讀
    <b class='flag-5'>3D</b><b class='flag-5'>封裝</b>架構(gòu)的分類和定義

    iTOF技術(shù),多樣化的3D視覺應(yīng)用

    視覺傳感器對于機器信息獲取至關(guān)重要,正在從二維(2D)發(fā)展到維(3D),在某些方面模仿并超越人類的視覺能力,從而推動創(chuàng)新應(yīng)用。3D 視覺解決方案大致分為立體視覺、結(jié)構(gòu)光和飛行時間 (
    發(fā)表于 09-05 07:24

    AD 3D封裝庫資料

    ?AD ?PCB 3D封裝
    發(fā)表于 08-27 16:24 ?2次下載

    3D封裝的優(yōu)勢、結(jié)構(gòu)類型與特點

    nm 時,摩爾定律的進(jìn)一步發(fā)展遭遇瓶頸。傳統(tǒng) 2D 封裝因互連長度較長,在速度、能耗和體積上難以滿足市場需求。在此情況下,基于轉(zhuǎn)接板技術(shù)的 2.5D
    的頭像 發(fā)表于 08-12 10:58 ?1995次閱讀
    <b class='flag-5'>3D</b><b class='flag-5'>封裝</b>的優(yōu)勢、結(jié)構(gòu)類型與特點

    TSV技術(shù)的關(guān)鍵工藝和應(yīng)用領(lǐng)域

    2.5D/3D封裝技術(shù)作為當(dāng)前前沿的先進(jìn)封裝工藝,實現(xiàn)方案豐富多樣,會根據(jù)不同應(yīng)用需求和技術(shù)發(fā)展
    的頭像 發(fā)表于 08-05 15:03 ?2558次閱讀
    <b class='flag-5'>TSV</b><b class='flag-5'>技術(shù)</b>的關(guān)鍵工藝和應(yīng)用領(lǐng)域

    基于TSV的減薄技術(shù)解析

    在半導(dǎo)體維集成(3D IC)技術(shù)中,硅通孔(TSV)是實現(xiàn)芯片垂直堆疊的核心,但受深寬比限制,傳統(tǒng)厚硅片(700-800μm)難以制造直徑
    的頭像 發(fā)表于 07-29 16:48 ?1215次閱讀
    基于<b class='flag-5'>TSV</b>的減薄<b class='flag-5'>技術(shù)</b>解析

    突破堆疊瓶頸:三星電子擬于16HBM導(dǎo)入混合鍵合技術(shù)

    成為了全球存儲芯片巨頭們角逐的焦點。三星電子作為行業(yè)的領(lǐng)軍企業(yè),一直致力于推動 HBM 技術(shù)的革新。近日有消息傳出,三星
    的頭像 發(fā)表于 07-24 17:31 ?511次閱讀
    突破堆疊瓶頸:<b class='flag-5'>三星</b><b class='flag-5'>電子</b>擬于16<b class='flag-5'>層</b>HBM導(dǎo)入混合鍵合<b class='flag-5'>技術(shù)</b>

    看點:三星電子Q2利潤預(yù)計重挫39% 動紀(jì)元宣布完成近5億元A輪融資

    )這意味著三星電子預(yù)計其第二季度營業(yè)利潤暴跌39%。這也是三星六個季度以來的最低業(yè)績水平,同時,這也意味著三星業(yè)績連續(xù)第四個季度下滑。 業(yè)界
    的頭像 發(fā)表于 07-07 14:55 ?511次閱讀

    回收三星S21指紋排線 適用于三星系列指紋模組

    深圳帝歐電子回收三星S21指紋排線,收購適用于三星S21指紋模組?;厥?b class='flag-5'>三星指紋排線,收購三星指紋排線,全國高價回收
    發(fā)表于 05-19 10:05

    三星在4nm邏輯芯片上實現(xiàn)40%以上的測試良率

    較為激進(jìn)的技術(shù)路線,以挽回局面。 4 月 18 日消息,據(jù)韓媒《ChosunBiz》當(dāng)?shù)貢r間 16 日報道,三星電子在其 4nm 制程 HBM4 內(nèi)存邏輯芯片的初步測試生產(chǎn)中取得了40
    發(fā)表于 04-18 10:52

    三星推出抗量子芯片 正在準(zhǔn)備發(fā)貨

    三星半導(dǎo)體部門宣布已成功開發(fā)出名為S3SSE2A的抗量子芯片,目前正積極準(zhǔn)備樣品發(fā)貨。這一創(chuàng)新的芯片專門設(shè)計用以保護(hù)移動設(shè)備中的關(guān)鍵數(shù)據(jù),用
    的頭像 發(fā)表于 02-26 15:23 ?2434次閱讀

    基于TSV3D-IC關(guān)鍵集成技術(shù)

    3D-IC通過采用TSV(Through-Silicon Via,硅通孔)技術(shù),實現(xiàn)了不同芯片之間的垂直互連。這種設(shè)計顯著提升了系統(tǒng)集成度
    的頭像 發(fā)表于 02-21 15:57 ?2272次閱讀
    基于<b class='flag-5'>TSV</b>的<b class='flag-5'>3D</b>-IC關(guān)鍵集成<b class='flag-5'>技術(shù)</b>

    2.5D3D封裝技術(shù)介紹

    整合更多功能和提高性能是推動先進(jìn)封裝技術(shù)的驅(qū)動,如2.5D3D封裝。 2.5D/
    的頭像 發(fā)表于 01-14 10:41 ?2629次閱讀
    2.5<b class='flag-5'>D</b>和<b class='flag-5'>3D</b><b class='flag-5'>封裝</b><b class='flag-5'>技術(shù)</b>介紹

    三星LPDDR5X榮獲CES 2025創(chuàng)新獎

    在CES 2025開幕前夕,三星半導(dǎo)體憑借其在存儲技術(shù)領(lǐng)域的卓越創(chuàng)新與突破,以業(yè)界首創(chuàng)的LPDDR5X DRAM技術(shù),獲得了CES 2025在移動設(shè)備、配件及應(yīng)用程序領(lǐng)域的創(chuàng)新獎。
    的頭像 發(fā)表于 12-31 15:15 ?1088次閱讀

    TSV維堆疊芯片的可靠性問題

    TSV 封裝技術(shù)特點鮮明、性能好、前景廣闊, 是未來發(fā)展方向,但是 TSV 堆疊芯片這種結(jié)構(gòu)
    的頭像 發(fā)表于 12-30 17:37 ?2397次閱讀