chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Graphcore發(fā)布最新IPU:世界首款采用臺積電3D Wafer-on-Wafer的處理器

Carol Li ? 來源:電子發(fā)燒友網(wǎng) ? 作者:李彎彎 ? 2022-03-03 18:39 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

電子發(fā)燒友網(wǎng)報道(文/李彎彎)3月3日,Graphcore發(fā)布最新一代IPU,性能比上一代提升40%,電源效率提升16%,這是全球首款基于臺積電3D Wafer-on-Wafer的處理器。從上一代IPU到新的IPU,開發(fā)者無需修改代碼,價格保持不變,現(xiàn)在已經(jīng)上市。

世界首顆基于臺積電3D Wafer-on-Wafer的處理器


Graphcore大中華區(qū)總裁兼全球首席營收官盧濤向媒體介紹,新一代IPU名叫Bow IPU,是一個3D封裝的芯片,單個封裝中有超過600億個晶體管,具有350 TeraFLOPS的人工智能計(jì)算的性能,上一代MK2 IPU是250 TeraFLOPS。


Bow IPU在供電方面也做了很多優(yōu)化,片內(nèi)存儲保持了0.9 GB的容量,但吞吐量從47.5TB/s提高到65TB/s。

處理器內(nèi)核個數(shù)、獨(dú)立線程個數(shù)等等,包括外部的一些接口,Bow IPU跟上一代處理器相比都沒有變化。相比上一代,Bow IPU變化主要體現(xiàn)在它是一個3D封裝的處理器,晶體管的規(guī)模有所增加,以及算力和吞吐量有所提升。


Bow IPU由2顆裸片疊在一起構(gòu)成,使用了臺積電的SoIC-WoW技術(shù)。一個IPU的裸片在下面,另一個裸片在上面。上面的裸片為供電、節(jié)能等功能提供幫助。

盧濤表示,跟之前的處理器相比,這個設(shè)計(jì)使得新產(chǎn)品在實(shí)際運(yùn)算算力提高的情況下,能效方面也有所提升。

從某種意義來說,這是Graphcore跟臺積電一起聯(lián)合創(chuàng)新的結(jié)果。

基于Bow IPU的Bow系統(tǒng)性能大幅提升

除了BowIPU,Graphcore同時發(fā)布了基于Bow IPU的Bow系統(tǒng),包括Bow Pod16、Bow Pod32、Bow Pod64、Bow Pod256,以及Bow Pod1024。以Bow Pod16為例,Bow Pod16中包括4臺1U的Bow-2000,還包括1臺CPU服務(wù)器,能提供5.6 PetaFLOPS算力。


以Bow Pod16縱向擴(kuò)展的Bow Pod32、Bow Pod64分別包括8臺Bow-2000、16臺Bow-2000?;贐ow Pod64可以再橫向擴(kuò)展到Bow Pod256、Bow Pod1024等。Bow Pod1024包括256臺Bow-2000,可以提供358.4 PetaFLOPS的人工智能計(jì)算。目前,除了Bow Pod1024在早期訪問階段外,Bow Pod16、Bow Pod32、Bow Pod64、Bow Pod256均已量產(chǎn)。


性能擴(kuò)展方面,以IPU-POD16的性能作為基準(zhǔn),Bow Pod16的性能可以提升1.4倍,Bow Pod256可以提升18倍。


盧濤介紹,Bow-2000 IPUMachine使用了4顆Bow IPU。此前,在這樣一個1U刀片里,Graphcore提供了1 PetaFLOPS的算力,現(xiàn)在Graphcore提供了1.4 PetaFLOPS的算力。Bow-2000具有3.6 GB處理器內(nèi)存儲,吞吐量為260TB/s,IPU流存儲多達(dá)256 GB,IPU-Fabric為2.8 Tbps。

100%軟件兼容,開箱即用無需更改代碼


盧濤強(qiáng)調(diào),新一代產(chǎn)品跟前一代產(chǎn)品百分之百軟件兼容,基本上能做到開箱即用。用戶得到性能提升的同時不需要修改代碼,不僅是應(yīng)用軟件,包括底層軟件、驅(qū)動等都不需要做任何修改,可以無縫集成到正在不斷變得更加廣泛的IPU軟件合作伙伴生態(tài)中。

這一點(diǎn)特別關(guān)鍵。很多產(chǎn)品在從一代往另一代演進(jìn)的時候,在實(shí)現(xiàn)性能提升的同時,還需要很多的軟件適配工作。而100%的軟件兼容,意味著已經(jīng)使用Graphcore上一代IPU的用戶在未來購置新的Bow IPU后,不需要做任何軟件適配工作就能獲得性能提升。

提供完整軟件棧生態(tài)系統(tǒng)

Graphcore中國工程副總裁、AI算法科學(xué)家金琛對媒體表示,上述的這些性能提升,除了硬件新架構(gòu)外,也要?dú)w功于Graphcore的軟件棧和生態(tài)系統(tǒng),其中的核心部分就是Poplar SDK。

金琛表示,Poplar SDK包括driver,上層XLA的backend,以及Graphcore自研的PopART等,這些軟件的加持使得Graphcore能夠?qū)崿F(xiàn)在不同應(yīng)用的性能上的廣泛和通用的提升。


除此之外,Graphcore還提供比較豐富的生態(tài)。比如AI軟件框架,支持PyTorch、TensorFlow、HALO、PaddlePaddle,以及Keras等。在用戶方面,支持Jupyter NoteBook,以及Inference Deployment Toolkit等,幫助客戶實(shí)現(xiàn)推算一體的部署。

在開發(fā)者社區(qū)方面,Graphcore提供廣泛的代碼用例,以及各種文檔、視頻的示范。Graphcore在機(jī)器學(xué)習(xí)應(yīng)用上提供了特別多模型范例,覆蓋了不同的AI垂直領(lǐng)域,如圖像識別、物體檢測,語音模型、語言模型等,這個模型庫還在不停迭代和增加。

在云上,Graphcore也提供了廣泛的部署。此外,Graphcore的PopVision工具可以幫助用戶和Poplar編程者更有效地提升應(yīng)用在Graphcore的平臺上的性能優(yōu)化。


提供10倍的總體擁有成本優(yōu)勢


Graphcore不僅提供高效的性能,在性價比上也有比較顯著的優(yōu)勢。比如,上圖左邊是Bow Pod的一個形態(tài),右邊是DGX-A100的一個形態(tài)??梢钥吹?,在DGX-A100上需要70個小時的訓(xùn)練時間,在Bow Pod16上,EfficientNet-B4的backbone的訓(xùn)練只需要14個小時左右,基本快了5倍,性價比又有優(yōu)勢,總體擁有成本(TCO)的增益可以達(dá)到接近10倍左右。

Graphcore未來還要做什么?


人的大腦大概有860億個神經(jīng)元,100萬億個突觸,這個突觸相當(dāng)于人工智能里面模型的參數(shù)個數(shù)。也就是說,最大的人工智能模型的參數(shù)跟真正的人的大腦比較起來,還有100倍左右的差距。

盧濤談到,目前Graphcore正在開發(fā)一款可以用來超越人腦處理的超級智能機(jī)器——Good Computer,即古德計(jì)算機(jī)。這個命名有兩層含義,一層是好的計(jì)算機(jī),希望計(jì)算機(jī)能夠帶來正面的影響,另外也是向前輩致敬——JackGood是一位非常知名的計(jì)算機(jī)科學(xué)家。


Good Computer大概能夠達(dá)到8192個未來的IPU,提供超過10 Exa-Flops的AI算力,未來也許會繼續(xù)向3D Wafer-on-Wafer演進(jìn),可以實(shí)現(xiàn)4 PB的存儲,可以助力超過500萬億參數(shù)規(guī)模的人工智能模型的開發(fā),Poplar SDK完全支持。

預(yù)計(jì)價格取決于不同的配置,大概在100萬美元到1.5億美元的規(guī)模。盧濤表示,從Bow IPU往前展望,這是Graphcore正在做的一個產(chǎn)品。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 臺積電
    +關(guān)注

    關(guān)注

    44

    文章

    5799

    瀏覽量

    175563
  • IPU
    IPU
    +關(guān)注

    關(guān)注

    0

    文章

    35

    瀏覽量

    15942
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    CoWoS平臺微通道芯片封裝液冷技術(shù)的演進(jìn)路線

    在先進(jìn)封裝技術(shù),特別是CoWoS(Chip on Wafer on Substrate)平臺上的微通道芯片液冷技術(shù)路線,是其應(yīng)對高性能計(jì)算和AI芯片高熱流密度挑戰(zhàn)的關(guān)鍵策略。本報
    的頭像 發(fā)表于 11-10 16:21 ?2718次閱讀
    <b class='flag-5'>臺</b><b class='flag-5'>積</b><b class='flag-5'>電</b>CoWoS平臺微通道芯片封裝液冷技術(shù)的演進(jìn)路線

    Q3凈利潤4523億元新臺幣 英偉達(dá)或取代蘋果成最大客戶

    39.1%,凈利潤創(chuàng)下紀(jì)錄新高,在上年同期凈利潤為3252.58億新臺幣。 每股盈余為新臺幣17.44元,同比增加39.0%。 目前臺
    的頭像 發(fā)表于 10-16 16:57 ?2698次閱讀

    玩轉(zhuǎn) KiCad 3D模型的使用

    “ ?本文將帶您學(xué)習(xí)如何將 3D 模型與封裝關(guān)聯(lián)、文件嵌入,講解 3D 查看中的光線追蹤,以及如何使用 CLI 生成 PCBA 的 3D 模型。? ” ? 在日常的 PCB 設(shè)計(jì)中,
    的頭像 發(fā)表于 09-16 19:21 ?1.1w次閱讀
    玩轉(zhuǎn) KiCad <b class='flag-5'>3D</b>模型的使用

    MediaTek采用2納米制程開發(fā)芯片

    MediaTek 今日宣布,MediaTek 首采用 2 納米制程的旗艦系統(tǒng)單芯片(SoC)已成功完成設(shè)計(jì)流片(Tape out),
    的頭像 發(fā)表于 09-16 16:40 ?1030次閱讀

    引領(lǐng)全球半導(dǎo)體制程創(chuàng)新,2納米制程備受關(guān)注

    眾多大型科技公司的訂單。根據(jù)韓國媒體ChosunBiz的報道,的2納米制程技術(shù)將率先應(yīng)用于蘋果計(jì)劃推出的下一代iPhone系列的應(yīng)用處理器(AP)生產(chǎn)。這一決
    的頭像 發(fā)表于 07-21 10:02 ?839次閱讀
    <b class='flag-5'>臺</b><b class='flag-5'>積</b><b class='flag-5'>電</b>引領(lǐng)全球半導(dǎo)體制程創(chuàng)新,2納米制程備受關(guān)注

    ipa干燥wafer原理

    IPA干燥晶圓(Wafer)的原理主要基于異丙醇(IPA)的物理化學(xué)特性,通過蒸汽冷凝、混合置換和表面張力作用實(shí)現(xiàn)晶圓表面的高效脫水。以下是其核心原理和過程的分步解釋: 1. IPA蒸汽與水分的混合
    的頭像 發(fā)表于 06-11 10:38 ?2029次閱讀

    wafer清洗和濕法腐蝕區(qū)別一覽

    在半導(dǎo)體制造中,wafer清洗和濕法腐蝕是兩個看似相似但本質(zhì)不同的工藝步驟。為了能讓大家更好了解,下面我們就用具體來為大家描述一下其中的區(qū)別: Wafer清洗和濕法腐蝕是半導(dǎo)體制造中的兩個關(guān)鍵工藝
    的頭像 發(fā)表于 06-03 09:44 ?763次閱讀

    TechWiz LCD 3D應(yīng)用:撓曲效用仿真

    完成后在TechWiz LCD 3D中加載并進(jìn)行相關(guān)參數(shù)設(shè)置 2.2在TechWiz LCD 3D軟件中開啟應(yīng)用撓曲效應(yīng)的功能 2.3其它設(shè)置 液晶設(shè)置 電壓條件設(shè)置 光學(xué)分析部分,添加偏振片 結(jié)果查看 3.1 V-T
    發(fā)表于 05-14 08:55

    西門子與合作推動半導(dǎo)體設(shè)計(jì)與集成創(chuàng)新 包括N3P N3C A14技術(shù)

    西門子和在現(xiàn)有 N3P 設(shè)計(jì)解決方案的基礎(chǔ)上,進(jìn)一步推進(jìn)針對臺 N
    發(fā)表于 05-07 11:37 ?1453次閱讀

    AMD實(shí)現(xiàn)首個基于N2制程的硅片里程碑

    代號為“Venice”的新一代AMD EPYC CPU是首基于電新一代N2制程的高性能計(jì)算產(chǎn)品。 ? AMD表示,其代號為“Venice”的新一代AMD EPYC?處理器是業(yè)
    的頭像 發(fā)表于 05-06 14:46 ?665次閱讀
    AMD實(shí)現(xiàn)首個基于<b class='flag-5'>臺</b><b class='flag-5'>積</b><b class='flag-5'>電</b>N2制程的硅片里程碑

    2nm制程良率已超60%

    ,較三個月前技術(shù)驗(yàn)證階段實(shí)現(xiàn)顯著提升(此前驗(yàn)證階段的良率已經(jīng)可以到60%),預(yù)計(jì)年內(nèi)即可達(dá)成量產(chǎn)準(zhǔn)備。 值得關(guān)注的是,蘋果作為戰(zhàn)略合作伙伴,或?qū)⒙氏?b class='flag-5'>采用這一尖端制程。盡管廣發(fā)證券
    的頭像 發(fā)表于 03-24 18:25 ?1310次閱讀

    配備3D圖形加速引擎的通用微處理器RZ/G2LC數(shù)據(jù)手冊

    RZ/G2LC 微處理器配備 Cortex?-A55 (1.2 GHz) CPU、16 位 DDR3L/DDR4 接口以及帶 Arm Mali-G31的 3D 圖形加速引擎。 此外,這款微處理
    的頭像 發(fā)表于 03-12 17:29 ?800次閱讀
    配備<b class='flag-5'>3D</b>圖形加速引擎的通用微<b class='flag-5'>處理器</b>RZ/G2LC數(shù)據(jù)手冊

    將在臺灣再建11條芯生產(chǎn)線

    美國可能取消對芯片廠商的補(bǔ)助,董事長魏哲家3月6日首度表示,坦白說“就算沒有補(bǔ)助也不怕”,
    的頭像 發(fā)表于 03-07 15:15 ?582次閱讀

    CoWoS產(chǎn)能未來五年穩(wěn)健增長

    盡管全球政治經(jīng)濟(jì)形勢充滿不確定性,半導(dǎo)體業(yè)內(nèi)人士仍對臺未來五年的先進(jìn)封裝擴(kuò)張戰(zhàn)略保持樂觀態(tài)度,特別是其CoWoS(Chip-on-Wafer-on-Substrate)封裝技術(shù)的生產(chǎn)能力預(yù)計(jì)將保持穩(wěn)定增長。
    的頭像 發(fā)表于 02-08 15:47 ?998次閱讀

    蘋果M5芯片量產(chǎn),采用N3P制程工藝

    工藝——N3P。與前代工藝相比,N3P在性能上實(shí)現(xiàn)了約5%的提升,同時在功耗方面降低了5%至10%。這一顯著的進(jìn)步意味著,搭載M5芯片的設(shè)備將能夠提供更強(qiáng)大的處理能力,同時擁有更出色的電池續(xù)航能力。 除了制程工藝的提升,蘋果M5
    的頭像 發(fā)表于 02-06 14:17 ?1403次閱讀