曰本美女∴一区二区特级A级黄色大片, 国产亚洲精品美女久久久久久2025, 页岩实心砖-高密市宏伟建材有限公司, 午夜小视频在线观看欧美日韩手机在线,国产人妻奶水一区二区,国产玉足,妺妺窝人体色WWW网站孕妇,色综合天天综合网中文伊,成人在线麻豆网观看

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

Cadence數(shù)字和定制/模擬設計流程獲得TSMC最新N3E和N2工藝技術認證

Cadence楷登 ? 來源:Cadence楷登 ? 2023-05-09 10:09 ? 次閱讀

內(nèi)容提要:

雙方協(xié)力加速 N3E 和 N2 節(jié)點上的人工智能、超大規(guī)模和移動 IC 開發(fā)

共同客戶積極使用 N3E 和 N2 的 PDK 進行設計

支持 TSMC 最新節(jié)點的 Cadence 流程提供了最佳的 PPA、簡易的模擬數(shù)據(jù)遷移并幫助加快產(chǎn)品上市

楷登電子(美國 Cadence 公司,NASDAQ:CDNS)近日宣布,Cadence 數(shù)字和定制/模擬設計流程已通過 TSMC N3E 和 N2 先進工藝的設計規(guī)則手冊(DRM)認證。兩家公司還發(fā)布了相應的 N3E 和 N2 制程設計套件(PDK),以加快在上述節(jié)點的移動、人工智能和超大規(guī)模計算的 IC 設計創(chuàng)新??蛻粢验_始積極使用這些新的工藝節(jié)點和經(jīng)過認證的 Cadence流程來實現(xiàn)功率、性能和面積(PPA)目標,簡化模擬遷移過程,并縮短上市時間。

N3E 和 N2 工藝的數(shù)字全流程認證

Cadence 和 TSMC 緊密合作,確保其完整的 RTL-to-GDS 流程符合 TSMC 的 N3E 和 N2 節(jié)點要求,其中包括Innovus Implementation System、Quantus Extraction Solution 和 Quantus Field Solver、TempusTiming Signoff Solution 和 ECO Option、PegasusVerification System、LiberateCharacterization Portfolio、VoltusIC Power Integrity Solution 以及 Voltus-Fi Custom Power Integrity Solution。GenusSynthesis Solution 結合預測性質(zhì)的 iSpatial 技術也支持最新的 N3E 和 N2 技術。

完整的 Cadence 數(shù)字實現(xiàn)和簽核流程支持一系列新的設計特征,包括為了在 N3E 節(jié)點上實現(xiàn)最佳 PPA 結果,從綜合到簽核工程變更命令(ECO)都可以使用原生的混合單元行優(yōu)化技術;以及對單元引腳對齊和連接的支持。該流程可供客戶快速采用,以便他們體驗最新的 TSMC N3E 和 N2 工藝技術所帶來的優(yōu)勢。

N3E 和 N2 定制/模擬流程認證

Cadence Virtuoso Studio,包括 Virtuoso Schematic Editor、Virtuoso ADE Suite 和 Virtuoso Layout Suite,以及 SpectreSimulation Platform,包括 Spectre X Simulator、Spectre Accelerated Parallel Simulator (APS)、Spectre eXtensive Partitioning Simulator (XPS) 和 Spectre RF Option,這些產(chǎn)品在管理工藝角仿真、統(tǒng)計分析、設計中心化和電路優(yōu)化上均做了改進。最新的 Virtuoso ADE Suite 架構能夠在現(xiàn)代計算集群或公有云/私有云中并行運行多達數(shù)千個仿真點,從而幫助用戶優(yōu)化設計。

Virtuoso Layout Suite 包含多項創(chuàng)新,旨在提供更高效的 IC layout,以提供更好的性能和擴展性;基于網(wǎng)格的結構化器件擺放方法,在布局、布線、填充和 dummy 的插入上具有互動式的助理功能;一個新的器件級自動布線工具,旨在解決先進制程節(jié)點上的挑戰(zhàn);在 TSMC 先進制程節(jié)點上跨節(jié)點移植定制設計和 layout,具有增強的模擬遷移和 layout 重用功能;集成的寄生參數(shù)提取和 EM-IR 檢查;以及結合 Pegasus Verification Solution,進行集成式簽核級別的物理驗證能力。

“我們的客戶能夠使用已通過最先進的 N3E 和 N2 工藝認證的設計工具,這至關重要。他們可以享受最新工藝革新帶來的顯著功耗和性能提升?!盩SMC 設計基礎設施管理部主管 Dan Kochpatcharin表示,“通過與 Cadence 的持續(xù)合作,我們一直在尋找新的方法,來為客戶提供價值。這些客戶每日都在努力將下一代芯片創(chuàng)新帶入生活?!?/p>

“Cadence 和 TSMC 都致力于推動技術進步,塑造電子設計的未來,助力工程師們實現(xiàn) PPA 和生產(chǎn)力目標,”Cadence 公司資深副總裁兼數(shù)字與簽核事業(yè)部總經(jīng)理 Chin-Chi Teng 博士表示,“隨著芯片需求持續(xù)增長,創(chuàng)新的步伐也必須跟上。我們非常有信心,使用我們的數(shù)字和定制/模擬設計流程,加上 TSMC 的 N3E 和 N2 技術,客戶一定能夠?qū)崿F(xiàn)設計成功?!?/p>

Cadence 的數(shù)字和定制/模擬設計流程支持 Cadence 的智能系統(tǒng)設計(Intelligent System Design)戰(zhàn)略,旨在實現(xiàn)系統(tǒng)級芯片(SoC)的卓越設計。

關于 Cadence

Cadence 是電子系統(tǒng)設計領域的關鍵領導者,擁有超過 30 年的計算軟件專業(yè)積累?;诠镜闹悄芟到y(tǒng)設計戰(zhàn)略,Cadence 致力于提供軟件、硬件和 IP 產(chǎn)品,助力電子設計概念成為現(xiàn)實。Cadence 的客戶遍布全球,皆為最具創(chuàng)新能力的企業(yè),他們向超大規(guī)模計算、5G 通訊、汽車、移動設備、航空、消費電子、工業(yè)和醫(yī)療等最具活力的應用市場交付從芯片、電路板到完整系統(tǒng)的卓越電子產(chǎn)品。Cadence 已連續(xù)九年名列美國財富雜志評選的 100 家最適合工作的公司。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • TSMC
    +關注

    關注

    3

    文章

    178

    瀏覽量

    85118
  • 工藝
    +關注

    關注

    4

    文章

    658

    瀏覽量

    29195
  • 模擬設計
    +關注

    關注

    1

    文章

    55

    瀏覽量

    18599
  • Cadence
    +關注

    關注

    65

    文章

    954

    瀏覽量

    143645

原文標題:Cadence 數(shù)字和定制/模擬設計流程獲得 TSMC 最新 N3E 和 N2 工藝技術認證

文章出處:【微信號:gh_fca7f1c2678a,微信公眾號:Cadence楷登】歡迎添加關注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關推薦
    熱點推薦

    AMD實現(xiàn)首個基于臺積電N2制程的硅片里程碑

    基于臺積電先進2nm(N2)制程技術的高性能計算產(chǎn)品。這彰顯了AMD與臺積電在半導體制造領域的合作優(yōu)勢,即利用領先的制程技術共同優(yōu)化新的設計架構。這也標志著AMD在執(zhí)行數(shù)據(jù)中心CPU路
    的頭像 發(fā)表于 05-06 14:46 ?106次閱讀
    AMD實現(xiàn)首個基于臺積電<b class='flag-5'>N2</b>制程的硅片里程碑

    DD6-36E0524G9N2 DD6-36E0524G9N2

    電子發(fā)燒友網(wǎng)為你提供AIPULNION(AIPULNION)DD6-36E0524G9N2相關產(chǎn)品參數(shù)、數(shù)據(jù)手冊,更有DD6-36E0524G9N2的引腳圖、接線圖、封裝手冊、中文資料、英文資料,DD6-36E0524G9N2
    發(fā)表于 03-20 18:46
    DD6-36<b class='flag-5'>E0524G9N2</b> DD6-36<b class='flag-5'>E0524G9N2</b>

    DA10-220S24E2N4 DA10-220S24E2N4

    電子發(fā)燒友網(wǎng)為你提供AIPULNION(AIPULNION)DA10-220S24E2N4相關產(chǎn)品參數(shù)、數(shù)據(jù)手冊,更有DA10-220S24E2N4的引腳圖、接線圖、封裝手冊、中文資料、英文資料,DA10-220S24E2N4真
    發(fā)表于 03-18 18:52
    DA10-220S24<b class='flag-5'>E2N</b>4 DA10-220S24<b class='flag-5'>E2N</b>4

    FA5-220E0524C2N4 FA5-220E0524C2N4

    電子發(fā)燒友網(wǎng)為你提供AIPULNION(AIPULNION)FA5-220E0524C2N4相關產(chǎn)品參數(shù)、數(shù)據(jù)手冊,更有FA5-220E0524C2N4的引腳圖、接線圖、封裝手冊、中文資料、英文資料,F(xiàn)A5-220E0524C2N
    發(fā)表于 03-18 18:39
    FA5-220<b class='flag-5'>E0524C2N</b>4 FA5-220<b class='flag-5'>E0524C2N</b>4

    FA3-300S24Y2N3 FA3-300S24Y2N3

    電子發(fā)燒友網(wǎng)為你提供AIPULNION(AIPULNION)FA3-300S24Y2N3相關產(chǎn)品參數(shù)、數(shù)據(jù)手冊,更有FA3-300S24Y2N3的引腳圖、接線圖、封裝手冊、中文資料、英文資料,F(xiàn)A3-300S24Y2N3真值表,
    發(fā)表于 03-18 18:31
    FA<b class='flag-5'>3-300S24Y2N3</b> FA<b class='flag-5'>3-300S24Y2N3</b>

    FA3-220S24A2N3 FA3-220S24A2N3

    電子發(fā)燒友網(wǎng)為你提供AIPULNION(AIPULNION)FA3-220S24A2N3相關產(chǎn)品參數(shù)、數(shù)據(jù)手冊,更有FA3-220S24A2N3的引腳圖、接線圖、封裝手冊、中文資料、英文資料,F(xiàn)A3-220S24A2N3真值表,
    發(fā)表于 03-18 18:30
    FA<b class='flag-5'>3-220S24A2N3</b> FA<b class='flag-5'>3-220S24A2N3</b>

    英特爾18A與臺積電N2工藝各有千秋

    TechInsights分析,臺積電N2工藝在晶體管密度方面表現(xiàn)突出,其高密度(HD)標準單元的晶體管密度高達313MTr/mm2,遠超英特爾Intel 18A的238MTr/mm2和三星SF2/SF
    的頭像 發(fā)表于 02-17 13:52 ?369次閱讀

    IEDM 2024先進工藝探討(三):2D材料技術的進展及所遇挑戰(zhàn)

    晶體管技術、先進存儲、顯示、傳感、MEMS、新型量子和納米級器件、光電子、能量采集器件、高速器件以及工藝技術和設備建模和仿真等領域。 2024 IEDM會議的焦點主要有三個:邏輯器件的先進工藝技術包括
    的頭像 發(fā)表于 02-14 09:18 ?666次閱讀
    IEDM 2024先進<b class='flag-5'>工藝</b>探討(三):<b class='flag-5'>2</b>D材料<b class='flag-5'>技術</b>的進展及所遇挑戰(zhàn)

    N2臺安變頻器的應用及參數(shù)設置

    詳細介紹N2臺安變頻器的應用及參數(shù)設置
    發(fā)表于 11-16 13:44 ?0次下載

    OFFSET N1和N2這兩個引腳不是都是兩個輸入性質(zhì)的引腳嗎?為什么會有固定的-12V輸出呢?

    N2)發(fā)現(xiàn),均存在一個-12V的電源電壓。 請問,OFFSET N1和N2這兩個引腳不是都是兩個輸入性質(zhì)的引腳么?為什么會有固定的-12V輸出呢?
    發(fā)表于 09-10 07:58

    SF6 N2混合氣體回收分離設備的操作順序——每日了解電力知識

    今天武漢摩恩智能電氣有限公司帶大家了解一下MOEORW-682 SF6 N2混合氣體回收分離設備。 MOEORW-682 SF6 N2混合氣體回收分離設備的工作原理: 本SF6/N2 氣體分離提純
    的頭像 發(fā)表于 07-29 09:12 ?603次閱讀
    SF6 <b class='flag-5'>N2</b>混合氣體回收分離設備的操作順序——每日了解電力知識

    概倫電子NanoSpice通過三星代工廠3/4nm工藝技術認證

    概倫電子(股票代碼:688206.SH)近日宣布其新一代大容量、高性能并行SPICE仿真器NanoSpice通過三星代工廠3/4nm工藝技術認證,滿足雙方共同客戶對高精度、大容量和高性能的高端電路仿真需求。
    的頭像 發(fā)表于 06-26 09:49 ?901次閱讀

    臺積電3nm工藝節(jié)點步入正軌,N3P預計2024年下半年量產(chǎn)

    N3P上,公司利用之前的N3E工藝節(jié)點進行優(yōu)化升級,以提升整體能效及晶體管密度。據(jù)介紹,N3E工藝節(jié)點的良率已達到與5納米成熟
    的頭像 發(fā)表于 05-17 14:56 ?1244次閱讀

    臺積電N3P工藝新品投產(chǎn),性能提質(zhì)、成本減負

    N3E工藝的批量生產(chǎn)預期如期進行,其缺陷密度與2020年量產(chǎn)的N5工藝相當。臺積電對N3E的良率評價頗高,目前僅有的采用
    的頭像 發(fā)表于 05-17 09:17 ?1592次閱讀

    新思科技物理驗證解決方案已獲得臺積公司N3P和N2工藝技術認證

    由Synopsys.ai EDA套件賦能可投產(chǎn)的數(shù)字模擬設流程能夠針對臺積公司N3/N3P和N2
    的頭像 發(fā)表于 05-14 10:36 ?685次閱讀
    新思科技物理驗證解決方案已<b class='flag-5'>獲得</b>臺積公司<b class='flag-5'>N3</b>P和<b class='flag-5'>N2</b><b class='flag-5'>工藝技術</b><b class='flag-5'>認證</b>