chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

技術(shù)資訊 I PCB 設(shè)計中的高速模擬版圖設(shè)計技巧

深圳(耀創(chuàng))電子科技有限公司 ? 2022-05-24 16:44 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本文要點(diǎn)

使 PCB 達(dá)到最佳模擬信號性能。

模擬版圖的 PCB 放置和布線技巧。

有助于 PCB 設(shè)計的 CAD 工具。

如今,有大批員工的辦公地點(diǎn)從傳統(tǒng)辦公室轉(zhuǎn)為遠(yuǎn)程居家,數(shù)字時代的發(fā)展變化不言而喻。從在線文檔共享到視頻會議,遠(yuǎn)程員工正在盡可能地利用計算機(jī)和網(wǎng)絡(luò)所帶來的便利。不過,我們是數(shù)字時代的一部分也并不意味著我們生活在數(shù)字世界中。

我們的世界充滿了聲色光影,必須通過模擬電子設(shè)備進(jìn)行檢測和捕捉。之后,這些模擬信號必須轉(zhuǎn)換為數(shù)字格式,以供計算機(jī)和其他數(shù)字設(shè)備處理,然后才能以電子形式通過不同的網(wǎng)絡(luò)分享。在 PCB 中,這種格式轉(zhuǎn)換由混合信號電路完成,而為了滿足當(dāng)今的電子需求,還有大量的前期工作需要完成。本文將介紹一些高速模擬版圖技巧,幫助我們順利完成混合信號 PCB 設(shè)計。

混合信號 PCB 設(shè)計

從我們所見所聞,到溫度和運(yùn)動,不同電子設(shè)備會捕捉到無數(shù)的感官事件。這些動作和事件都以模擬信號的形式被捕捉,然后經(jīng)過轉(zhuǎn)換,在計算機(jī)等數(shù)字系統(tǒng)中進(jìn)行處理。轉(zhuǎn)換由系統(tǒng)內(nèi)的混合信號電路板中的模數(shù)轉(zhuǎn)換器完成。

根據(jù)信號來源的大小,模擬信號也會有所不同。例如,攝像頭或麥克風(fēng)檢測到的光或聲的大小將改變所捕獲信號的振幅。然而,模擬電路的信號依賴于連續(xù)的電壓或電流,并在傳輸和接收過程中依靠精確的控制來得到正確解讀。相比之下,數(shù)字信號只有兩個值:開和關(guān)。這種結(jié)構(gòu)上的特點(diǎn)使數(shù)字信號在傳輸時的誤差容許幅度更大,因此設(shè)計數(shù)字信號比設(shè)計模擬信號要更加容易。

PCB 設(shè)計師必須在版圖設(shè)計過程中對模擬和數(shù)字電路進(jìn)行適當(dāng)分離,以防止這兩種信號產(chǎn)生相互影響。下文將探討如何通過不同的方法實(shí)現(xiàn)這一點(diǎn)。

高速模擬版圖設(shè)計技巧:

器件放置和走線布線

模擬和數(shù)字電路最終能否成功運(yùn)行,在很大程度上取決于 PCB 設(shè)計中層堆疊的配置效果。高速信號需要相鄰層上具有參考平面,用作信號回流路徑,以減少噪聲并提高信號完整性。因此,在配置電路板層堆疊時,需要考慮到一般的放置方法,以確保在適當(dāng)?shù)膶由嫌凶銐虻目臻g進(jìn)行布線。設(shè)計師可以遵循高速模擬版圖設(shè)計技巧,來實(shí)現(xiàn)這一目標(biāo),如按器件的功能和電路塊對器件進(jìn)行分組,并創(chuàng)建作為實(shí)際器件放置模板的布局規(guī)劃。布局規(guī)劃需要將數(shù)字和模擬電路在功能分區(qū)中相互隔離,而組與組之間的互連則用于直接布線。

布局規(guī)劃完成后,設(shè)計師可以直接放置器件。請記住,我們的目標(biāo)是使布線盡可能短而直接,所以必須相應(yīng)地調(diào)整元件的位置。這里總結(jié)了一些高速模擬版圖的設(shè)計技巧和放置注意事項(xiàng),在設(shè)計模擬電路時需要格外注意:

放置元件

元件的放置要便于彼此之間直接布線。

不要將元件放置在不得不穿過模擬電路對數(shù)字信號進(jìn)行布線的地方,反之亦然。

盡可能地讓元件緊湊放置,以減少模擬走線的長度。

切記,要根據(jù)裝配商推薦的可制造性設(shè)計 (Design for Manufacturability, DFM) 標(biāo)準(zhǔn)來放置元件。

使噪聲大的元件(如 ADC)遠(yuǎn)離電路板的邊緣,更多地將其放置在中心位置。

許多 PCB 設(shè)計師使用的工作流程是先放置元件然后再布線;然而,對于模擬版圖設(shè)計來說,同時放置元件和布線有時會有所幫助:

走線布線

走線布線要盡可能短而直接。布線時,元件要盡量緊密放置,這將有助于減少可能的阻抗不匹配和信號反射。

在對模擬電路進(jìn)行布線時,要使用更寬的走線。

盡可能將模擬走線限制在一個板層中。過孔會產(chǎn)生電感,在各層之間用過孔過渡的次數(shù)越少越好。

布線時不要讓模擬走線穿過數(shù)字電路區(qū)域,也不要讓數(shù)字走線穿過模擬區(qū)域。

盡可能將模擬和數(shù)字布線限制在各自的電路區(qū)域內(nèi),這將進(jìn)一步減少可能的混合信號串?dāng)_。

模擬和數(shù)字信號布線的最后一條規(guī)則是,不要讓走線穿過參考平面的隔斷區(qū)域。如果布線穿過參考平面上的這些區(qū)域,則會由于信號返回路徑不佳而容易產(chǎn)生噪聲。

模擬版圖設(shè)計中電源分配網(wǎng)絡(luò)建議

設(shè)計中的模擬和數(shù)字元件都需要獲得“干凈的”電源,但高速 PCB 經(jīng)常被電源分配網(wǎng)絡(luò)中的諸多問題所困擾,如瞬態(tài)振鈴。要解決這種問題,通常要在設(shè)計中添加大量的去耦電容器,并在堆疊中將接地層和電壓層相鄰放置,以便提供較高的平面間電容。此處再次提醒,如何配置板層堆疊對混合信號設(shè)計的成功至關(guān)重要。

如何在設(shè)計上布置接地平面,對電路板的運(yùn)行來說也是至關(guān)重要的。正如前文所述,信號不應(yīng)該在接地平面被破壞的地方布線。如上圖所示,無論是接地平面上的空隙還是密集的過孔區(qū)域,接地平面遭到破壞都可能會阻斷信號的清晰返回路徑,迫使它在返回源頭的途中四處游蕩。這種游蕩是造成設(shè)計中出現(xiàn)電磁干擾和信號完整性不佳的主要原因之一。為了避免這些問題,需要確保信號在參考平面上有一個清晰的返回路徑,以獲得最佳的電路板性能。

Cadence Allegro PCB Editor 設(shè)計工具提供了先進(jìn)的功能,可以幫助我們設(shè)計信號返回路徑

在電路板上,信號回流路徑出現(xiàn)重大問題的罪魁禍?zhǔn)字皇欠指罱拥仄矫妗?/strong>如果設(shè)計包括一個分割的平面,就不要讓走線布線穿過這個分割的平面。否則,信號的返回路徑將被完全切斷,造成更嚴(yán)重的信號完整性問題。然而,更好的做法是完全不分割接地平面。盡管許多人認(rèn)為分割接地平面能更好地隔離電路的模擬和數(shù)字區(qū)域,但它產(chǎn)生的問題之多也會超出預(yù)期。前文已經(jīng)提到了這不利于產(chǎn)生清晰的信號返回路徑,如果使用底盤接地,這還有可能在各部分之間引入共模電流。相反,如果有一個完整的接地平面,并將電路的模擬和數(shù)字區(qū)域分開放置和布線,就可以為必須在各部分之間移動的少數(shù)信號提供清晰的返回路徑。避免分割接地平面可以解決許多電磁干擾問題,實(shí)現(xiàn)“更干凈”的設(shè)計,因?yàn)槟M和數(shù)字信號會自然而然地在其走線周圍形成緊密的回流路徑。

顯然,在這樣的設(shè)計中,許多細(xì)節(jié)需要在 PCB 版圖中加以管理。此時,采用先進(jìn)的設(shè)計系統(tǒng)可以為設(shè)計師提供更高層次的幫助。

10d8b42e-daca-11ec-b80f-dac502259ad0.jpg

Cadence Allegro PCB Editor的 Constraint Manager 可用于設(shè)置布線和過孔設(shè)計規(guī)則

有助于 PCB 設(shè)計的CAD 工具

要想按照嚴(yán)格的空間寬度放置元件,并為模擬電路進(jìn)行不同走線寬度和間隔的布線,需要進(jìn)行詳細(xì)的數(shù)據(jù)庫管理。確保充分設(shè)置并使用 CAD 系統(tǒng)的設(shè)計規(guī)則來控制這些約束條件。上圖是 Allegro Allegro PCB Editor中Constraint Manager(規(guī)則管理器)系統(tǒng)中的一個示例,展示了如何為單個元件或器件類和網(wǎng)絡(luò)類的器件間隙、走線寬度和間距輸入不同的值。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • PCB設(shè)計
    +關(guān)注

    關(guān)注

    396

    文章

    4880

    瀏覽量

    93095
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    技術(shù)資訊 I 圖文詳解 Allegro X PCB Designer 的 3D 模型映射

    本文要點(diǎn)面對市面上的一切要將PCB板放進(jìn)一個盒子里的產(chǎn)品的設(shè)計都離不開3D模型映射這個功能,3D協(xié)同設(shè)計保證了產(chǎn)品的超薄化、高集成度的生命線;3D模型映射將PCB設(shè)計從傳統(tǒng)的二維平面拉入了三維立體
    的頭像 發(fā)表于 10-17 16:16 ?18次閱讀
    <b class='flag-5'>技術(shù)</b><b class='flag-5'>資訊</b> <b class='flag-5'>I</b> 圖文詳解 Allegro X <b class='flag-5'>PCB</b> Designer <b class='flag-5'>中</b>的 3D 模型映射

    技術(shù)資訊 I 在 Allegro PCB 如何快速布局

    本文要點(diǎn)PCB布局的核心是“信號流”和“電源流”,常規(guī)的手動拖拽,容易忙中出錯,在茫茫飛線里玩“一起來找茬”,眼睛都快要瞅瞎了,僅為了找一個電容R1該放置在板上的什么位置合適;快速布局功能,幫你
    的頭像 發(fā)表于 09-26 23:31 ?967次閱讀
    <b class='flag-5'>技術(shù)</b><b class='flag-5'>資訊</b> <b class='flag-5'>I</b> 在 Allegro <b class='flag-5'>PCB</b> <b class='flag-5'>中</b>如何快速布局

    技術(shù)資訊 I Allegro PCB設(shè)計的扇出孔操作

    ,扇出是為印刷電路板上的表面貼裝器件創(chuàng)建分散通孔的過程。上期我們介紹了在布線操作的布線優(yōu)化操作,實(shí)現(xiàn)PCB的合理規(guī)范走線;本期我們將講解在AllegroPCB設(shè)計
    的頭像 發(fā)表于 09-19 15:55 ?2019次閱讀
    <b class='flag-5'>技術(shù)</b><b class='flag-5'>資訊</b> <b class='flag-5'>I</b> Allegro <b class='flag-5'>PCB</b>設(shè)計<b class='flag-5'>中</b>的扇出孔操作

    技術(shù)資訊 I Allegro PCB 設(shè)計布線優(yōu)化

    ;本期我們將教會大家如何更快更精準(zhǔn)的優(yōu)化我們的布線。應(yīng)用場景1.兩條甚至多條高速線(例如:時鐘、差分對、高速數(shù)據(jù)線)長距離緊挨著走線時,它們之間會通過電場和磁場產(chǎn)生
    的頭像 發(fā)表于 09-12 16:07 ?6868次閱讀
    <b class='flag-5'>技術(shù)</b><b class='flag-5'>資訊</b> <b class='flag-5'>I</b> Allegro <b class='flag-5'>PCB</b> 設(shè)計<b class='flag-5'>中</b>布線優(yōu)化

    技術(shù)資訊 I Allegro設(shè)計的過孔陣列設(shè)計

    本文要點(diǎn)PCB上的過孔放置是一個巨大的工程量,可能是給大電流鋪路,可能是給芯片底下散熱,或者是屏蔽用的“銅墻鐵壁”。傳統(tǒng)方式的手動一個個放,調(diào)間距,對齊?稍微改個尺寸或位置,好家伙,全得重來!想想
    的頭像 發(fā)表于 08-22 16:35 ?870次閱讀
    <b class='flag-5'>技術(shù)</b><b class='flag-5'>資訊</b> <b class='flag-5'>I</b> Allegro設(shè)計<b class='flag-5'>中</b>的過孔陣列設(shè)計

    從EDA到3D電磁場,CST PCB Studio信號完整性分析工作流詳解

    CST PCB Studio提供從版圖到三維全波分析的無縫集成環(huán)境,解決高速PCB設(shè)計挑戰(zhàn)
    的頭像 發(fā)表于 08-06 11:25 ?567次閱讀

    技術(shù)資訊 I PCB 設(shè)計完成后進(jìn)行哪些檢查可以有效避免功虧一簣?

    只有當(dāng)PCB設(shè)計完整呈現(xiàn)了成功組裝所需的全部信息時,設(shè)計才算真正完成。即便電路板已完成布線,仍需進(jìn)行檢查與復(fù)核,以確保PCB能夠正確組裝。針對PCB設(shè)計無法通過設(shè)計規(guī)則來定義的內(nèi)容,
    的頭像 發(fā)表于 07-18 18:21 ?1426次閱讀
    <b class='flag-5'>技術(shù)</b><b class='flag-5'>資訊</b> <b class='flag-5'>I</b> <b class='flag-5'>PCB</b> 設(shè)計完成后進(jìn)行哪些檢查可以有效避免功虧一簣?

    PCB的數(shù)字地和模擬

    PCB的數(shù)字地和模擬地 ? 為什么PCB要分?jǐn)?shù)字地和模擬地 雖然是相通的,但是距離長了,就不一樣了。同一條導(dǎo)線,不同的點(diǎn)的電壓可能是不一樣
    的頭像 發(fā)表于 06-10 13:29 ?416次閱讀

    技術(shù)資料—PCB設(shè)計規(guī)范

    PCB 設(shè)計規(guī)范包括:PCB 布線與布局、電路設(shè)計、機(jī)殼、器件選型、系統(tǒng)、線纜與接插件。 按部位分類 技術(shù)規(guī)范內(nèi)容 1 PCB 布線與布局
    發(fā)表于 04-25 17:24

    開關(guān)電源的PCB版圖設(shè)計及其電磁兼容分析

    的關(guān)鍵因素,當(dāng)然這也將決定生產(chǎn)出的芯片的好壞以及由芯片構(gòu)成的電子系統(tǒng)的質(zhì)量等等。本文通過選擇一張較為典型的高速單片開關(guān)電源圖,對其進(jìn)行SCH圖以及PCB版圖的繪制,并就其會產(chǎn)生的電磁兼容問題進(jìn)行分析和討論
    發(fā)表于 03-17 13:53

    技術(shù)資訊 | CMOS 噪聲容限值

    在描述高速運(yùn)行的數(shù)字系統(tǒng)時,噪聲容限是最重要的參數(shù)之一。通常情況下,噪聲容限定義了I/O引腳上或接口中可接受的噪聲水平。在數(shù)字電子技術(shù)領(lǐng)域,噪聲容限是指I/O引腳上出現(xiàn)但不會導(dǎo)致接收邏
    的頭像 發(fā)表于 03-14 18:14 ?1091次閱讀
    <b class='flag-5'>技術(shù)</b><b class='flag-5'>資訊</b> | CMOS 噪聲容限值

    開關(guān)電源的PCB版圖設(shè)計及其電磁兼容分析(建議下載?。?/a>

    的關(guān)鍵因素,當(dāng)然這也將決定生產(chǎn)出的芯片的好壞以及由芯片構(gòu)成的電子系統(tǒng)的質(zhì)量等等。本文通過選擇一張較為典型的高速單片開關(guān)電源圖,對其進(jìn)行SCH圖以及PCB版圖的繪制,并就其會產(chǎn)生的電磁兼容問題進(jìn)行分析和討論
    發(fā)表于 03-08 10:13

    揭秘PCB阻抗在高速信號傳輸的重要性

    一站式PCBA智造廠家今天為大家講講PCB阻抗在PCB設(shè)計和制造的作用有哪些PCB阻抗在PCB設(shè)計和制造
    的頭像 發(fā)表于 02-27 09:24 ?604次閱讀

    深度解析:PCB高速信號傳輸的阻抗匹配與信號完整性

    一站式PCBA智造廠家今天為大家PCB設(shè)計什么是高速信號?PCB設(shè)計為什么高頻會出現(xiàn)信號失真。在電子設(shè)備制造
    的頭像 發(fā)表于 12-30 09:41 ?950次閱讀

    高速PCB設(shè)計指南

    如今,可以認(rèn)為大多數(shù)PCB存在某種類型的信號完整性問題的風(fēng)險,這種問題通常與高速數(shù)字設(shè)計相關(guān)。高速PCB設(shè)計和布局專注于創(chuàng)建不易受信號完整性、電源完整性和EMI/EMC問題影響的電路板
    的頭像 發(fā)表于 10-18 14:06 ?2239次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB</b>設(shè)計指南