DDR3帶寬計(jì)算之前,先弄清楚以下內(nèi)存指標(biāo):
型號(hào):MT41K256M16HA-125 IT_4Gb
位寬 :單個(gè)DDR讀寫位寬 X DDR個(gè)數(shù)=16bit X 4片=64Bit。
內(nèi)存容量 :256M16;512M8;1G4。
256Meg16:32 Meg x 16 x 8 banks。
- 32Meg:每個(gè)BANK的存儲(chǔ)大小為32M,1Meg = 1/8MB=1Mbit;
- 中間的16:代表每個(gè)bank的讀寫位寬為16bit;
- 8banks:代表這個(gè)DDR的型號(hào)有8個(gè)bank;
32 Meg x 16 x 8 banks的含義:
每個(gè)邏輯BANK的單元格數(shù)×每個(gè)單元格的位數(shù)×邏輯BANK數(shù)量,即每個(gè)邏輯BANK的單元格數(shù)為32兆,每個(gè)單元格的數(shù)據(jù)位是16bit,邏輯BANK的數(shù)量為8個(gè)。
總大?。?2Meg x 16bit x 8banks = 2048Mbit=512MB=0.5GB
tCK :
IO時(shí)鐘頻率 :
時(shí)鐘頻率是指DDR芯片IO管腳CK和CK#上的時(shí)鐘信號(hào)的頻率;
最大IO時(shí)鐘頻率=1/tCK=1/1.25ns=800MHz。
內(nèi)存時(shí)鐘/核心頻率 :
DDR3的時(shí)鐘頻率是核心頻率的4倍,200MHz。
DDR2芯片內(nèi)核每次預(yù)讀取4倍的數(shù)據(jù)至IO Buffer中,為了進(jìn)一步提高外傳速度,芯片的內(nèi)核時(shí)鐘與外部接口時(shí)鐘(即我們平時(shí)接觸到的Clock管腳時(shí)鐘)不再是同一時(shí)鐘,外部Clock時(shí)鐘頻率變?yōu)閮?nèi)核時(shí)鐘的2倍。同理,DDR3每次預(yù)讀取 8倍的數(shù)據(jù),其芯片Clock頻率為內(nèi)核頻率的4倍。
數(shù)據(jù)速率 :
DDR方式傳輸數(shù)據(jù)(上升和下降沿都傳輸),所以芯片的一根數(shù)據(jù)線上的傳輸速率 = 2*800Mhz = 1600MT/s。
MT/s全稱 Million Transfers Per Second意為每秒百萬次傳輸;1Hz=2T/s,1MHz=2MT/s。
傳輸速率 :
因?yàn)镈DR信號(hào)每個(gè)時(shí)鐘信號(hào)可以傳輸2次,所以實(shí)際的傳輸速率= 2*800Mhz = 1600Mbit/s。
理論帶寬 :
理論帶寬=傳輸速率*位寬=1600Mbit*64bit(4片)=12.5GB/s。
有效帶寬 :
有效帶寬=理論帶寬*有效系數(shù)=12.5GB/s*0.8=10GB/s。
DDR參數(shù)不完全統(tǒng)計(jì)表
帶寬計(jì)算表
FPGA所支持的最大頻率 :
A7-ds181_Artix_7_Data_Sheet
K7-ds182_Kintex_7_Data_Sheet
V7-ds183_Virtex_7_Data_Sheet
-
FPGA
+關(guān)注
關(guān)注
1643文章
21925瀏覽量
612648 -
DDR3
+關(guān)注
關(guān)注
2文章
282瀏覽量
42875 -
DDR
+關(guān)注
關(guān)注
11文章
728瀏覽量
66239 -
內(nèi)存
+關(guān)注
關(guān)注
8文章
3103瀏覽量
74916 -
帶寬計(jì)算
+關(guān)注
關(guān)注
0文章
2瀏覽量
6374
發(fā)布評(píng)論請(qǐng)先 登錄
基于FPGA的DDR3多端口讀寫存儲(chǔ)管理系統(tǒng)設(shè)計(jì)

DDR3帶寬的計(jì)算方法

【小知識(shí)分享】SDR/DDR1/DDR2/DDR3的接口區(qū)別
【小知識(shí)分享】SDR/DDR1/DDR2/DDR3的接口區(qū)別
如何提高DDR3的效率
FPGA外接DDR3,帶寬怎么計(jì)算?
基于FPGA的DDR3 SDRAM控制器的設(shè)計(jì)與優(yōu)化
如何用中檔FPGA實(shí)現(xiàn)高速DDR3存儲(chǔ)器控制器?
基于FPGA的DDR3 SDRAM控制器用戶接口設(shè)計(jì)

基于FPGA的DDR3多端口讀寫存儲(chǔ)管理的設(shè)計(jì)與實(shí)現(xiàn)

FPGA學(xué)習(xí)-DDR3
闡述DDR3讀寫分離的方法

評(píng)論