該CDCU2A877是一款高性能、低抖動(dòng)、低偏斜、零延遲緩沖器,可將差分時(shí)鐘輸入對(duì)(CK、CK)分配給10個(gè)差分時(shí)鐘輸出對(duì)(Yn、Yn)和1個(gè)差分反饋時(shí)鐘輸出對(duì)(FBOUT、FBOUT)。時(shí)鐘輸出由輸入時(shí)鐘(CK、CK)、反饋時(shí)鐘(FBIN、FBIN)、LVCMOS控制引腳(OE、OS)和模擬電源輸入(AV DD ).當(dāng)OE為低電平時(shí),除FBOUT/FBOUT外,時(shí)鐘輸出被禁用,而內(nèi)部PLL繼續(xù)保持其鎖定頻率。OS(輸出選擇)是必須連接到 GND 或 V 的程序引腳 DD .當(dāng)作系統(tǒng)為高電平時(shí),OE 功能如前所述。當(dāng)OS和OE都較低時(shí),OE對(duì)Y7/Y7沒有影響,它們是自由運(yùn)行的。當(dāng) AVDD接地時(shí),PLL 被關(guān)閉并旁路用于測(cè)試目的。
*附件:cdcu2a877.pdf
當(dāng)兩個(gè)時(shí)鐘輸入(CK、CK)邏輯低電平時(shí),器件進(jìn)入低功耗模式。差分輸入上的輸入邏輯檢測(cè)電路獨(dú)立于輸入緩沖器,檢測(cè)邏輯低電平,并在所有輸出、反饋和PLL關(guān)閉的低功耗狀態(tài)下運(yùn)行。當(dāng)時(shí)鐘輸入從邏輯低電平轉(zhuǎn)換為差分信號(hào)時(shí),PLL重新導(dǎo)通,輸入和輸出使能,PLL在規(guī)定的穩(wěn)定時(shí)間內(nèi)獲得反饋時(shí)鐘對(duì)(FBIN、FBIN)和時(shí)鐘輸入對(duì)(CK、CK)之間的鎖相。
該CDCU2A877能夠跟蹤擴(kuò)頻時(shí)鐘 (SSC) 以降低 EMI。該器件的工作溫度范圍為 0°C 至 70°C。
特性
- 1.8V/1.9V 鎖相環(huán)時(shí)鐘驅(qū)動(dòng)器,適用于雙倍數(shù)據(jù)速率 (DDR II) 應(yīng)用
- 兼容擴(kuò)頻時(shí)鐘
- 工作頻率:125 MHz 至 410 MHz
- 應(yīng)用頻率:160 MHz 至 410 MHz
- 低抖動(dòng)(周期間):±40 ps
- 低輸出偏斜:35 ps
- 穩(wěn)定時(shí)間 <6 μs
- 將一個(gè)差分時(shí)鐘輸入分配給10個(gè)差分輸出
- CDCUA877的高驅(qū)動(dòng)版本
- 52 球 mBGA(MicroStar Junior?;BGA,0.65 毫米間距)
- 外部反饋引腳(FBIN、FBIN)用于將輸出同步到輸入時(shí)鐘
- 達(dá)到或超過(guò)PC2-3200/4300/5300/6400的CUA877/CUA878規(guī)范PLL標(biāo)準(zhǔn)
- 故障安全輸入
參數(shù)
?1. 產(chǎn)品概述?
CDCU2A877是德州儀器(TI)設(shè)計(jì)的高性能、低抖動(dòng)、低偏斜的零延遲緩沖器,專為DDR II內(nèi)存應(yīng)用優(yōu)化。核心功能是將一對(duì)差分時(shí)鐘輸入(CK/CK)分配至10對(duì)差分時(shí)鐘輸出(Yn/Yn)及1對(duì)反饋時(shí)鐘輸出(FBOUT/FBOUT),支持1.8V/1.9V工作電壓,適用于PC2-3200/4300/5300/6400規(guī)范。
?2. 關(guān)鍵特性?
- ?頻率范圍?:操作頻率125–410 MHz,應(yīng)用頻率160–410 MHz
- ?低抖動(dòng)性能?:周期抖動(dòng)±40 ps,輸出偏斜僅35 ps
- ?快速鎖定?:穩(wěn)定時(shí)間<6 μs,支持?jǐn)U頻時(shí)鐘(SSC)以降低EMI
- ?節(jié)能模式?:輸入時(shí)鐘為低電平時(shí)自動(dòng)進(jìn)入低功耗狀態(tài)
- ?封裝?:52球mBGA(0.65mm間距,MicroStar Junior? BGA)
?3. 功能控制?
- ? OE(輸出使能) ?:低電平時(shí)禁用輸出(FBOUT除外),PLL保持鎖定
- ? OS(輸出選擇) ?:接地或接VDD可配置Y7/Y7為自由運(yùn)行模式
- ?反饋同步?:通過(guò)FBIN/FBIN引腳實(shí)現(xiàn)輸入與輸出的相位同步
?4. 電氣參數(shù)?
- ?工作條件?:電壓1.7–1.9V,溫度0–70°C
- ?絕對(duì)最大額定值?:電源電壓-0.5至2.5V,輸入/輸出電壓-0.5至VDDQ+0.5V
- ?時(shí)序要求?:靜態(tài)相位偏移±50 ps,動(dòng)態(tài)相位偏移±30 ps
?5. 應(yīng)用設(shè)計(jì)?
?6. 封裝與訂購(gòu)信息?
- 型號(hào)示例:CDCU2A877ZQL(工業(yè)溫度級(jí))
- 包裝選項(xiàng):1000片大卷帶(NMK封裝)或250片小卷帶
-
緩沖器
+關(guān)注
關(guān)注
6文章
2168瀏覽量
48190 -
模擬電源
+關(guān)注
關(guān)注
3文章
114瀏覽量
24722 -
引腳
+關(guān)注
關(guān)注
16文章
1984瀏覽量
54495 -
高電平
+關(guān)注
關(guān)注
6文章
224瀏覽量
22528
發(fā)布評(píng)論請(qǐng)先 登錄
CDCU877,CDCU877A鎖相環(huán)時(shí)鐘驅(qū)動(dòng)器數(shù)據(jù)表

CDCU2A877鎖相環(huán)時(shí)鐘驅(qū)動(dòng)器數(shù)據(jù)表

CDCV857A 2.5V鎖相環(huán)時(shí)鐘驅(qū)動(dòng)器數(shù)據(jù)表

CDCVF2510A鎖相環(huán)(PLL)時(shí)鐘驅(qū)動(dòng)器數(shù)據(jù)表

?CDCUA877 1.8V鎖相環(huán)時(shí)鐘驅(qū)動(dòng)器技術(shù)文檔總結(jié)

?CDCU877/CDCU877A 1.8V鎖相環(huán)時(shí)鐘驅(qū)動(dòng)器技術(shù)文檔總結(jié)

CDCU877 用于DDR2 SDRAM應(yīng)用的1.8V鎖相環(huán)時(shí)鐘驅(qū)動(dòng)器技術(shù)手冊(cè)

?CDCVF2510A 3.3V鎖相環(huán)時(shí)鐘驅(qū)動(dòng)器技術(shù)文檔總結(jié)

?CDCVF25081 3.3-V 鎖相環(huán)時(shí)鐘驅(qū)動(dòng)器技術(shù)文檔總結(jié)

?CDCVF2509 3.3V鎖相環(huán)時(shí)鐘驅(qū)動(dòng)器技術(shù)文檔總結(jié)

?CDCVF2510 3.3V鎖相環(huán)時(shí)鐘驅(qū)動(dòng)器技術(shù)文檔總結(jié)

?CDC509 3.3V相位鎖定環(huán)時(shí)鐘驅(qū)動(dòng)器技術(shù)文檔總結(jié)

?CDC516 3.3V相位鎖定環(huán)時(shí)鐘驅(qū)動(dòng)器技術(shù)文檔總結(jié)

?CDC536 3.3V鎖相環(huán)時(shí)鐘驅(qū)動(dòng)器技術(shù)文檔總結(jié)

?CDC2536 鎖相環(huán)時(shí)鐘驅(qū)動(dòng)器技術(shù)文檔總結(jié)?

評(píng)論