chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

ADS52J90 產(chǎn)品核心信息總結(jié)

科技綠洲 ? 2025-11-12 10:32 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

ADS52J90是一款低功耗、高性能、16通道模數(shù)轉(zhuǎn)換器ADC)。在10位模式下,每個(gè)ADC的轉(zhuǎn)換速率最高可達(dá)100 MSPS。當(dāng)ADC分辨率設(shè)置為較高值時(shí),最大轉(zhuǎn)換速率會(huì)降低。

該器件可配置為接受8、16或32個(gè)輸入。在32輸入模式下,每個(gè)ADC交替采樣和轉(zhuǎn)換兩個(gè)不同的輸入,每個(gè)輸入的有效采樣率是ADC轉(zhuǎn)換速率的一半。在8位輸入模式下,兩個(gè)ADC以交錯(cuò)方式轉(zhuǎn)換相同的輸入,從而產(chǎn)生兩倍于ADC轉(zhuǎn)換速率的有效采樣率。ADC設(shè)計(jì)為根據(jù)轉(zhuǎn)換速率擴(kuò)展其功率。
*附件:ads52j90.pdf

ADC輸出經(jīng)過串行化,并通過低壓差分信號(hào)(LVDS)接口以及幀時(shí)鐘和高速比特時(shí)鐘輸出

該器件在 16 輸入和 32 輸入模式下工作時(shí)還具有可選的JESD204B接口。該接口的運(yùn)行速度高達(dá) 5 Gbps。

該ADS52J90采用 9 mm × 15 mm、0.8 mm 間距的 NFBGA-198 封裝,額定溫度范圍為 –40°C 至 +85°C。

特性

  • 16通道ADC可配置為轉(zhuǎn)換
    8、16或32個(gè)輸入
  • 10位、12位和14位分辨率模式
  • 最大ADC轉(zhuǎn)換率:
    • 10位模式下為100 MSPS
    • 12位模式下為80 MSPS
    • 14位模式下為65 MSPS
  • 16 個(gè) ADC 可配置為轉(zhuǎn)換:
    • 8個(gè)輸入,采樣率為
      2倍ADC轉(zhuǎn)換速率
    • 16個(gè)輸入,采樣率為
      1倍ADC轉(zhuǎn)換率
    • 32 個(gè)輸入,采樣率為
      0.5 倍 ADC 轉(zhuǎn)換率
  • LVDS輸出,具有16X、14X、12X和10X串行化功能
  • 5 Gbps JESD 接口:
    • 支持 16 輸入和 32 輸入模式
    • JESD204B 0、1 和 2 子類
    • 每個(gè) JESD 通道 2、4 或 8 個(gè)通道
  • 可選數(shù)字 I-Q 解調(diào)器^(1)^
  • 電源:1.2 V、1.8 V
  • 2伏聚丙烯差分輸入,0.8V 共模
  • 差分或單端輸入時(shí)鐘
  • 信噪比 (SNR):
    • 10位模式下為61 dBFS
    • 12位模式下為70 dBFS
    • 14位模式下為73.5 dBFS
  • 100 MSPS 時(shí)的功率:41 mW/通道
  • 封裝:NFBGA-198(9 mm × 15 mm)
  • 無鉛(符合 RoHS 標(biāo)準(zhǔn))和綠色

參數(shù)

image.png

ADS52J90 是德州儀器推出的多通道、低功耗、高速模數(shù)轉(zhuǎn)換器(ADC),支持 10/12/14 位可編程分辨率,具備 LVDS 和 JESD204B 雙輸出接口,核心優(yōu)勢(shì)為通道靈活配置、低功耗與高信號(hào)完整性,適配多通道高速數(shù)據(jù)采集場(chǎng)景。

核心參數(shù)與特性

  • 硬件規(guī)格 :16 個(gè) ADC 通道,可配置為 8/16/32 路輸入;分辨率對(duì)應(yīng)最大采樣率分別為 10 位 100 MSPS、12 位 80 MSPS、14 位 65 MSPS。
  • 精度性能 :SNR 范圍 61 dBFS(10 位)~73.5 dBFS(14 位),總諧波失真(THD)低至 -76 dBc,通道間串?dāng)_ -80 dBc,支持?jǐn)?shù)字偏移校正、增益調(diào)節(jié)及高通濾波(HPF)。
  • 功耗與封裝 :單通道功耗低至 20.5 mW(32 通道模式),全局掉電模式功耗僅數(shù) mA;采用 198 引腳 NFBGA 封裝(9mm×15mm),MSL 等級(jí) 3。
  • 接口與環(huán)境 :支持 LVDS(最高 1 Gbps)和 JESD204B(最高 5 Gbps,兼容子類 0/1/2)接口,SPI 控制;工作溫度 -40°C~+85°C,HBM ESD 等級(jí) ±1000V,CDM 等級(jí) ±250V。

功能與工作模式

  • 通道與分辨率配置 :8 通道模式下雙 ADC 交錯(cuò)采樣(采樣率翻倍),32 通道模式下單 ADC 交替采樣兩路輸入(采樣率減半),分辨率通過寄存器可編程切換。
  • 輸出接口模式 :LVDS 支持 1X/2X 數(shù)據(jù)速率與 10/12/14/16 位序列化;JESD204B 僅支持 16/32 通道模式,可配置 2/4/8 通道 / 通道,支持 8b/10b 編碼與數(shù)據(jù)加擾。
  • 功耗控制 :支持全局掉電、快速掉電(待機(jī))及單通道獨(dú)立掉電模式,掉電時(shí)基準(zhǔn)源與部分模塊自動(dòng)關(guān)閉以降低功耗。
  • 數(shù)字處理功能 :內(nèi)置數(shù)字偏移校正(手動(dòng) / 自動(dòng)模式)、0~6 dB 可編程增益(0.2 dB 步進(jìn))、數(shù)字平均(提升 SNR)、可配置截止頻率的 HPF,支持低延遲模式(旁路數(shù)字處理模塊)。

應(yīng)用場(chǎng)景

適用于超聲成像、便攜式儀器、聲納與雷達(dá)系統(tǒng)、高速多通道數(shù)據(jù)采集設(shè)備等對(duì)通道密度、采樣速率和功耗有嚴(yán)格要求的場(chǎng)景。

關(guān)鍵設(shè)計(jì)要點(diǎn)

  • 電源要求 :需 1.2V(DVDD_1P2)和 1.8V(AVDD_1P8/DVDD_1P8)雙電源供電,無固定上電順序,電源引腳需就近配置 0.1μF~1μF 去耦電容。
  • 布局建議模擬地與數(shù)字地單點(diǎn)連接,LVDS/JESD 信號(hào)線阻抗匹配(LVDS 100Ω、JESD 50Ω),時(shí)鐘信號(hào)遠(yuǎn)離模擬輸入,減少串?dāng)_。
  • 配置方式 :通過 24 位 SPI 接口配置寄存器,支持分辨率、通道數(shù)、接口模式、數(shù)字處理功能等參數(shù)設(shè)置,支持寄存器讀寫與軟件復(fù)位。
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 接口
    +關(guān)注

    關(guān)注

    33

    文章

    9439

    瀏覽量

    156071
  • 封裝
    +關(guān)注

    關(guān)注

    128

    文章

    9121

    瀏覽量

    147828
  • adc
    adc
    +關(guān)注

    關(guān)注

    100

    文章

    7318

    瀏覽量

    553608
  • 模數(shù)轉(zhuǎn)換器

    關(guān)注

    26

    文章

    3880

    瀏覽量

    129691
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    FPGA通過SPI對(duì)ADC配置簡介(二)-4線SPI配置時(shí)序分析

    本篇將以德州儀器(TI)的高速ADC芯片—ads52j90為例,進(jìn)行ADC的4線SPI配置時(shí)序介紹與分析。
    的頭像 發(fā)表于 12-11 09:05 ?3197次閱讀
    FPGA通過SPI對(duì)ADC配置簡介(二)-4線SPI配置時(shí)序分析

    ADS52J91和ADS52J90是否pin對(duì)pin,ADS52J91和能否直接替代ADS52J90

    ADS52J91和ADS52J90是否pin對(duì)pin,ADS52J91和能否直接替代ADS52J90
    發(fā)表于 11-20 06:42

    請(qǐng)問ADS52J90EVM評(píng)估板上只有ch1-24的SMA的結(jié)構(gòu),那是怎么能實(shí)現(xiàn)32個(gè)通道的數(shù)據(jù)采集呢?

    請(qǐng)問ADS52J90EVM評(píng)估板上只有ch1-24的SMA的結(jié)構(gòu),那是怎么能實(shí)現(xiàn)32個(gè)通道的數(shù)據(jù)采集呢,SMA的接口數(shù)量不夠的啊。
    發(fā)表于 11-21 06:06

    調(diào)試ADS52J90板卡JESD204B接口遇到的問題求解

    我在調(diào)試TI ADS52J90板卡JESD204B接口遇到的問題: 1、目前在應(yīng)用手冊(cè)中能看到LVDS的詳細(xì)說明,但是缺少關(guān)于JESD204B的相關(guān)資料,能否提供相關(guān)JESD204B的相關(guān)資料
    發(fā)表于 11-28 06:13

    ADS52J90配置成了test pattern模式,ADC傳輸回來的pattern值出現(xiàn)錯(cuò)位現(xiàn)象,為什么?

    調(diào)試ADS52J90這款芯片時(shí),先將芯片配置成了test pattern模式,但是ADC傳輸回來的pattern值出現(xiàn)錯(cuò)位現(xiàn)象,抓取frame clk時(shí)發(fā)現(xiàn)在設(shè)定某些特定的pattern值的時(shí)候
    發(fā)表于 01-03 07:21

    ADS52J65 具有 JESD204B 接口的 8 通道 16 位 125MSPS 模數(shù)轉(zhuǎn)換器 (ADC)

    電子發(fā)燒友網(wǎng)為你提供TI(ti)ADS52J65相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊(cè),更有ADS52J65的引腳圖、接線圖、封裝手冊(cè)、中文資料、英文資料,ADS52J65真值表,
    發(fā)表于 01-08 17:48
    <b class='flag-5'>ADS52J</b>65 具有 JESD204B 接口的 8 通道 16 位 125MSPS 模數(shù)轉(zhuǎn)換器 (ADC)

    ADS52J90 10位、12位、14位多通道低功耗高速ADC數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《ADS52J90 10位、12位、14位多通道低功耗高速ADC數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 07-29 13:10 ?0次下載
    <b class='flag-5'>ADS52J90</b> 10位、12位、14位多通道低功耗高速ADC數(shù)據(jù)表

    ?ADS52J6x系列多通道ADC技術(shù)文檔完整總結(jié)

    8/4通道、16/14位ADS52J6x模數(shù)轉(zhuǎn)換器(ADC)采用CMOS工藝和卓越的電路技術(shù)。該器件設(shè)計(jì)為在低功耗下工作,并通過2Vpp滿量程輸入提供非常高的信噪比(SNR)性能。ADS52J
    的頭像 發(fā)表于 10-21 15:44 ?363次閱讀
    ?<b class='flag-5'>ADS52J</b>6x系列多通道ADC技術(shù)文檔完整<b class='flag-5'>總結(jié)</b>

    ADS7046 產(chǎn)品核心信息總結(jié)

    ADS7046器件屬于引腳對(duì)引腳兼容、高速、低功耗、單通道逐次逼近寄存器 (SAR) 型模數(shù)轉(zhuǎn)換器 (ADC) 系列。該器件系列包括多種分辨率、吞吐量和模擬輸入變體(器件列表見表 1)。 該
    的頭像 發(fā)表于 11-06 11:16 ?408次閱讀
    <b class='flag-5'>ADS</b>7046 <b class='flag-5'>產(chǎn)品</b><b class='flag-5'>核心</b><b class='flag-5'>信息</b><b class='flag-5'>總結(jié)</b>

    ADS54J64 產(chǎn)品核心信息總結(jié)

    ADS54J64器件是一款四通道、14位、 1GSPS、模數(shù)轉(zhuǎn)換器(ADC),提供寬帶寬、2倍過采樣和高信噪比。該ADS54J64支持?jǐn)?shù)據(jù)速率高達(dá) 10 Gbps 的JESD204B串行接口,每個(gè)
    的頭像 發(fā)表于 11-06 14:28 ?297次閱讀
    <b class='flag-5'>ADS54J</b>64 <b class='flag-5'>產(chǎn)品</b><b class='flag-5'>核心</b><b class='flag-5'>信息</b><b class='flag-5'>總結(jié)</b>

    ADS58J64 技術(shù)文檔核心總結(jié)

    ADS58J64是一款低功耗、寬帶寬、14位、1-GSPS、四通道、電信接收器設(shè)備。該ADS58J64支持?jǐn)?shù)據(jù)速率高達(dá) 10 Gbps 的 JESD204B 串行接口,每個(gè)通道一個(gè)通道。緩沖
    的頭像 發(fā)表于 11-07 18:12 ?1352次閱讀
    <b class='flag-5'>ADS58J</b>64 技術(shù)文檔<b class='flag-5'>核心</b><b class='flag-5'>總結(jié)</b>

    ADS58J63 產(chǎn)品核心信息總結(jié)

    ADS58J63是一款低功耗、寬帶寬、14位、500MSPS、四通道電信 接收器設(shè)備。該ADS58J63支持?jǐn)?shù)據(jù)速率高達(dá) 10 Gbps 的JESD204B串行接口 每個(gè)通道一個(gè)通道。緩沖模擬輸入
    的頭像 發(fā)表于 11-12 09:18 ?346次閱讀
    <b class='flag-5'>ADS58J</b>63 <b class='flag-5'>產(chǎn)品</b><b class='flag-5'>核心</b><b class='flag-5'>信息</b><b class='flag-5'>總結(jié)</b>

    ADS1262/ADS1263 產(chǎn)品核心信息總結(jié)

    ADS1262和ADS1263 (ADS126x)是低噪聲、低漂移、38.4kSPS、三角積分 (ΔΣ) ADC,集成了PGA、基準(zhǔn)電壓源和內(nèi)部故障監(jiān)控器。該ADS1263集成了一個(gè)用
    的頭像 發(fā)表于 11-12 10:47 ?391次閱讀
    <b class='flag-5'>ADS</b>1262/<b class='flag-5'>ADS</b>1263 <b class='flag-5'>產(chǎn)品</b><b class='flag-5'>核心</b><b class='flag-5'>信息</b><b class='flag-5'>總結(jié)</b>

    ADS58J89 產(chǎn)品核心信息總結(jié)

    ADS58J89是一款高線性度、四通道、14位、250/500MSPS IF(中間 頻率)接收器。四個(gè)通道包含500MSPS 14位ADC,然后進(jìn)行信號(hào)處理 用于無線基礎(chǔ)設(shè)施系統(tǒng)。通道可以配置為
    的頭像 發(fā)表于 11-12 14:12 ?298次閱讀
    <b class='flag-5'>ADS58J</b>89 <b class='flag-5'>產(chǎn)品</b><b class='flag-5'>核心</b><b class='flag-5'>信息</b><b class='flag-5'>總結(jié)</b>

    ADS4449 產(chǎn)品核心信息總結(jié)

    ADS4449是一款高線性度、四通道、14位、250MSPS、模數(shù)轉(zhuǎn)換器(ADC)。該器件專為低功耗和高無雜散動(dòng)態(tài)范圍 (SFDR) 而設(shè)計(jì),在較大的輸入頻率范圍內(nèi)具有低噪聲性能和出色的 SFDR。
    的頭像 發(fā)表于 11-14 15:02 ?451次閱讀
    <b class='flag-5'>ADS</b>4449 <b class='flag-5'>產(chǎn)品</b><b class='flag-5'>核心</b><b class='flag-5'>信息</b><b class='flag-5'>總結(jié)</b>