德州儀器PLL1707和PLL1708:低抖動(dòng)多時(shí)鐘發(fā)生器的卓越之選
在電子設(shè)計(jì)領(lǐng)域,時(shí)鐘發(fā)生器是確保系統(tǒng)穩(wěn)定運(yùn)行的關(guān)鍵組件。今天,我們就來(lái)深入探討德州儀器(Texas Instruments)推出的兩款低成本、高性能的鎖相環(huán)(PLL)多時(shí)鐘發(fā)生器——PLL1707和PLL1708。
文件下載:pll1708.pdf
1. 特性亮點(diǎn)
1.1 時(shí)鐘輸入與輸出
- 這兩款芯片均采用27 - MHz主時(shí)鐘輸入,能夠產(chǎn)生四個(gè)系統(tǒng)時(shí)鐘和兩個(gè)27 - MHz緩沖時(shí)鐘。
- PLL1707和PLL1708在音頻系統(tǒng)時(shí)鐘生成上各有特點(diǎn)。PLL1707針對(duì)常規(guī)的采樣頻率(如32 kHz、44.1 kHz、48 kHz等)提供了精確的時(shí)鐘輸出;而PLL1708則支持更豐富的采樣頻率,包括16 kHz、22.05 kHz等,并且在SCKO1輸出上有更多的頻率可選配置。
1.2 低抖動(dòng)與高精度
- 它們具備零PPM誤差輸出時(shí)鐘,能有效降低時(shí)鐘信號(hào)的相位噪聲。時(shí)鐘抖動(dòng)典型值僅為50 ps,這種低抖動(dòng)性能對(duì)于高性能音頻數(shù)模轉(zhuǎn)換器(DAC)和模數(shù)轉(zhuǎn)換器(ADC)至關(guān)重要,能夠確保音頻信號(hào)的高質(zhì)量轉(zhuǎn)換。
1.3 電源與控制方式
- 采用3.3 - V單電源供電,降低了電源設(shè)計(jì)的復(fù)雜性和功耗。
- PLL1707采用并行控制方式,通過(guò)引腳FS1、FS2和SR等進(jìn)行硬件控制;PLL1708則采用串行控制方式,通過(guò)三線接口(MS、MC、MD)實(shí)現(xiàn)軟件控制,這種差異為不同設(shè)計(jì)需求提供了多樣化的選擇。
1.4 封裝與溫度范圍
- 封裝形式為20引腳的SSOP(150 mil),并且是無(wú)鉛產(chǎn)品,符合環(huán)保要求。
- 工作溫度范圍為 - 25°C至85°C,能夠適應(yīng)大多數(shù)工業(yè)和消費(fèi)電子應(yīng)用場(chǎng)景。
1.5 低抖動(dòng)技術(shù)原理探討
時(shí)鐘抖動(dòng)是指時(shí)鐘頻率的不穩(wěn)定性,會(huì)造成數(shù)據(jù)傳輸?shù)臅r(shí)序問(wèn)題,甚至導(dǎo)致系統(tǒng)崩潰。PLL1707和PLL1708能實(shí)現(xiàn)低抖動(dòng)性能,可能是在設(shè)計(jì)上對(duì)產(chǎn)生抖動(dòng)的常見(jiàn)因素進(jìn)行了有效控制。時(shí)鐘抖動(dòng)通常由晶振、晶振驅(qū)動(dòng)和包含時(shí)鐘的電路總線中傳輸?shù)脑肼曔@三個(gè)方面的因素造成。德州儀器可能在晶振的選擇上采用了高精度、穩(wěn)定性好的晶體,減少了由于晶振本身不穩(wěn)定帶來(lái)的隨機(jī)抖動(dòng)。在晶振驅(qū)動(dòng)電路設(shè)計(jì)上,優(yōu)化了電路結(jié)構(gòu),提高了驅(qū)動(dòng)的穩(wěn)定性。同時(shí),對(duì)于電路總線中的噪聲,可能采用了濾波技術(shù)、合理的PCB布局和布線等方式,降低了噪聲對(duì)時(shí)鐘信號(hào)的干擾。例如,對(duì)于隨機(jī)抖動(dòng),可能采用了固體穩(wěn)定潤(rùn)層(TCXO)或電容篩選電路等濾波技術(shù);對(duì)于周期性抖動(dòng),可能改進(jìn)了電源抑制結(jié)構(gòu)或使用了更佳的起始設(shè)計(jì)策略。
2. 電氣特性
2.1 數(shù)字輸入/輸出
- 輸入邏輯電平與CMOS兼容,VIH(邏輯高電平輸入)最小值為0.7VDD,VIL(邏輯低電平輸入)最大值為0.3VDD。
- 輸出邏輯電平在不同負(fù)載電流下有明確規(guī)定,如VOH(邏輯高電平輸出)在IOH = - 4 mA時(shí)為VDD - 0.4 V,VOL(邏輯低電平輸出)在IOL = 4 mA時(shí)為0.4 V。
2.2 主時(shí)鐘特性
- 主時(shí)鐘頻率范圍為26.73 MHz至27.27 MHz,典型值為27 MHz。
- 輸入電平VIH為0.7 VCC,VIL為0.3 VCC,輸入電流在不同輸入電壓下有相應(yīng)的限制。
- 輸出電壓為Vp - p,上升時(shí)間和下降時(shí)間在20%至80%和80%至20%的VDD變化范圍內(nèi)典型值為2.0 ns,占空比在晶體振蕩時(shí)為45% - 55%,外部時(shí)鐘時(shí)為50%。
2.3 PLL交流特性
- 不同的系統(tǒng)時(shí)鐘輸出(SCKO0 - SCKO3)有各自的頻率范圍和特性。例如,SCKO0輸出固定的33.8688 MHz時(shí)鐘,SCKO1在48 kHz采樣頻率下有多種可選頻率。
- 輸出上升時(shí)間和下降時(shí)間典型值為2.0 ns,輸出占空比為45% - 55%。
2.4 電氣特性優(yōu)勢(shì)對(duì)實(shí)際應(yīng)用的影響
PLL1707和PLL1708在電氣特性方面的優(yōu)勢(shì)對(duì)實(shí)際應(yīng)用有著重要影響。從數(shù)字輸入/輸出特性來(lái)看,與CMOS兼容的輸入邏輯電平使得它們能夠方便地與其他CMOS電路集成,降低了系統(tǒng)設(shè)計(jì)的復(fù)雜性。明確的輸出邏輯電平規(guī)定,保證了在不同負(fù)載電流下信號(hào)的穩(wěn)定傳輸,提高了系統(tǒng)的可靠性。
主時(shí)鐘特性方面,精確的主時(shí)鐘頻率范圍和穩(wěn)定的輸入輸出特性,為系統(tǒng)提供了穩(wěn)定的時(shí)鐘源。例如,在一些對(duì)時(shí)鐘精度要求較高的音頻處理系統(tǒng)中,穩(wěn)定的主時(shí)鐘能夠確保音頻信號(hào)的準(zhǔn)確采樣和處理,避免出現(xiàn)音頻失真等問(wèn)題。上升時(shí)間和下降時(shí)間短,占空比穩(wěn)定,有助于提高信號(hào)的質(zhì)量和時(shí)序精度。
PLL交流特性中,不同系統(tǒng)時(shí)鐘輸出的多樣化頻率選擇,能夠滿足不同應(yīng)用場(chǎng)景的需求。在音頻系統(tǒng)中,可以根據(jù)不同的采樣頻率選擇合適的系統(tǒng)時(shí)鐘,實(shí)現(xiàn)高質(zhì)量的音頻處理。輸出上升時(shí)間和下降時(shí)間短以及穩(wěn)定的占空比,也有助于減少信號(hào)的失真和干擾,提高系統(tǒng)的性能。
3. 引腳功能與控制方式
3.1 引腳功能
- 兩款芯片的引腳功能有相似之處,也有差異。AGND為模擬地,VCC、VDD1 - VDD3為電源引腳,提供3.3 V電源。
- MCKO1和MCKO2輸出27 - MHz主時(shí)鐘,SCKO0 - SCKO3為系統(tǒng)時(shí)鐘輸出。
- 對(duì)于PLL1707,F(xiàn)S1、FS2和SR用于控制采樣頻率和采樣率,CSEL用于選擇SCKO1的頻率;對(duì)于PLL1708,MC、MD和MS用于串行控制,實(shí)現(xiàn)更多的功能配置。
3.2 控制方式
- PLL1707(并行模式):通過(guò)硬件引腳進(jìn)行控制,操作簡(jiǎn)單直觀。例如,通過(guò)FS1和FS2的不同電平組合可以選擇不同的采樣頻率組,SR引腳可以選擇采樣率,CSEL引腳可以選擇SCKO1的頻率。
- PLL1708(串行模式):采用三線接口進(jìn)行串行控制,具有更高的靈活性。通過(guò)向16位程序寄存器寫(xiě)入數(shù)據(jù),可以實(shí)現(xiàn)采樣頻率選擇、采樣率選擇、時(shí)鐘輸出使能/禁用、電源管理以及SCKO1配置等功能。
4. 不同控制方式在實(shí)際應(yīng)用中的選擇依據(jù)
在實(shí)際應(yīng)用中選擇PLL1707的并行控制方式還是PLL1708的串行控制方式,需要綜合多方面因素考慮。從設(shè)計(jì)復(fù)雜度來(lái)看,如果設(shè)計(jì)團(tuán)隊(duì)更熟悉硬件電路設(shè)計(jì),且對(duì)控制邏輯的實(shí)時(shí)性要求較高,那么PLL1707的并行模式可能是更好的選擇。因?yàn)椴⑿锌刂仆ㄟ^(guò)硬件引腳直接操作,不需要復(fù)雜的軟件編程,邏輯清晰,容易實(shí)現(xiàn)和調(diào)試,能夠快速響應(yīng)控制信號(hào)的變化。
若設(shè)計(jì)需要實(shí)現(xiàn)復(fù)雜的功能配置和靈活的參數(shù)調(diào)整,并且系統(tǒng)具備一定的軟件處理能力,那么PLL1708的串行模式更具優(yōu)勢(shì)。串行控制可以通過(guò)軟件編程向程序寄存器寫(xiě)入不同的數(shù)據(jù),實(shí)現(xiàn)多種功能的組合,例如可以根據(jù)不同的應(yīng)用場(chǎng)景動(dòng)態(tài)調(diào)整采樣頻率、時(shí)鐘輸出使能等,增強(qiáng)了系統(tǒng)的靈活性和可擴(kuò)展性。
從成本角度考慮,如果對(duì)成本較為敏感且功能需求相對(duì)簡(jiǎn)單,PLL1707的并行控制方式可以減少軟件設(shè)計(jì)和調(diào)試的成本,同時(shí)也不需要額外的串行接口控制器,降低了硬件成本。而對(duì)于一些對(duì)功能要求高、需要頻繁更改參數(shù)的高端應(yīng)用,雖然PLL1708的串行控制可能需要增加一些軟件設(shè)計(jì)和串行接口的成本,但它帶來(lái)的功能優(yōu)勢(shì)能夠滿足系統(tǒng)的需求,從整體性能和長(zhǎng)遠(yuǎn)來(lái)看可能更具性價(jià)比。 此外,在對(duì)系統(tǒng)體積有嚴(yán)格要求的應(yīng)用中,PLL1708的串行控制方式可能更合適,因?yàn)樗鼫p少了硬件引腳的使用,有利于縮小PCB板的面積,實(shí)現(xiàn)小型化設(shè)計(jì)。
5. 工作原理
5.1 時(shí)鐘生成
- 芯片內(nèi)部包含雙PLL時(shí)鐘和主時(shí)鐘發(fā)生器,能夠從27 - MHz主時(shí)鐘生成四個(gè)系統(tǒng)時(shí)鐘和兩個(gè)27 - MHz緩沖時(shí)鐘。
- 主時(shí)鐘可以是連接在XT1和XT2之間的晶體振蕩器,也可以是外部輸入到XT1的時(shí)鐘信號(hào)。當(dāng)使用外部主時(shí)鐘時(shí),XT2必須開(kāi)路。
5.2 系統(tǒng)時(shí)鐘輸出控制
- SCKO0輸出固定的33.8688 - MHz時(shí)鐘,SCKO1的輸出頻率可以通過(guò)硬件或軟件控制進(jìn)行選擇,如256 fS、384 fS、512 fS或768 fS(fs = 48 kHz)。
- SCKO2和SCKO3的輸出頻率由采樣頻率(fs)決定,在不同的采樣頻率下有相應(yīng)的輸出頻率。
6. 應(yīng)用場(chǎng)景
6.1 MPEG - 2應(yīng)用
- 在基于MPEG - 2的系統(tǒng)中,如DVD刻錄機(jī)、硬盤(pán)錄像機(jī)、DVD播放機(jī)、多媒體PC的DVD擴(kuò)展卡、數(shù)字高清電視系統(tǒng)和機(jī)頂盒等,PLL1707和PLL1708能夠從27 - MHz視頻時(shí)鐘為CD - DA DSP、DVD DSP、卡拉OK DSP、ADC和DAC等提供音頻系統(tǒng)時(shí)鐘。
6.2 音頻處理系統(tǒng)
- 其低抖動(dòng)、高精度的時(shí)鐘輸出特性,使得它們?cè)谝纛l處理系統(tǒng)中表現(xiàn)出色,能夠確保音頻信號(hào)的準(zhǔn)確采樣和處理,提高音頻質(zhì)量。
7. 在音頻處理系統(tǒng)中的應(yīng)用案例和效果
在音頻處理系統(tǒng)中,PLL1707和PLL1708憑借其出色的性能有著廣泛的應(yīng)用。雖然目前未找到直接的應(yīng)用案例,但我們可以從其特性來(lái)推測(cè)可能的效果。
在專業(yè)音頻錄制設(shè)備中,如高端的數(shù)字音頻工作站(DAW),對(duì)時(shí)鐘的精度和穩(wěn)定性要求極高。PLL1707和PLL1708的低抖動(dòng)特性可以確保音頻信號(hào)的準(zhǔn)確采樣。例如,在多軌錄音時(shí),穩(wěn)定的時(shí)鐘能夠保證各軌音頻信號(hào)的同步,避免出現(xiàn)相位偏差,從而提高錄制音頻的質(zhì)量,使音頻更加純凈、清晰。
在音頻播放設(shè)備中,如高保真音響系統(tǒng),這兩款芯片可以為DAC提供精確的時(shí)鐘信號(hào)。精確的時(shí)鐘有助于DAC更準(zhǔn)確地還原音頻信號(hào),減少失真和噪聲,提升音頻的動(dòng)態(tài)范圍和音質(zhì)表現(xiàn),讓聽(tīng)眾能夠享受到更逼真、細(xì)膩的音樂(lè)。
在一些音頻處理算法較為復(fù)雜的系統(tǒng)中,如音頻混音器、音頻特效處理器等,PLL1707和PLL1708的高速時(shí)鐘輸出和可靈活配置的特性能夠滿足系統(tǒng)對(duì)數(shù)據(jù)處理速度和多樣性的要求。它可以根據(jù)不同的算法需求,快速調(diào)整采樣頻率和時(shí)鐘輸出,確保音頻處理的實(shí)時(shí)性和準(zhǔn)確性。
8. 注意事項(xiàng)
8.1 ESD防護(hù)
- 由于該集成電路容易受到靜電放電(ESD)的損害,在操作和安裝過(guò)程中必須采取適當(dāng)?shù)撵o電防護(hù)措施,如佩戴防靜電手環(huán)、使用防靜電工作臺(tái)等。
8.2 電源設(shè)計(jì)
- 建議使用一個(gè)公共接地連接,以避免閂鎖效應(yīng)或其他與電源相關(guān)的問(wèn)題。
- 電源應(yīng)盡可能靠近芯片進(jìn)行旁路處理,以減少電源噪聲對(duì)芯片性能的影響。
8.3 負(fù)載電容
- 為了獲得良好的抖動(dòng)性能,應(yīng)盡量減少時(shí)鐘輸出的負(fù)載電容。建議通過(guò)緩沖器驅(qū)動(dòng)時(shí)鐘輸出,特別是在SCKO0和SCKO1有較重負(fù)載的情況下,并通過(guò)分離或插入防護(hù)圖案來(lái)減少相互干擾。
總之,德州儀器的PLL1707和PLL1708以其豐富的功能、出色的性能和靈活的控制方式,為電子工程師在音頻和視頻系統(tǒng)設(shè)計(jì)中提供了優(yōu)秀的解決方案。在實(shí)際應(yīng)用中,合理選擇和使用這兩款芯片,并注意相關(guān)的設(shè)計(jì)要點(diǎn),能夠?yàn)橄到y(tǒng)帶來(lái)穩(wěn)定、可靠的時(shí)鐘信號(hào),提升整個(gè)系統(tǒng)的性能。你在設(shè)計(jì)中是否使用過(guò)類似的時(shí)鐘發(fā)生器呢?歡迎在評(píng)論區(qū)分享你的經(jīng)驗(yàn)和見(jiàn)解。
-
德州儀器
+關(guān)注
關(guān)注
123文章
1960瀏覽量
145120
發(fā)布評(píng)論請(qǐng)先 登錄
PLL1708 3.3V 雙路 PLL 多時(shí)鐘發(fā)生器
PLL1707 3.3V 雙路 PLL 多時(shí)鐘發(fā)生器
PLL1707/PLL1708 3.3V雙通道PLL多時(shí)鐘發(fā)生器數(shù)據(jù)表
PLL1707-Q1多時(shí)鐘發(fā)生器數(shù)據(jù)表
PLL1707-Q1 3.3V雙PLL多時(shí)鐘發(fā)生器技術(shù)文檔總結(jié)
?PLL1707/PLL1708 雙PLL多時(shí)鐘發(fā)生器技術(shù)文檔總結(jié)
PLL1708雙PLL多時(shí)鐘發(fā)生器技術(shù)文檔總結(jié)
德州儀器PLL1707和PLL1708:低抖動(dòng)多時(shí)鐘發(fā)生器的卓越之選
評(píng)論