完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
數(shù)據(jù): CDCEx937-Q1 Programmable 3-PLL VCXO Clock Synthesizer With 1.8-V, 2.5-V, and 3.3-V LVCMOS Outputs 數(shù)據(jù)表
CDCE937-Q1和CDCEL937-Q1器件是基于模塊化,鎖相環(huán)(PLL)的可編程時鐘合成器。這些器件提供靈活的可編程選項(xiàng),如輸出時鐘,輸入信號和控制引腳,因此用戶可以根據(jù)自己的規(guī)格配置CDCEx937-Q1。
CDCEx937-Q1最多可生成七個從單個輸入頻率輸出時鐘,以實(shí)現(xiàn)電路板空間和成本節(jié)省。此外,通過多個輸出,時鐘發(fā)生器可以用一個時鐘發(fā)生器替換多個晶體。這使得該設(shè)備非常適用于ADAS中信息娛樂和相機(jī)系統(tǒng)中的主機(jī)和遠(yuǎn)程信息處理應(yīng)用,因?yàn)檫@些平臺正在發(fā)展為更小,更具成本效益的系統(tǒng)。
此外,每個輸出都可以在系統(tǒng)中編程通過集成的可配置PLL實(shí)現(xiàn)高達(dá)230 MHz的任何時鐘頻率。 PLL還支持具有可編程下行和中心擴(kuò)展的擴(kuò)頻時鐘(SSC)。這提供了更好的電磁干擾(EMI)性能,使客戶能夠通過CISPR-25等行業(yè)標(biāo)準(zhǔn)。
使用三個用戶定義的控制引腳訪問頻率編程和SSC的定制。這消除了控制時鐘的額外接口要求。還可以根據(jù)用戶的需要定義特定的上電和斷電序列。
所有其他商標(biāo)均為其各自所有者的財(cái)產(chǎn)。
| ? |
|---|
| Output Frequency (Min) (MHz) |
| Output Frequency (Max) (MHz) |
| Pin/Package |
| ? |
| CDCE937-Q1 |
|---|
| 8 ? ? |
| 230 ? ? |
| 20TSSOP ? ? |