完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
該器件具有兩個(gè)差分輸入,通過(guò)IN_SEL控制引腳進(jìn)行選擇。兩個(gè)輸入均配備中心抽頭、差分、100 Ω片內(nèi)端接電阻,接受直流耦合LVPECL、CML、3.3 V CMOS(單端)以及交流耦合1.8 V CMOS、LVDS和LVPECL輸入。提供VREFx引腳用于偏置交流耦合輸入。
ADCLK948內(nèi)置8個(gè)全擺幅射極耦合邏輯(ECL)輸出驅(qū)動(dòng)器。對(duì)于LVPECL(正ECL)工作模式, VCC 偏置至正電源, VEE 偏置至接地。對(duì)于ECL工作模式, VCC 偏置至接地, VEE 偏置至負(fù)電源。輸出級(jí)旨在從各端將800 mW直接驅(qū)動(dòng)至端接于VCC -2V的50 Ω負(fù)載,從而獲得1.6 V的總差分輸出擺幅。
ADCLK948采用32引腳LFCSP封裝,額定工作溫度范圍為?40°C至+85°C標(biāo)準(zhǔn)工業(yè)溫度范圍。