chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何優(yōu)化PCIe應(yīng)用中的時(shí)鐘分配

電子設(shè)計(jì) ? 來源:網(wǎng)友電子設(shè)計(jì)發(fā)布 ? 作者:網(wǎng)友電子設(shè)計(jì)發(fā)布 ? 2021-11-23 11:07 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

作者:Julian Hagedorn

PCI Express? (PCIe?) 是一項(xiàng)業(yè)界領(lǐng)先的標(biāo)準(zhǔn)輸入/輸出 (I/O) 技術(shù),是服務(wù)器、個(gè)人電腦以及其它應(yīng)用中最常用的 I/O 接口之一。該標(biāo)準(zhǔn)多年來不斷發(fā)展,以適應(yīng)更高的數(shù)據(jù)速率(見表 1)。第 3 代 PCIe 引入了全新的編碼方案,其可在不增加數(shù)據(jù)速率一倍的情況下,將數(shù)據(jù)吞吐量提升一倍。PCI-SIG 近期宣布推出的第 4 代 PCIe 具有 16 G 每秒傳輸 (GT/s) 的比特率。第 4 代的規(guī)范預(yù)計(jì)將在 2014 或 2015 年發(fā)布。

poYBAGGKb7-ALitxAABMfU84bTA871.jpg

表 1:各代 PCIe 的數(shù)據(jù)吞吐量

隨著數(shù)據(jù)速率的提升,參考時(shí)鐘需求也在不斷提高。本文將重點(diǎn)介紹參考時(shí)鐘需求。

PCIe 參考時(shí)鐘 (RefClk) 規(guī)范可針對(duì) 3 種不同架構(gòu)定義,分別是:數(shù)據(jù)時(shí)鐘、獨(dú)立 RefClk 以及通用 RefClk。每個(gè)架構(gòu)都具有特定的濾波器函數(shù)。在接收器時(shí)鐘數(shù)據(jù)恢復(fù)輸入端出現(xiàn)的有效抖動(dòng)是接收器及發(fā)送器 PLL 帶寬與 RefClk 抖動(dòng)頻譜所涉及峰值之差的函數(shù)。此外,它還取決于 RefClk 架構(gòu)。

在獨(dú)立 RefClk 架構(gòu)中,發(fā)送器 (TX) 與接收器 (RX) 都可接收獨(dú)立的 RefClk。這會(huì)導(dǎo)致嚴(yán)格的抖動(dòng)需求,而且不能應(yīng)用擴(kuò)展頻譜時(shí)鐘 (SSC)。

在數(shù)據(jù)時(shí)鐘架構(gòu)中,單個(gè) RefClk 可連接至發(fā)送器,而接收器則使用來自數(shù)據(jù)流的嵌入式時(shí)鐘信號(hào)。時(shí)鐘數(shù)據(jù)恢復(fù) (CDR) 電路可提取數(shù)據(jù)流中的時(shí)鐘。它最大限度地緩解了抖動(dòng)要求,而且也可應(yīng)用 SSC。但是,這是一種相對(duì)較新的標(biāo)準(zhǔn),很多器件都不支持。

最佳備選標(biāo)準(zhǔn)(也是最常用的標(biāo)準(zhǔn))是通用 RefClk 架構(gòu)。它不僅可向發(fā)送器與接收器提供相同的 RefClk,而且還支持可減少電磁干擾 (EMI) 的 SSC,其實(shí)施非常便捷。這種架構(gòu)的缺點(diǎn)是 RefClk 需要滿足不足 12ns 的偏移需求。下列是通用 RefClk 架構(gòu)及其應(yīng)用實(shí)例。

pYYBAGGKb8KAd8OXAAA5Xb4cjpk546.jpg

表 2:應(yīng)用濾波器函數(shù)后的通用 RefClk 抖動(dòng)規(guī)范

服務(wù)器卡等通用 PCIe 應(yīng)用包含幾個(gè)構(gòu)建塊。系統(tǒng)的核心是根聯(lián)合體,其代表 I/O 系統(tǒng)的根。根聯(lián)合體連接 CPU 和存儲(chǔ)器,可能具有多個(gè) PCIe 端口。此外,它還包含開關(guān)和 PCIe 端點(diǎn)(例如顯卡)。I/O 系統(tǒng)的所有組件都要符合發(fā)送器/接收器與 RefClk 的抖動(dòng)要求。如果所有構(gòu)建塊都兼容于第 3 代 PCIe,那么都要達(dá)到 1ps rms 的 RefClk 要求(圖 1)。

pYYBAGGKb8WASm2EAAC8t9mGNUg726.jpg

圖 1:解決方案 1:支持第 3 代 PCIe 通用 RefClk 抖動(dòng)限制的服務(wù)器卡實(shí)例

圖 1 所示系統(tǒng)可使用一個(gè) 7 輸出時(shí)鐘生成器實(shí)現(xiàn)。這種實(shí)施方案最終可能需要一個(gè)以上基于時(shí)鐘生成器的時(shí)鐘樹解決方案,因?yàn)檫€需要生成其它系統(tǒng)時(shí)鐘。系統(tǒng)時(shí)鐘生成器可為千兆位以太網(wǎng)器件、SATA 控制器、DDR 時(shí)鐘等生成參考時(shí)鐘。在圖 2 中,RefClk 生成器由時(shí)鐘緩沖器取代。這不僅可簡(jiǎn)化時(shí)鐘樹,而且還可提供成本更低、空間更優(yōu)化的解決方案。

poYBAGGKb8mAJtvfAAAnLPBR0i8295.jpg

表 3:解決方案 1 與解決方案 2 以及空間與成本的對(duì)比

pYYBAGGKb8uAY3dhAAC73cOESq0073.jpg

圖 2:解決方案 2:使用 LMK00338 等 RefClk 緩沖器的服務(wù)器卡實(shí)例

在使用緩沖器分配 RefClk 時(shí),需要考慮緩沖器引起的附加抖動(dòng)。附加抖動(dòng)的定義是器件本身對(duì)輸入信號(hào)產(chǎn)生的額外抖動(dòng)量,計(jì)算方法是:poYBAGGKb86APMz_AAAKwu6n2f0754.jpg 。

假設(shè)噪聲過程是隨機(jī)的,而且輸入噪聲與輸出噪聲無關(guān)。緩沖器的抖動(dòng)輸出可通過該公式計(jì)算:poYBAGGKb9GAbiejAAAOsyeZ_wY036.jpg

LMK00338 是一款超低附加抖動(dòng) PCIe 時(shí)鐘緩沖器。對(duì)于第 3 代 PCIe 應(yīng)用而言,一般具有 30fs rms 的附加抖動(dòng)。表 3 是應(yīng)用不同 PCIe 濾波器函數(shù)時(shí)的附加抖動(dòng)性能。

pYYBAGGKb9aAfWm5AABFqdEw5Q8010.jpg

表 4:LMK00338 的附加抖動(dòng)性能

CDCM6208 等第 3 代 PCIe 高性能時(shí)鐘生成器可提供具有 160.66fs rms 抖動(dòng)(2MHz 至 5MHz 濾波器)的 RefClk。如果對(duì)該時(shí)鐘進(jìn)行分配,LMK00338 會(huì)向 RefClk 信號(hào)增加 25fs rms 的抖動(dòng)。使用以上計(jì)算公式計(jì)算出的輸出抖動(dòng)僅為 162.54 fs rms(表 5)。在最壞的情況下,RefClk 生成器可能具有 999fs rms 的抖動(dòng),使用 LMK00338 不會(huì)超出第 3 代 PCIe 的抖動(dòng)限值。

表 5 是未應(yīng)用 PCIe 濾波器函數(shù)時(shí) LMK00338 的附加抖動(dòng)性能。由于具有 77 fs rms 的低附加抖動(dòng)(集成帶寬:12kHz 至 20MHz),因此該緩沖器適用于大部分使用 HCSL 信號(hào)傳輸技術(shù)的高性能時(shí)鐘應(yīng)用。另外還提供更小的 4 輸出版本。

poYBAGGKb9mAA3KuAABuf4blM00276.jpg

表 5:低抖動(dòng) RefClk 源 (CDCM6208) 驅(qū)動(dòng)的時(shí)鐘緩沖器的效果。

多個(gè)服務(wù)器卡中存在的共同問題是電源噪聲問題。噪聲可能來自多個(gè)噪聲源,首先是開關(guān)電源,以及 CPU、ASICFPGA數(shù)字電路。電源旁路將幫助過濾掉其中一部分噪聲,而剩下的噪聲則將影響器件性能。在剩余噪聲影響時(shí)鐘分配器件電源時(shí),會(huì)導(dǎo)致窄帶相位調(diào)制以及時(shí)鐘輸出的幅度調(diào)制。

在 100kHz 至 10MHz 的噪聲頻率范圍內(nèi),LMK00338 可在 100MHz 輸出頻率下表現(xiàn)出低于 -75dBc 的優(yōu)異電源紋波抑制 (PSRR) 特性。這種噪聲抗擾度將幫助簡(jiǎn)化電源旁路,是 LMK00338 的另一大重要優(yōu)勢(shì)。

以上分析表明,只要 RefClk 生成器符合抖動(dòng)要求,就可以放心大膽地在通用 RefClk 系統(tǒng)中使用超低附加抖動(dòng)時(shí)鐘緩沖器。

此外,LMK00338 的通用輸入級(jí)不僅可接收任何差分或單端信號(hào),而且還可將其轉(zhuǎn)換為 8 HCSL 輸出。對(duì)于第 4 代 PCIe 而言,最大 RefClk 抖動(dòng)可假定為遠(yuǎn)遠(yuǎn)小于 1ps rms。因此,支持緩沖的通用 RefClk 架構(gòu)將更適合更嚴(yán)格的較新 PCIe 標(biāo)準(zhǔn)。

如欲了解有關(guān)時(shí)鐘產(chǎn)品的更多詳情,敬請(qǐng)查看時(shí)鐘及定時(shí)解決方案指南。

原文請(qǐng)參見: http://e2e.ti.com/blogs_/b/analogwire/archive/2014/03/28/how-to-optimize-clock-distribution-in-pcie-applications.aspx

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 數(shù)據(jù)
    +關(guān)注

    關(guān)注

    8

    文章

    7315

    瀏覽量

    94009
  • 服務(wù)器
    +關(guān)注

    關(guān)注

    13

    文章

    10103

    瀏覽量

    90924
  • 時(shí)鐘
    +關(guān)注

    關(guān)注

    11

    文章

    1953

    瀏覽量

    134573
  • PCIe
    +關(guān)注

    關(guān)注

    16

    文章

    1424

    瀏覽量

    87593
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    數(shù)字IC/FPGA設(shè)計(jì)的時(shí)序優(yōu)化方法

    在數(shù)字IC/FPGA設(shè)計(jì)的過程,對(duì)PPA的優(yōu)化是無處不在的,也是芯片設(shè)計(jì)工程師的使命所在。此節(jié)主要將介紹performance性能的優(yōu)化,如何對(duì)時(shí)序路徑進(jìn)行優(yōu)化,提高工作
    的頭像 發(fā)表于 12-09 10:33 ?2673次閱讀
    數(shù)字IC/FPGA設(shè)計(jì)<b class='flag-5'>中</b>的時(shí)序<b class='flag-5'>優(yōu)化</b>方法

    一文搞懂?RK3588 PCIe:從硬件資源到拆分配置?+?避坑指南(含腦圖)

    與? PHY? 對(duì)應(yīng)關(guān)系 ? RK3588? 的控制器與? PHY? 綁定存在固定規(guī)則,拆分配置前需明確對(duì)應(yīng)關(guān)系: ? ? ? pcie3x4 ( 4Lane ) :僅
    的頭像 發(fā)表于 11-20 18:18 ?2053次閱讀
    一文搞懂?RK3588 <b class='flag-5'>PCIe</b>:從硬件資源到拆<b class='flag-5'>分配</b>置?+?避坑指南(含腦圖)

    時(shí)標(biāo)分配器、時(shí)間信號(hào)分配器、時(shí)鐘分配

    時(shí)鐘分配儀器儀表
    西安同步電子科技有限公司
    發(fā)布于 :2025年10月22日 10:40:51

    電力系統(tǒng)該用哪種同步時(shí)鐘

    時(shí)鐘分配儀器儀表
    西安同步電子科技有限公司
    發(fā)布于 :2025年10月22日 10:39:50

    ?Microchip SYA7560系列PCIe時(shí)鐘緩沖器技術(shù)總結(jié)

    Microchip Technology SYA7560 PCIe時(shí)鐘緩沖器的最低抖動(dòng)可達(dá)10fs (PCIe 5.0)、20fs (PCIe 3.0/4.0) 和52fs(12kH
    的頭像 發(fā)表于 10-14 15:15 ?334次閱讀
    ?Microchip SYA7560系列<b class='flag-5'>PCIe</b><b class='flag-5'>時(shí)鐘</b>緩沖器技術(shù)總結(jié)

    時(shí)鐘設(shè)計(jì)優(yōu)化實(shí)戰(zhàn)

    1、時(shí)鐘設(shè)計(jì),芯片性能的節(jié)拍器 在現(xiàn)代 IC 設(shè)計(jì),時(shí)鐘網(wǎng)絡(luò)的優(yōu)化是實(shí)現(xiàn)高性能、高可靠性和低功耗的關(guān)鍵。本文聚焦四大核心技術(shù):CTS 優(yōu)化
    的頭像 發(fā)表于 10-09 10:07 ?300次閱讀

    ?PCIe Gen7時(shí)鐘緩沖技術(shù)解析:TI CDCDB400芯片深度剖析

    Texas Instruments CDCDB400 4路輸出時(shí)鐘緩沖器是一款符合DB800ZL標(biāo)準(zhǔn)的4路輸出LP-HCSL時(shí)鐘緩沖器,能夠?yàn)?b class='flag-5'>PCIe Gen 1-5、QuickPath
    的頭像 發(fā)表于 10-06 15:28 ?1143次閱讀
    ?<b class='flag-5'>PCIe</b> Gen7<b class='flag-5'>時(shí)鐘</b>緩沖技術(shù)解析:TI CDCDB400芯片深度剖析

    Texas Instruments CDCDB803用于PCIe?第1代至第5代的8輸出時(shí)鐘緩沖器數(shù)據(jù)手冊(cè)

    Texas Instruments用于PCIe^?^ Gen 1至Gen 5的CDCDB803 8輸出時(shí)鐘緩沖器是符合DB800ZL標(biāo)準(zhǔn)的時(shí)鐘緩沖器,用來為PCIe Gen 1 - 5
    的頭像 發(fā)表于 09-26 15:14 ?532次閱讀
    Texas Instruments CDCDB803用于<b class='flag-5'>PCIe</b>?第1代至第5代的8輸出<b class='flag-5'>時(shí)鐘</b>緩沖器數(shù)據(jù)手冊(cè)

    ?LMK00338 8-Output PCIe時(shí)鐘緩沖器與電平轉(zhuǎn)換器技術(shù)文檔總結(jié)

    LMK00338器件是一款 8 輸出 PCIe Gen1/Gen2/Gen3/Gen4/Gen5 扇出緩沖器,用于高頻、低抖動(dòng)時(shí)鐘、數(shù)據(jù)分配和電平轉(zhuǎn)換。輸入時(shí)鐘可以從兩個(gè)通用輸入或一個(gè)
    的頭像 發(fā)表于 09-15 09:17 ?457次閱讀
    ?LMK00338 8-Output <b class='flag-5'>PCIe</b><b class='flag-5'>時(shí)鐘</b>緩沖器與電平轉(zhuǎn)換器技術(shù)文檔總結(jié)

    NVMe高速傳輸之?dāng)[脫XDMA設(shè)計(jì)22:PCIe的TLP讀優(yōu)化處理

    實(shí)際應(yīng)用環(huán)境,由于隊(duì)列、PRP、數(shù)據(jù)的存儲(chǔ)往往在不同的位置,因此完成讀取過程的延時(shí)也不同,在本課題中,將隊(duì)列管理與PRP都放置在了近PCIe端存儲(chǔ),因此讀取隊(duì)列與PRP的延時(shí)遠(yuǎn)遠(yuǎn)小于讀取數(shù)據(jù)的延時(shí)
    發(fā)表于 08-19 08:48

    PCIe協(xié)議分析儀在數(shù)據(jù)中心中有何作用?

    升數(shù)據(jù)中心的整體可靠性。以下是其核心作用及具體應(yīng)用場(chǎng)景的詳細(xì)分析:一、性能優(yōu)化:突破帶寬瓶頸,提升計(jì)算效率 鏈路帶寬利用率分析 場(chǎng)景:在AI訓(xùn)練集群,GPU通過PCIe與CPU交換數(shù)據(jù),若帶寬利用率低
    發(fā)表于 07-29 15:02

    PCIe協(xié)議分析儀能測(cè)試哪些設(shè)備?

    場(chǎng)景:監(jiān)測(cè)GPU與主機(jī)之間的PCIe通信,分析數(shù)據(jù)傳輸效率、延遲和帶寬利用率。 應(yīng)用價(jià)值:優(yōu)化大規(guī)模AI訓(xùn)練任務(wù)的數(shù)據(jù)加載和模型參數(shù)同步,例如在多GPU系統(tǒng)測(cè)試PCIe交換機(jī)的性能和
    發(fā)表于 07-25 14:09

    nvme IP開發(fā)之PCIe

    配置空間 管理PCIe總線。PCI配置空間頭分為Type0和Type1兩種類型,Type0類型配置空間 頭在PCIe總線中用于EP,Type1類型配置空間頭用于Switch的虛擬PCI橋。 Type0
    發(fā)表于 05-18 00:48

    Diodes公司PCIe 6.0時(shí)鐘緩沖器介紹

    PI6CB3320xxA 系列為 PCIe 6.0 時(shí)鐘緩沖器,具有 20、16、13、12、8 和 4 通道低功耗 HCSL 輸出,具有 85Ω或 100Ω輸出阻抗的片上終端 (On-Chip Termination)。
    的頭像 發(fā)表于 04-10 15:49 ?909次閱讀
    Diodes公司<b class='flag-5'>PCIe</b> 6.0<b class='flag-5'>時(shí)鐘</b>緩沖器介紹