chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

兩個DAC交錯接入一個單元,可以有效地使一個DAC的采樣速率增加一倍

設計idea ? 2018-03-28 16:41 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

只要把兩個 DAC 交錯接入一個單元,你就可以有效地使一個 DAC 的采樣速率增加一倍。輪流更新每個 DAC,并切換到合適的輸出端,就可以使整個系統(tǒng)的有效吞吐率加倍。在復用這些 DAC 的輸出時使用高質(zhì)量的高速開關(guān),這對系統(tǒng)總體性能是至關(guān)重要的。本設計實例中的電流型 DAC 考慮到輸出開關(guān)的電流導引實施。電流導引使用的兩個差分晶體管對,以四象限乘法器的形式交叉耦合(圖 1)。在這種結(jié)構(gòu)中,晶體管的飽和電壓最小,電壓擺幅很小,而開關(guān)速度很高。

2.5GHz 的AD8343 型混頻器包含一個可用高速電流型開關(guān)的完整四象限乘法器結(jié)構(gòu)。AD8343 內(nèi)部的偏置電路把發(fā)射極直流電壓設定為大約 1.2V,而發(fā)射極直流電壓又反過來設定 DAC 輸出端必需的依從電壓。只是在基極連線上有一個最小驅(qū)動信號時,發(fā)射極才以虛擬的交流接地出現(xiàn)。這些節(jié)點的電壓擺幅減小,可將寄生電容的影響減小到最低程度。本設計實例使用兩個 AD8343 混頻器作為高速開關(guān),以便復用來自兩個 AD9731 型DAC 的差分輸出電流(圖 2)。在混頻器的輸出側(cè),終端電阻器電源留出了直流路徑,為電流—電壓轉(zhuǎn)換做好了準備,并表現(xiàn)為 50Ω 單端反向終端阻抗。這種配置允許該電路通過兩根 50Ω 同軸電纜來驅(qū)動位于遠處的 100Ω 差分負載。LO 輸入端的低電平時鐘信號來自終端阻抗為10Ω的高速 LVDS 緩沖器。大約 ±3.5mA 的 p-p 驅(qū)動器在 LO 輸入端產(chǎn)生大約 70mV p-p 驅(qū)動電壓。圖 3 表明該電路提供的輸出上升時間和下降時間快于 200 ps。

圖2, “像打乒乓球一樣”輪流更新兩個 DAC 的輸出,可以有效地使吞吐率加倍。

作者:Randall Carver ,Analog Devices,Geensboro,NC

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 開關(guān)
    +關(guān)注

    關(guān)注

    20

    文章

    3307

    瀏覽量

    97510
  • dac
    dac
    +關(guān)注

    關(guān)注

    44

    文章

    2701

    瀏覽量

    196418
  • 混頻器
    +關(guān)注

    關(guān)注

    10

    文章

    859

    瀏覽量

    49455
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    DAC3174 產(chǎn)品核心信息總結(jié)

    DAC3174是款雙通道、14位、500MSPS、數(shù)模轉(zhuǎn)換器(DAC)。這 DAC3174使用14位低壓差分信號(LVDS)數(shù)字總線,具有
    的頭像 發(fā)表于 11-14 14:46 ?470次閱讀
    <b class='flag-5'>DAC</b>3174 產(chǎn)品核心信息總結(jié)

    AD9164 16位、12 GSPS、RF DAC和直接數(shù)字頻率合成器技術(shù)手冊

    AD9164是款高性能16位數(shù)模轉(zhuǎn)換器(DAC)和直接數(shù)字頻率合成器(DDS),支持高達6 GSPS的更新速率DAC內(nèi)核基于
    的頭像 發(fā)表于 04-30 17:04 ?1403次閱讀
    AD9164 16位、12 GSPS、RF <b class='flag-5'>DAC</b>和直接數(shù)字頻率合成器技術(shù)手冊

    可以驅(qū)動兩個直流有刷電機、雙極步進電機的雙H橋電機驅(qū)動芯片-SS8833E

    電機驅(qū)動芯片 - SS8833E是種雙橋電機驅(qū)動器,具有兩個H橋驅(qū)動器,可以驅(qū)動兩個直流有刷電機、
    的頭像 發(fā)表于 02-12 09:43 ?938次閱讀
    <b class='flag-5'>可以</b>驅(qū)動<b class='flag-5'>兩個</b>直流有刷電機、<b class='flag-5'>一</b><b class='flag-5'>個</b>雙極步進電機的雙H橋電機驅(qū)動芯片-SS8833E

    DAC5652可以只用路輸出的段嗎?

    最近有人問我DAC5652的問題:1.這是雙路輸出的DAC,但是每路都有兩個輸出,那個E
    發(fā)表于 02-06 07:29

    請問DAC3484四通道能否獨立使用?

    請問,DAC3484 四通道能否獨立使用?即當把DAC的NCO頻率設置為fs/2時,IQ兩個通道是否就可以獨立了?
    發(fā)表于 01-23 07:35

    如何讓DAC5571穩(wěn)定的輸出電壓值?

    我需要輸出簡易的0到5V的可調(diào)的電壓輸出,不知道你用FGPA和DAC5571能不能得到這個輸出,就是讓DAC5571穩(wěn)定的輸出
    發(fā)表于 01-16 08:28

    如何看AD采樣芯片的采樣速率呢?

    我如何看AD采樣芯片的采樣速率呢,以ADS1256芯片為例
    發(fā)表于 01-15 07:20

    使用ADS1274設計4通道100ksps的采集系統(tǒng)遇到的兩個疑問求解

    最近使用ADS1274設計4通道100ksps的采集系統(tǒng),使用中發(fā)現(xiàn)兩個比較奇怪的問題,希望高手解答下 1)ADS1274本底噪聲的問題。芯片配置為High-Speed模式,采樣
    發(fā)表于 12-30 07:46

    DAC8760的Iout和Vout都有兩個TVS防護,這兩個各是什么作用?

    1、DAC8760的Iout和Vout都有兩個TVS防護,這兩個各是什么作用? 2、如果我只希望DAC8760輸出0-5V和4-20mA,輸出電路的
    發(fā)表于 12-30 06:49

    使用DAC8568,組成32位8通道DAC,可否給操作思路?

    的通道C是不是都會有輸出,且輸出相同? 3、請問有沒有兩個DAC芯片進行拼接的文檔或者原理圖可以參考?任何DAC
    發(fā)表于 12-27 08:25

    DAC8871兩個電壓基準值會隨著DAC SPI數(shù)據(jù)輸入的變化而變化,最后導致輸出誤差大,為什么?

    這是我的DAC8871設計原理圖,貼片電阻電容使用0402封裝,通過調(diào)節(jié)兩個電位器讓Vrefh = 12V,Vrefl = -3V,但是我發(fā)現(xiàn)這兩個電壓基準值會隨著我的DAC SPI
    發(fā)表于 12-26 06:56

    想用DAC1820直接驅(qū)動亞毫安級別的設備,直接把IoutP接入設備輸入,設備輸出接入IoutN,可以嗎?

    我想用DAC1820直接驅(qū)動亞毫安級別的設備。直接把IoutP接入設備輸入,設備輸出接入IoutN,
    發(fā)表于 12-20 07:00

    乘法型DAC的更新速率、采樣速率以及乘法帶寬是怎么定義的呀?有什么關(guān)系?

    芯片DAC7811,芯片資料顯示50MHz Serial Interface, 10MHz Multiplying Bandwidth。串口是50M的,次需要傳16bit(4控制位),這樣更新
    發(fā)表于 12-19 08:34

    DAC8563的DIN和SCLK可以并聯(lián)起來用嗎?

    我現(xiàn)在要用4路DAC,現(xiàn)在想用DAC8563,我想請教下,這DAC8563的DIN和
    發(fā)表于 12-11 08:06

    DAC5681z從FPGA讀數(shù)據(jù),為什么還需要DCLKP/N呢?

    DAC5681z為例,DAC芯片從FPGA讀數(shù)據(jù),然后按照自己的采樣速率CLKIN/CLKINC 每隔16bit轉(zhuǎn)換成1電平值,為什么
    發(fā)表于 12-11 07:52