完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
數(shù)據(jù): 3-Line To 8-Line Decoders/Demultiplexers 數(shù)據(jù)表
這些肖特基鉗位TTL MSI電路設(shè)計(jì)用于需要非常短的傳播延遲時(shí)間的高性能存儲(chǔ)器解碼或數(shù)據(jù)路由應(yīng)用。在高性能存儲(chǔ)器系統(tǒng)中,這些解碼器可用于最小化系統(tǒng)解碼的影響。當(dāng)采用利用快速使能電路的高速存儲(chǔ)器時(shí),這些解碼器的延遲時(shí)間和存儲(chǔ)器的使能時(shí)間通常小于存儲(chǔ)器的典型存取時(shí)間。這意味著肖特基鉗位系統(tǒng)解碼器引入的有效系統(tǒng)延遲可以忽略不計(jì)。
'LS138,SN54S138和SN74S138A根據(jù)三個(gè)二進(jìn)制選擇輸入和三個(gè)使能輸入的條件對(duì)八條線中的一條進(jìn)行解碼。兩個(gè)低電平有效和一個(gè)高電平有效使能輸入可在擴(kuò)展時(shí)減少對(duì)外部門或逆變器的需求。無需外部逆變器即可實(shí)現(xiàn)24線解碼器,32線解碼器僅需一個(gè)逆變器。使能輸入可以用作多路分解應(yīng)用的數(shù)據(jù)輸入。
所有這些解碼器/解復(fù)用器都具有完全緩沖的輸入,每個(gè)輸入僅代表其驅(qū)動(dòng)電路的一個(gè)歸一化負(fù)載。所有輸入均采用高性能肖特基二極管鉗位,以抑制線路振鈴并簡(jiǎn)化系統(tǒng)設(shè)計(jì)。
SN54LS138和SN54S138的特點(diǎn)是可在-55°C至125°C的整個(gè)軍用溫度范圍內(nèi)工作。 SN74LS138和SN74S138A的特點(diǎn)是工作溫度范圍為0°C至70°C。
? |
---|
Function |
Technology Family |
VCC (Min) (V) |
VCC (Max) (V) |
Channels (#) |
Voltage (Nom) (V) |
F @ Nom Voltage (Max) (Mhz) |
ICC @ Nom Voltage (Max) (mA) |
tpd @ Nom Voltage (Max) (ns) |
Configuration |
Type |
IOL (Max) (mA) |
IOH (Max) (mA) |
Rating |
Operating Temperature Range (C) |
Package Group |
Package Size: mm2:W x L (PKG) |
Bits (#) |
Digital input leakage (Max) (uA) |
ESD Charged Device Model (kV) |
ESD HBM (kV) |
? |
SN74LS138 | SN54LS138 |
---|---|
Decoder Demultiplexer ? ? | Decoder/Demultiplexer ? ? |
LS ? ? | LS ? ? |
4.75 ? ? | 4.5 ? ? |
5.25 ? ? | 5.5 ? ? |
1 ? ? | 1 ? ? |
5 ? ? | 5 ? ? |
35 ? ? | 35 ? ? |
10 ? ? | 10 ? ? |
41 ? ? | 41 ? ? |
3:8 ? ? | 3:8 ? ? |
Standard ? ? | Standard ? ? |
8 ? ? | 8/-0.4 ? ? |
-0.4 ? ? | ? |
Catalog ? ? | Military ? ? |
0 to 70 ? ? | -55 to 125 ? ? |
PDIP SO SOIC ? ? | CDIP CFP LCCC ? ? |
See datasheet (PDIP) 16SO: 80 mm2: 7.8 x 10.2(SO) 16SOIC: 59 mm2: 6 x 9.9(SOIC) ? ? | See datasheet (CDIP) See datasheet (CFP) 20LCCC: 79 mm2: 8.89 x 8.89(LCCC) ? ? |
8 ? ? | 8 ? ? |
5 ? ? | 5 ? ? |
0.75 ? ? | 0.75 ? ? |
2 ? ? | 2 ? ? |
無樣片 |