完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
?? ACT109器件包含兩個獨立的J-K \正邊沿觸發(fā)觸發(fā)器。無論其他輸入的電平如何,預(yù)置(PRE)\或清除(CLR)\輸入的低電平都會設(shè)置或復(fù)位輸出。當(dāng)PRE \和CLR \無效(高電平)時,符合建立時間要求的J和K輸入數(shù)據(jù)將傳輸?shù)綍r鐘(CLK)脈沖正向邊沿的輸出。時鐘觸發(fā)發(fā)生在電壓電平,并且與時鐘脈沖的上升時間沒有直接關(guān)系。在保持時間間隔之后,可以更改J和K \輸入處的數(shù)據(jù),而不會影響輸出的電平。這些多功能觸發(fā)器可以通過接地K \和將J連接到高電平來執(zhí)行撥動觸發(fā)器。如果J和K \連在一起,它們也可以作為D型觸發(fā)器執(zhí)行。
< /p>
| ? |
|---|
| Technology Family |
| VCC (Min) (V) |
| VCC (Max) (V) |
| Bits (#) |
| F @ Nom Voltage (Max) (Mhz) |
| ICC @ Nom Voltage (Max) (mA) |
| tpd @ Nom Voltage (Max) (ns) |
| Input Type |
| IOL (Max) (mA) |
| Output Type |
| Rating |
| Operating Temperature Range (C) |
| Package Group |
| Package Size: mm2:W x L (PKG) |
| ? |
| CD54ACT109 | CD74ACT109 |
|---|---|
| ACT ? ? | ACT ? ? |
| 4.5 ? ? | 4.5 ? ? |
| 5.5 ? ? | 5.5 ? ? |
| 2 ? ? | 2 ? ? |
| 90 ? ? | 90 ? ? |
| 0.04 ? ? | 0.04 ? ? |
| 11.1 ? ? | 11.1 ? ? |
| TTL ? ? | TTL ? ? |
| -24 ? ? | 24 ? ? |
| CMOS ? ? | CMOS ? ? |
| Military ? ? | Catalog ? ? |
| -55 to 125 ? ? | -55 to 125 ? ? |
| CDIP ? ? | PDIP SOIC ? ? |
| See datasheet (CDIP) ? ? | See datasheet (PDIP) 16SOIC: 59 mm2: 6 x 9.9(SOIC) ? ? |
| 無樣片 |